在线观看www成人影院-在线观看www日本免费网站-在线观看www视频-在线观看操-欧美18在线-欧美1级

電子發燒友App

硬聲App

0
  • 聊天消息
  • 系統消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發帖/加入社區
創作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內不再提示

電子發燒友網>模擬技術>CTSD精密ADC—第4部分:輕松驅動ADC輸入和基準電壓源,簡化信號鏈設計

CTSD精密ADC—第4部分:輕松驅動ADC輸入和基準電壓源,簡化信號鏈設計

收藏

聲明:本文內容及配圖由入駐作者撰寫或者入駐合作網站授權轉載。文章觀點僅代表作者本人,不代表電子發燒友網立場。文章及其配圖僅供工程師學習之用,如有內容侵權或者其他違規問題,請聯系本站處理。 舉報投訴

評論

查看更多

相關推薦

CTSD精密ADC—利用異步采樣速率轉換(ASRC)簡化數字數據接口

本系列文章已突出介紹了連續時間Σ-Δ(CTSD)模數轉換器(ADC)調制器環路的架構特性,這種架構能夠簡化ADC模擬輸入端的信號鏈設計。現在討論將ADC數據與外部數字主機接口以對此數據執行應用相關
2022-05-13 14:02:517127

ADC最佳SNR性能取決于輸入低噪聲信號基準電壓

要獲得 ADC 的最佳 SNR 性能并不僅僅是給 ADC 輸入提供低噪聲信號,提供一個低噪聲基準電壓是同等重要。
2017-10-19 13:51:2511076

傳統ADC的前端設計

本文重點介紹新型連續時間Sigma-Delta (CTSD)精密ADC最重要的架構特性之一:輕松驅動阻性輸入基準電壓源。
2022-08-01 10:04:493179

CTSD ADC的固有混疊抑制解決方案

本文比較了現有精密ADC架構的混疊抑制解決方案背后的設計復雜性。我們將闡述一個理論,以此說明CTSD ADC架構本身固有的混疊抑制性能。我們還展示如何簡化信號鏈設計,并探討CTSD ADC的擴展優勢。最后,我們將介紹新的測量和性能參數,以量化混疊抑制。
2022-08-01 09:59:56390

如何改進精密ADC信號鏈設計

本身具有架構優勢,簡化信號鏈設計,從而縮減了解決方案尺寸,有助于客戶縮短終端產品的上市時間。為了說明CTSD ADC本身的架構優勢及其如何適用于各種精密中等帶寬應用,我們將深入分析信號鏈設計,讓設計人員了解CTSD技術的關鍵優勢,并探索AD4134 精密ADC易于設計的特性。
2022-08-01 10:14:41518

ADC驅動器設計考慮

部分ADC均需要輸入信號具有一定的驅動能力,以滿足ADC內部采樣電路的建立要求。然而在很多應用場景,類如傳感器前端等,輸入信號驅動能力極弱,因此需要在輸入信號ADC之間使用Buffer來提供
2022-12-01 16:39:391034

CTSD ADC:如何改進精密ADC信號鏈設計

本身具有架構優勢,簡化信號鏈設計,從而縮減了解決方案尺寸,有助于客戶縮短終端產品的上市時間。為了說明CTSD ADC本身的架構優勢及其如何適用于各種精密中等帶寬應用,我們將深入分析信號鏈設計,讓設計人員了解CTSD技術的關鍵優勢,并探索AD4134 精密ADC易于設計的特性。
2023-06-16 10:20:411274

CTSD ADC—第1部分:如何改進精密ADC信號鏈設計

為了減少數字微控制器或DSP的大量后處理工作,設計人員可使用高性能精密ADC
2021-08-11 14:26:241748

CTSD精密ADC — 第2部分:為信號鏈設計人員介紹CTSD架構

CTSD ADC的一個關鍵優勢是它提供一個易于驅動的連續電阻輸入,而非傳統的前置開關電容采樣器。反相放大器電路具有類似的輸入阻抗概念,我們將其用作構建CTSD調制器環路的起始模塊。
2021-08-13 10:35:411706

ADC信號中放大器噪聲對總噪聲有什么貢獻

簡介當模數轉換器(ADC)的模擬輸入驅動至額定滿量程輸入電壓時,ADC提供最佳性能。但在許多應用中,最大可用信號與額定電壓不同,可能需要調整。用于滿足這一要求的器件之一是可變增益放大器(VGA
2018-10-23 11:43:54

ADC輸入保護的設計經驗,看完覺得太值了!

= ADC 輸入,紫色 = 基準電壓。左側圖像未添加肖特基二極管,右側圖像添加了肖特基二極管圖 4. 黃色 = ADC 輸入,綠色 = ADC 驅動輸入,紫色 = 基準電壓(交流耦合)左側圖像未添加
2021-02-22 09:29:39

ADC代碼轉換回相應的電壓

到輸出代碼。 圖 1:ADC輸入傳遞函數(N = 4) 滿量程范圍和輸入基準電壓要注意所使用ADC的FSR,因為不同的ADC有不同的FSR。FSR總是與基準電壓成正比,也可能取決于任何內部增益,如公式
2019-03-26 06:45:01

ADC的低功耗參考和雙極電壓調節電路參考設計

描述 此 TI 精密驗證設計可為單電源、低功耗信號調整電路提供原理、組件選擇和仿真,旨在將 +/-5 V 輸入信號轉換為單電源低功耗 16 位 ΔΣ ADC 的正確輸入范圍,例如,MSP430 內部
2022-09-20 06:02:09

基準設計的重要性

采樣電容會從輸入引腳AIN驅動電容上抽取電荷。 常被忽略的地方是,整個采樣轉化周期里,SAR-ADC需要從信號電路中抽取一次電荷,而要從基準REF中抽取N次電荷(N等于ADC的位數),而且抽取的周期
2019-06-18 06:10:03

基準電壓電路設計中遇到的挑戰和要求

電路的電壓噪聲必須保持為 LSB 電壓的一小部分。 結論本文討論了如何針對精密逐次逼近型 ADC 設計基準電壓電路,并強調了如何判斷某些常見問題。文中的計算公式用于估算基準電壓電路的驅動能力和噪聲要求,以便有更高的概率使該電路通過硬件測試。
2020-04-14 07:00:00

基準電壓電路設計中遇到的挑戰和要求是什么?

高分辨率、逐次逼近型 ADC 的整體精度取決于精度、穩定性和其基準電壓驅動能力。ADC基準電壓輸入端的開關電容具有動態負載,因此基準電壓電路必須能夠處理與時間和吞吐速率相關的電流。某些ADC
2021-03-16 12:04:19

電壓基準噪聲對增量累加ADC中的DC噪聲性能的影響

ADC上,并且測量噪聲性能,這樣通常能夠獲得一個比較好的基準噪聲測量值。如何選擇一個基準電壓對于在整個ADC輸入范圍內實現低噪聲/高分辨率性能來說,一個低噪聲基準重要。基準噪聲需求將取決于系統
2019-06-19 04:45:10

電壓參考對ADC/DAC混合信號部分的影響

設計來說,不存在一個普遍通用的解決方案。但是,在隨后的系列文章中,我將介紹幾款與各種各樣不同的轉換器一起工作的電路。我們下次見。參考文獻·《電壓參考如何影響您的性能:1部分,共3部分》,作者
2019-05-13 14:11:30

精密基準電壓芯片中的“初始電壓精度”是什么意思?

精密基準電壓芯片中的“初始電壓精度”是什么意思?例如ADR06的初始精度:±0.1%
2023-11-23 06:13:31

精密數據采集信號噪聲研究

在很多應用中,模擬前端接收單端或差分信號,并執行所需的增益或衰減、抗混疊濾波及電平轉換,之后在滿量程電平下驅動 ADC 輸入端。今天,我們就深入探討下精密數據采集信號的噪聲分析,并研究這種信號的總噪聲貢獻。
2019-07-16 07:12:38

精密數據采集信號的噪聲分析

的總噪聲貢獻。如圖1所示,低功耗、低噪聲、全差分放大器 ADA4940-1 驅動輸入、18位、1 MSPS PulSAR? ADC AD7982,同時低噪聲精密5 V基準電壓 ADR435 用來
2021-03-27 06:30:00

精密數據采集信號的噪聲分析探討

的總噪聲貢獻。如圖1所示,低功耗、低噪聲、全差分放大器 ADA4940-1 驅動輸入、18位、1 MSPS PulSAR? ADC AD7982,同時低噪聲精密5 V基準電壓 ADR435 用來
2018-10-24 10:25:35

精密逐次逼近型ADC基準電壓的設計方案

粘連代碼,因此基準電壓電路的電壓噪聲必須保持為LSB電壓的一小部分。  結論  本文設計了一種精密逐次逼近型ADC設計基準電壓電路方案,并強調了如何判斷某些常見問題。文中的計算公式用于估算基準電壓電路的驅動能力和噪聲要求,以便有更高的概率使該電路通過硬件測試。(作者:Alan Walsh)
2018-09-27 10:57:26

精密逐次逼近型ADC設計基準電壓電路的研究

有關,也可能會造成粘連代碼,因此基準電壓電路的電壓噪聲必須保持為LSB電壓的一小部分。  5結論  本文討論了如何針對精密逐次逼近型ADC設計基準電壓電路,并強調了如何判斷某些常見問題。文中
2018-09-27 10:29:41

驅動ADC輸入簡化設計流程的方法

帶來諸多優勢。我們首先來看一種常見應用,其中需要將高電壓信號源進行電平轉換,將其轉換為所需的 ADC 輸入范圍。圖 1 中的簡單壓器可用來解決該問題,即將 +/-5V 信號電平轉換為 0-5V。該
2018-09-19 14:45:39

AD6676的優缺點分析 ∑-?型ADC的意義何在?

整形功能,其本質是就將帶內量化噪聲“推出”或者從目標頻帶中濾除。相較于離散時間ADCCTSD不使用開關電容來對輸入信號進行采樣。CTSD ADC噪聲基于調制器內的環路濾波器響應而整形。這導致噪聲
2018-10-31 10:48:38

ADuC7060的ADC為什么無法使用外部基準電壓

高于1.35V時,必須將該位置1.這樣,可以將基準電壓頻”,解釋中的將基準電壓頻是什么意思啊?難道是說基準電壓超過1.35V后,若將該位置1,則實際基準電壓只有外部基準電壓的一半,即ADC
2024-01-15 07:23:03

ADuC7060的ADC無法使用外部基準電壓

時,必須將該位置1.這樣,可以將基準電壓頻”,解釋中的將基準電壓頻是什么意思啊?難道是說基準電壓超過1.35V后,若將該位置1,則實際基準電壓只有外部基準電壓的一半,即ADC輸入電壓
2018-12-03 09:14:47

DAQ ADAQ798x為何要配置ADC驅動器?

: ADAQ798x集成ADC將0 V至VREF的單極性單端信號轉換成16位結果。VREF為基準電壓,其是在外部產生,可在2.4 V至5.1 V范圍內設置。必須配置ADC驅動器以轉換輸入的輸出范圍,使其適合
2023-12-11 07:50:39

Maxim 提供優異的信號解決方案(ADC、DAC、復用器···)

Maxim Integrated提供優異的信號解決方案(ADC、DAC、復用器、放大器等),以創新、高精度、高成效設計幫助用戶達到設計目標。我們始終與客戶保持密切合作,開發最合適、最完備的解決方案
2014-01-20 10:04:20

SAR ADC輸入類型間的性能比較-第一部分

:量化信號的范圍。(Bennett, W. R.)(1948年7月)內部噪聲:為了分析ADC的SNR,我們首先假定一個噪聲可忽略不計的理想AC驅動器。可使用兩個對于ADC重要的量化噪聲
2018-09-12 11:25:57

SAR ADC模擬輸入架構

基準電壓輸入設置。單端雙極性輸入的直觀表示可參見上圖。采用單端雙極性輸入的器件有AD7656A-1。偽差輸入如果需要感測信號地或從載流地層解耦相對測量結果,信號設計人員可能考慮遷移至偽差輸入結構
2018-10-18 11:25:47

SAR型ADC應用

采樣誤差,如下圖所示:所以標準的SAR型ADC驅動電路需要基準驅動電路,抗混疊濾波器,輸入驅動電路等三個部分,其電路結構如下:除了上述的兩個關鍵問題以外,SAR型ADC采樣電路往往還需要配備電壓基準
2019-08-06 04:45:15

【干貨分享】高精度逐次逼近型ADC支持電路的設計和故障排除

基準輸入電流的平均值 基準電壓的吸電流能力 在故障條件下,ADC輸入可能會超過基準電壓 ADC驅動器從更寬電軌運行 電流/電荷釋放到REF節點 基準電壓電路需要吸電流功能
2023-12-19 07:16:31

不同的SAR ADC模擬輸入架構研究

配置,容許信號擺幅介于對地正滿量程與負滿量程之間。同樣,滿量程通常由ADC基準電壓輸入設置。單端雙極性輸入的直觀表示可參見圖2。采用單端雙極性輸入的器件有AD7656A-1。圖2. 單端雙極性。偽差
2018-10-17 10:24:38

為什么高分辨率 Δ-Σ 模數轉換器中會有噪聲?

源的典型信號這可能很復雜,請閱讀5部分學習ENBW近似方法以簡化分析。6.如果將外部放大器添加到ADC輸入端,這會如何影響系統噪聲性能?通過將ADC和放大器與各自的噪聲源分開可更輕松地進行噪聲分析
2019-08-08 04:45:09

使用傳感器接口儀表放大器來驅動ADC輸入的設計

LT6372系列所具有的低1/f噪聲特性,原因是后者采用專有工藝制造。此外,可能需要添加額外的緩沖和增益級以放大微小的傳感器信號。采用儀表放大器直接驅動ADC時,放大器級或基準電壓都沒有與之相當的額外
2021-12-02 07:00:00

全能DAQ ADAQ798x的常見ADC驅動器配置方案

集成ADC將0 V至VREF的單極性單端信號轉換成16位結果。VREF為基準電壓,其是在外部產生,可在2.4 V至5.1 V范圍內設置。必須配置ADC驅動器以轉換輸入的輸出范圍,使其適合集成ADC
2018-10-11 10:14:33

全面的ADC選型指南是一個簡化工具,便于選擇信號找到最佳解決方案

全面的精密ADC選型指南,為您的信號找到最佳解決方案:最高精度的轉換最低信號密度最快采樣較低的信號功耗傳感器與高阻抗輸入直接連接
2019-01-05 13:07:52

具有高共模輸入范圍的簡單分立式單端轉差精密儀表放大器電路

解決方案的成本和性能與單芯片儀表放大器不相上下。圖1詳細介紹了所提出的精密系統設計,該設計允許用戶在存在高共模電壓的情況下測量差分信號。該電路包括一個輸入緩沖器、一個ADC驅動器和一個基準電壓
2018-10-19 10:30:35

幾乎完全抗擾度的精密基準電壓LT1021

LT1021DCN8-10負電流基準電壓驅動的典型應用。 LT1021是一款精密基準電壓,具有超低漂移和低噪聲特性,極佳的長期穩定性以及對輸入電壓變化的幾乎完全抗擾度。參考輸出的電流和吸收電流均高達10mA
2020-04-02 09:38:16

利用傳感器和ADC提高精度

ADC,使它們不受變化的溫度和電源電壓的影響。圖4. 該設計中電流驅動傳感器的電流源由一個電阻,一個運算放大器和一個電壓基準組成。與圖4類似的另一種方法如圖5所示的電路,無需電流電壓基準。需要
2019-06-10 05:00:05

電壓基準與雙電壓基準的對決-第一部分

Ying Zhou1 開發一個低漂移系統會很難,特別是在使用雙極輸入信號時更是如此。諸如圖1中顯示的雙向電流感測的應用要求使用兩個良好匹配的低漂移基準電壓。第一個電壓,VREF定義ADC的滿量程范圍
2018-09-12 11:39:51

可能使用內部帶隙電壓基準作為ADC電壓基準嗎?

大家好,我有一個問題,配置PIC18F85 J94ADC。在22.3.2頁中,從PIC18F97 J95家庭數據表中得知,內部帶隙基準電壓可用于ADC基準電壓。然而,在寄存器描述中沒有提到這樣
2019-01-29 06:04:01

基于SiP技術提高精密數據采集信號密度

一個高精度、低功耗的16位SAR ADC;一個低功耗、高帶寬、高輸入阻抗的ADC驅動器;一個穩定的低功耗基準電壓緩沖器;以及一個高效的電源管理模塊。這些信號組件已通過SiP技術集成到一個數
2018-10-19 10:20:23

如何充分利用MCU內集成式ADC的靈活性,使你的設計從激烈的競爭中脫穎而出—第一部分

基準選項 按照通道選擇單端或差輸入 可編程的位數 基準選項 針對ADC14的可選基準選項可以靈活地為不同的應用提供最佳的基準電壓。這個基準電壓必須大于最大輸入信號;不過這個電壓值越接近最大輸入信號
2018-08-31 17:50:58

如何將ADC代碼轉換為電壓

。 圖 1:ADC輸入傳遞函數(N = 4) 滿量程范圍和輸入基準電壓要注意所使用ADC的FSR,因為不同的ADC有不同的FSR。FSR總是與基準電壓成正比,也可能取決于任何內部增益,如公式3所示
2019-07-23 04:45:01

射頻采樣ADC輸入保護:這不是魔法

超過允許的最大電壓,則它會導致VGS擊穿(亦稱為氧化層擊穿)。這通常在MOSFET處于導通狀態且在柵極施加了相對于極的過量電壓時發生。未緩沖ADC的故障機制圖4顯示的是一個未緩沖ADC輸入。采樣過程由
2018-11-01 11:25:01

ADC代碼轉換為相應的輸入電壓

和采取行動的操作者。因此,重要的是將數字碼正確地與它們表示的模擬信號建立關聯。滿量程范圍和輸入基準電壓要注意所使用ADC的FSR,因為不同的ADC有不同的FSR。FSR總是與基準電壓成正比,也可能
2018-06-21 09:42:04

怎么保護ADC輸入

5.6V齊納二極管。圖3. 黃色 = ADC輸入,紫色 = 基準電壓。左側圖像未添加肖特基二極管,右側圖像添加了肖特基二極管。圖4. 黃色 = ADC輸入,綠色 = ADC驅動輸入,紫色 = 基準電壓
2018-10-19 09:57:47

探究寬帶GSPS ADC中的DDC(1部分

。圖1.抽取系數為8時,每8個樣本僅選擇8個樣本,拋棄7個樣本。你們猜猜第二個問題是什么?在2部分中,我們將看看其他常見問題之一,敬請期待。
2018-10-26 11:16:21

新興的CTSD ADC是怎樣彌補傳統的ADC性能的?

流水線型ADC與SAR ADC有什么不同?與流水線型ADC、SAR ADC相比,CTSD ADC有什么優勢?
2021-04-20 06:39:17

求大神分享一種用于高速高精度ADC電壓基準設計

本文對電壓基準引起的ADC系統的DNL誤差進行了建模分析,提出了一種采用二階曲率補償技術的電壓基準電路,該電路運用低噪聲兩級運放進行箝位,同時在采用共共柵電流鏡技術的基礎上加入了PSR提高電路。
2021-04-20 06:51:42

看完這篇,你也能輕松設計ADC輸入保護電路

= ADC 輸入,紫色 = 基準電壓。左側圖像未添加肖特基二極管,右側圖像添加了肖特基二極管圖 4. 黃色 = ADC 輸入,綠色 = ADC 驅動輸入,紫色 = 基準電壓(交流耦合)左側圖像未添加
2020-10-29 09:19:21

請問ADuCM360/1可以檢測到ADC輸入或外部基準電壓輸入的開路/短路嗎?

可以檢測到ADC輸入或外部基準電壓輸入的開路/短路嗎?我需要確保我的應用能夠檢測接線問題。
2024-01-15 06:17:23

請問下基準電壓電路設計中遇到的挑戰和要求是什么?

本文討論了如何針對精密逐次逼近型ADC設計基準電壓電路,并強調了如何判斷某些常見問題。
2021-04-07 06:29:22

請問可驅動電流的高精度基準電壓是怎樣的?

信號,所有這些都需要干凈的電源。微控制器可能有多個電源輸入,包括模擬電源。圖11. 混合信號應用作為一般規則,微控制器的高噪聲數字電源電壓應與干凈精密的模擬電源和基準電壓隔離。LT6658的兩路輸出
2018-10-31 10:34:04

請問如何使用ADC內部基準電壓

如何使用ADC內部基準電壓
2020-12-28 07:12:45

連續時間Σ-Δ型ADC的優勢介紹

整形功能,其本質是就將帶內量化噪聲“推出”或者從目標頻帶中濾除。相較于離散時間ADCCTSD不使用開關電容來對輸入信號進行采樣。 CTSD ADC噪聲基于調制器內的環路濾波器響應而整形。這導致噪聲
2023-12-11 08:14:37

高精度ADC信號中固定頻率降低雜散的特定設計解決方案

耦合通過外部基準而導致的雜散問題ADC參考其直流基準電壓電平將模擬信號量化成一個數字碼。因此,直流基準電壓輸入上的噪聲將直接饋入ADC輸出的數字碼。AD7175-2是一款低噪聲、快速建立、多路復用
2018-10-19 10:38:17

高速差ADC驅動器設計指南(一)

見公式3和公式4。需要注意實際的輸出共模電壓VOUT, cm和VOCM輸入端之間的差異,這個差異決定了輸出共模電平。對差ADC驅動器的分析比對傳統運放的分析要復雜得多。為了簡化代數表達式,暫且定義
2018-10-17 10:52:42

多路ADC系統的基準電壓設計

多路ADC系統的基準電壓設計:超聲成像系統通常使用一個大規模的模數轉換器ADC陣列。這些系統不僅需要精密的通道間匹配,而且還需要仔細設計電壓基準系統,以保持足夠的動態
2009-02-22 14:06:1432

多路ADC系統的基準電壓設計

本文主要講述的是多路ADC系統的基準電壓設計。
2009-04-25 09:52:1031

ADC系統的基準電壓設計方法

本文主要講述的是多路ADC系統的基準電壓設計方法
2009-05-08 10:14:3524

14位Pipeline ADC設計的帶隙電壓基準源技術

14位Pipeline ADC設計的帶隙電壓基準源技術 目前,基準電壓源被廣泛應用與高精度比較器,
2010-04-23 09:42:493475

差分信號共模電壓ADC輸入電路設計

  隨著ADC的供電電壓的不斷降低,輸入信號擺幅的不斷降低,輸入信號的共模電壓的精確控制顯得越來越重要。交流耦合輸入
2010-11-26 10:27:594769

ADC基準電壓源設計與實現

  高分辨率、逐次逼近型ADC的整體精度取決于精度、穩定性和其基準電壓源的驅動能力。本文探討基準電壓源電路設計中遇到的挑戰和要求。
2017-09-15 15:45:1717

單端輸入SAR ADC的介紹及其注意事項

1)。 圖 1:單端轉換實例 盡管大部分單端 SAR ADC 都可處理單極性信號,但一部分可用于處理幅值 (A) 可輕松超過電源的雙極性信號。有些支持一個通道,有些則支持多個通道。使用單端 ADC 輸入的一個常見應用是電源電壓監控。 下面是有關圖 1 中所用單端輸入 SAR ADC 的更多信息:
2017-10-19 14:52:3613

高分辨率逐次逼近型ADC基準電壓源電路設計的要求是什么?

逐次逼近型ADC簡化原理圖見圖1.采樣間隔期間,容性DAC連接至ADC輸入,并且與輸入電壓成比例的電荷被存儲在電容器中。轉換開始后,DAC從輸入端斷開。轉換算法逐個開關每一位至基準電壓或地。電容
2018-07-10 07:58:002404

差分信號共模電壓ADC輸入電路設計

隨著ADC的供電電壓的不斷降低,輸入信號擺幅的不斷降低,輸入信號的共模電壓的精確控制顯得越來越重要。交流耦合輸入相對比較簡單,而直流耦合輸入就比較復雜。 典型的例子是正交下變頻(混頻器)輸出到ADC
2017-12-10 12:09:2411432

電壓基準如何影響ADC性能,第2部分

本文是一個三部分系列的第2部分,它研究用于逐次逼近寄存器(SAR)模數轉換器(ADC)的電壓參考系統的設計和性能。
2018-05-15 10:41:408

ADC精密電壓基準實現物聯網的測量平衡

精確測量是物理現象詳細分析的物聯網愿景的基礎,精密電壓基準對于精確測量至關重要。無論ADC的底層架構如何,其操作從根本上依賴于輸入電壓與參考電壓的比較,以根據這些值創建適當的輸出代碼。在理想情況下,這種關系表示為:
2019-02-20 08:43:003412

ADC的多種輸入類型介紹

具有單端輸入ADC將模擬輸入電壓相對于地進行數字化。單端輸入簡化ADC驅動器要求,降低信號鏈的復雜性并降低功耗。單端輸入可以是單極性或雙極性,其中單端單極性ADC上的模擬輸入僅在GND上方擺動
2019-04-16 09:06:0021962

如何針對精密逐次逼近型ADC設計基準電壓源電路

高分辨率、逐次逼近型 ADC 的整體精度取決于精度、穩定性和其基準電壓源的驅動能力。ADC 基準電壓輸入端的開關電容具有動態負載,因此基準電壓源電路必須能夠處理與時間和吞吐速率相關的電流。某些
2021-01-07 23:55:0021

精密ADC驅動器工具

精密ADC驅動器工具
2021-02-03 10:52:122

輸入電壓ADC的輸出有所不同是怎么回事

什么問題。有可能是通信問題,或者是你的ADC沒有正確地測量模擬輸入。 調試測量問題的最好工具是低噪聲電壓源和精密萬用表,如圖1所示。使用這個電壓源作為ADC輸入信號,而高精度萬用表測量ADC輸入
2021-11-24 09:31:472421

信號鏈設計人員介紹CTSD架構

本文將采用一種與傳統方法不同的方式介紹連續時間Σ-Δ (CTSD) ADC技術,以便信號鏈設計人員了解這種簡單易用的新型精密ADC技術,將其想像成一個連接了某些已知組件的簡單系統。
2022-08-25 16:14:08573

簡化ADC輸入基準驅動簡化信號鏈設計

另一方面,輸入端需要低通抗混疊濾波器,以確保高頻噪聲和干擾源嚴重衰減,以便當它們因采樣到目標頻帶而折返時,性能不會下降。現有ADC信號鏈設計人員面臨的挑戰是微調混疊抑制和輸出建立的相反要求。DTSD ADC的前端設計帶有驅動器和抗混疊濾波器,如圖2所示。
2022-12-15 16:40:08921

共享基準電壓源可能會影響精密ADC性能

施加在ADC基準輸入端的電壓是一個特別關鍵的元件。通常,為了節省資金或電路板空間,在具有多個精密ADC的系統中,工程師會傾向于在系統中共享一個基準電壓源,而不緩沖每個基準電壓輸入ADC中沒有內部基準電壓緩沖器的基準電壓源引腳通常不是靜態節點。
2023-01-05 10:31:181240

精密逐次逼近型ADC電壓參考設計

高分辨率逐次逼近型ADC的整體精度取決于其基準電壓源的精度、穩定性和驅動能力。ADC基準輸入端的開關電容構成動態負載,因此基準電壓源電路必須能夠處理與時間和吞吐量相關的電流。一些ADC在片上集
2023-01-30 14:28:171438

多個ADC基準電壓

具有多個模數轉換器(ADC)的系統可實現的精度直接取決于施加到ADC基準電壓。例如,醫療超聲成像系統通常在接收器的波束成形器電子設備中包括大量ADC,通常按16、24、32等分組組織。最大光束精度
2023-02-25 10:51:361675

深入探討精密數據采集信號鏈的噪聲分析

貢獻。 如圖1所示,低功耗、低噪聲、全差分放 大器ADA4940-1驅動差分輸入、18位、1 MSPS PulSAR ADC AD7982,同時低噪聲精 密5 V基準電壓源ADR435用來提供ADC所需的5 V電源。此信號鏈無需額外驅動器級和基準電壓緩沖器,簡化了模擬信號調理,可節
2023-03-21 12:20:04371

深入分析信號鏈設計,助你了解CTSD技術的關鍵優勢

本身具有架構優勢,簡化信號鏈設計,從而縮減了解決方案尺寸,有助于客戶縮短終端產品的上市時間。為了說明CTSD ADC本身的架構優勢及其如何適用于各種精密中等帶寬應用,我們將深入分析信號鏈設計,讓設計人員了解CTSD技術的關鍵優勢,并探索
2023-04-18 21:35:04560

CTSD精密ADC:利用異步采樣速率轉換(ASRC)簡化數字數據接口

本系列文章已突出介紹了連續時間Σ-Δ(CTSD)模數轉換器(ADC)調制器環路的架構特性,這種架構能夠簡化ADC模擬輸入端的信號鏈設計。現在討論將ADC數據與外部數字主機接口以對此數據執行應用相關
2023-06-16 10:19:22989

CTSD精密ADC:為信號鏈設計人員介紹CTSD架構

是更直觀地了解精密CTSD ADC內在優勢的背后原因。首先,我們將概述一種逐步構建CTSD調制器環路的方法,首先采用常見的閉環反相放大器配置,然后與ADC和DAC組合在一起。最后,我們將評估所構建電路的基本∑-Δ功能。
2023-06-16 10:21:59570

CTSD精密ADC:實現固有混疊抑制

、易于使用的無混疊精密ADC,可提供簡單、緊湊的信號鏈解決方案。 第2部分信號鏈設計人員介紹了CTSD技術。本文比較了現有精密ADC架構的混疊抑制解決方案背后的設計復雜性。我們將闡述一個理論,以此
2023-06-16 10:23:17368

CTSD精密ADC輕松驅動ADC輸入基準電壓源,簡化信號鏈設計

本文重點介紹新型連續時間Sigma-Delta (CTSD)精密ADC最重要的架構特性之一:輕松驅動阻性輸入基準電壓源。實現最佳信號鏈性能的關鍵是確保其與ADC接口時輸入源或基準電壓源本身不被破壞
2023-06-16 10:24:42869

如何改進精密ADC信號鏈設計

精密ADC信號鏈設計是現代電子系統中非常重要的一部分,它能夠將模擬信號轉換為數字信號,以便在數字處理器中進行數字信號處理。在設計精密ADC信號鏈時,有許多因素需要考慮,例如信噪比、線性度、功耗、速度等。本文將介紹如何改進精密ADC信號鏈設計,以提高其性能和可靠性。
2023-06-18 09:33:20643

ADC驅動器中運放設計淺析

部分ADC均需要輸入信號具有一定的驅動能力,以滿足ADC內部采樣電路的建立要求。然而在很多應用場景,類如傳感器前端等,輸入信號驅動能力極弱,因此需要在輸入信號ADC之間使用Buffer來提供ADC需要的驅動能力。
2023-06-18 15:35:16992

實例分享丨真雙極性輸入、全差分輸出ADC驅動器設計

了兩級信號調理,它能調整差分雙極性±10 V輸入信號,并將其轉換為 ADC所需的共模電平為 2.048 V的全差分±4.096 V信號。設計目標是實現上述調理,同時不降低ADC的噪聲和失真性能。ADC 驅動器需要的電源電壓通常超過 ADC輸入范圍,從而為輸入
2023-07-07 18:40:03531

已全部加載完成

主站蜘蛛池模板: 手机在线看a| 亚洲一本之道在线观看不卡| 日日操夜夜操狠狠操| 久久精品国波多野结衣 | 欧美性黑人极品1819hd| 4虎成人| 加勒比综合| 欧美特级生活片| 天天精品视频在线观看资源| 97玖玖| 黄色在线视频免费看| 国产在线精品美女观看| 女人张开双腿让男人桶完整| 婷婷综合激六月情网| 一级毛片在线看在线播放| 欧洲精品不卡1卡2卡三卡| 国产欧美日韩haodiaose| 丁香亚洲综合五月天婷婷| 欧美黑粗| 人人艹在线视频| 新版天堂中文在线8官网| 成年免费大片黄在线观看免费| 韩国电影天堂| 一级特黄aaa大片在| 免费国内精品久久久久影院| 欧美黑人巨大日本人又爽又色| 国产成人午夜片在线观看| 亚洲一区二区在线视频| 亚洲视频在线一区二区三区| 狠狠色噜噜综合社区| 加勒比一区二区三区| 五月婷丁香| 久久综合九色综合欧美播| 狠狠色丁香婷婷综合视频| 国产又色| 四虎h789fcom| 国产性猛交xx乱| 熊出没之环球大冒险旧版免费观看 | 六月婷婷久久| 夜夜夜夜爽| 福利一区在线观看|