在线观看www成人影院-在线观看www日本免费网站-在线观看www视频-在线观看操-欧美18在线-欧美1级

您好,歡迎來電子發(fā)燒友網(wǎng)! ,新用戶?[免費注冊]

您的位置:電子發(fā)燒友網(wǎng)>源碼下載>VHDL/Verilog/EDA源碼>

ISE環(huán)境下基于Verilog代碼的仿真測試pdf下載

大小:311KB 人氣:1 2018-02-24 需要積分:3
{$username}的空間

用戶級別:注冊會員

貢獻文章:

貢獻資料:

ISE環(huán)境下基于Verilog代碼的仿真測試

ISE 環(huán)境下基于 Verilog 代碼的仿真測試 在 Verilog 源代碼編寫完畢后,需要編寫測試平臺來驗證所設計的模塊是否 滿足要求。ISE 軟件提供了兩種測試平臺的建立方法,一種是使用 HDL Bencher 的圖形化波形編輯功能編寫,即波形圖仿真;另一種就是利用 HDL 語言,即代 碼仿真。由于后者功能更加強大,所以這里舉例介紹基于 Verilog 語言的測試平 臺建立方法。 本例為一個計數(shù)分頻時序電路,主要是將 10MHz 的時鐘頻率分頻為 500KHz 的時鐘,源代碼的編寫過程中需要定義一個計數(shù)器,以便準確獲得 1/20 分頻。

第一步:建立工程后,編寫如下源代碼:

module fenpin(RESET,F10M,F500K);

input F10M,RESET; output F500K;

reg F500K;

reg[7:0] j;

always@(posedge F10M)

if(!RESET)

begin F500K<=0;

j<=0;

end

else

begin if(j==19) begin j<=0; F500K<=~F500K;

非常好我支持^.^

(0) 0%

不好我反對

(0) 0%

      ?
      主站蜘蛛池模板: 午夜高清免费观看视频 | 免费黄色一级毛片 | 狠狠干网| 5060午夜一级| 国语一级毛片私人影院 | 欧美成人免费观看bbb | 狠狠操狠狠摸 | 国产成人精品日本亚洲直接 | 曰韩欧美| 久久综合九色综合欧美狠狠 | 国模吧2021新入口 | 婷婷视频网 | 精品毛片视频 | 精品成人| 看全黄大片狐狸视频在线观看 | 激情春色网 | 免费观看做网站爱 | 日韩亚洲人成在线综合 | 国产综合精品久久久久成人影 | 欧美精品久久天天躁 | 极品美女洗澡后露粉嫩木耳视频 | 久久99精品久久久久久园产越南 | 在线观看网站黄 | 婷婷色九月综合激情丁香 | 久久精品久久久久 | 天天色天天操综合网 | 久久亚洲国产成人精品性色 | 特黄特黄视频 | 人人揉揉香蕉大免费不卡 | 日本韩国做暖暖小视频 | 男女网站在线观看 | 正在播放国产乱子伦视频 | 婷婷综合丁香 | avtt天堂网 手机资源 | 一级片影院 | 狠狠色丁香婷婷综合视频 | 欧美日韩中文字幕在线 | 欧美色图日韩色图 | 午夜高清免费在线观看 | 波多野结衣在线观看一区 | 免费特黄一区二区三区视频一 |