在线观看www成人影院-在线观看www日本免费网站-在线观看www视频-在线观看操-欧美18在线-欧美1级

0
  • 聊天消息
  • 系統消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發帖/加入社區
會員中心
創作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內不再提示

Silicon Lab bSi5372/71主要特性及電路圖解析

電子工程師 ? 來源:Silicon Lab ? 作者:Silicon Lab ? 2020-10-06 16:58 ? 次閱讀

Silicon Lab公司的Si5372/71是單個PLL抖動衰減時鐘,集成了兩個外部(A級)和內部(J級)基準和該公司最新第四代DSPLL技術,以提供下一代相干光學應用的所需的性能.集成的基準不易受聲發射影響,從而消除了外接晶振,從而節省了空間和成本.多達4個輸出,滿足高速整數模式,在相位抖動45fs-rms(1MHz-40MHz)高達2.75GHz.每個輸出還可以配置成multiSynth模式任何頻率輸出,只要所增加頻率靈活性是需要的,比如時鐘正向誤差修正(FEC)還能提供90 fs-rms典型的相位抖動(12 kHz-20 MHz).Si5372/71還具有低到0.001ppb步控制的DCO控制,并能鎖住間隙時鐘輸入.輸入頻率范圍,差分為8 kHz- 750 MHz, LVCMOS為8 kHz - 250 MHz,高速整數模式的最大輸出頻率2.75GHz,典型抖動45 fs-rms(1 MHz–40 MHz);Multisynth模式的最大輸出頻率717.5 MHz,典型抖動為90 fs RMS(12 kHz–20 MHz).器件滿足以下規范ITU-T G.8262 (SyncE) EEC Options 1 and 2和ITU-T G.8262.1 (Enhanced SyncE) eEEC.主要用在相干光線路卡和模塊(100G/400G/600G)以及高速數據轉換器時鐘.本文介紹了Si5372/71主要特性,功能框圖,以及評估板Si5372 -EVB主要特性,功能框圖,電路圖和材料清單.

The Si5372/71 are single-PLL jitter attenuating clocks with both external (Grade A)and internal (Grade J) reference and Silicon Labs’ latest 4th generation DSPLL technologyto deliver the performance requirements of next generation coherent opticalapplications. The integrated reference is less susceptible to acoustic emissions andeliminates the need for external crystals that take up extra space and cost.

Up to four outputs can be assigned to high-speed integer mode capable of up to2.75 GHz at 45 fs-rms typical phase jitter (1 MHz–40 MHz). Each output may also beconfigured as multiSynth mode any-frequency outputs when added frequency flexibilityis required, such as clocking Forward Error Correction (FEC) while still delivering90 fs-rms typical phase jitter (12 kHz-20 MHz). The Si5372/71 also feature DCOcontrol with as low as 0.001 ppb step control and is able to lock to gapped clock inputs.

These devices are available with factory programming or can be programmedvia a serial interface with in-circuit programmable non-volatile memory (NVM) so thatthey always power up with a known frequency configuration. The loop filter is fullyintegrated on-chip eliminating the risk of potential noise coupling associated with discretesolutions. Programming the Si5372/71 is made easy with Silicon Labs’ Clock-Builder Pro?.

The Si5371 has two outputs, and the Si5372 has four outputs, with external crystal versions (Grade A) available in 7 mm x 7 mm 44-QFN packages and internal reference versions (Grade J) available in 7 mm x 7 mm 44-LGA packages.

Si5372主要特性:

? Supports High-speed line side clocks up to2.75 GHz
? Generates any output frequency in any formatfrom any input frequency
? Integrated reference (Grade J)
? Better acoustic emissions immunity
? Significantly smaller board area
? Enhanced hitless switching minimizes outputphase transients (0.2 ns typ)
? Input frequency range
? Differential: 8 kHz to 750 MHz
? LVCMOS: 8 kHz to 250 MHz
? High-speed Integer mode
? 45 fs-rmsTyp Jitter (1 MHz–40 MHz)
? Maximum output Frequency of 2.75 GHz
? Multisynth mode
? 90 fs RMS Typ Jitter (12 kHz–20 MHz)
? Maximum output Frequency of 717.5 MHz
? Meets requirements of:
? ITU-T G.8262 (SyncE) EEC Options 1 and 2
? ITU-T G.8262.1 (Enhanced SyncE) eEEC
? Status monitoring
? Si5372: 4 input, 4 output
? Si5371: 4 input, 2 output
? Drop-in compatible with Si5344H/42H

Si5372應用:

? Coherent optical line cards and modules (100G/400G/600G)
? High-speed data converter clocking

[原創] Silicon Lab Si5372抖動衰減集成基準單PLL相干光學時鐘解決方案


圖1.Si5372框圖表

評估板Si5372 –EVB

The Si5372-EVB is used for evaluating the Si5372 Any-Frequency, Any-Output, Jitter Attenuating Clock Multiplier. The Si5372 combines 4th generation DSPLL and Multisynth ? technologies to enable any-frequency clock generation for applications that require the highest level of jitter performance. There are two different EVBs for theSi5372. There is an A grade which uses an external XTAL reference and there is a Jgrade which has an internal XTAL reference. This user guide is intended for all versionsof the Si5372 EVB.

The device grade and revision is distinguished by a white 1inch x 0.187 inch label installed in the lower left hand corner of the board. In the examplebelow, the label "SI5372J-A-EB" indicates the evaluation board has been assembledwith an Si5372 device, Grade J, Revision A, installed. (For ordering purposes only,the terms “EB” and “EVB” refer to the board and the kit respectively. For the purposeof this document, the terms are synonymous in context.)The device The Si5372-EVBhas two independent input clocks and four independent output clocks. The Si5372-EVBcan be controlled and configured using the ClockBuilderPro? (CBPro) software tool.

評估板Si5372 -EVB主要特性:

? Si5372A-A-EB for evaluating externalXTAL version Si5372A
? Onboard 48 MHz XTAL or ReferenceSMA Inputs allow holdover mode ofoperation on the Si5372.
? Si5372J-A-EB for evaluating internal XTALversion Si5372J
? Powered from USB port or external powersupply.
? CBPro? GUI-programmable VDD supplyallows the device to operate from 3.3, 2.5,or 1.8 V.
? CBPro GUI-programmable VDDO suppliesallow each of the ten outputs to have itsown supply voltage, selectable from 3.3,2.5, or 1.8 V.
? CBPro GUI-controlled voltage, current,and power measurements of VDD and allVDDO supplies.
? Status LEDs for power supplies andcontrol/status signals of Si5372.
? SMA connectors for input clocks, outputclocks, and optional external timingreference clock.


圖2.評估板Si5372 -EVB外形圖

評估板包括:

Seamless download from ClockBuilder Pro to EVB
SMA connectors for high quality measurements
No external clocks are required for free-run evaluation
Real-time power and junction temperature measurements
Access all registers, LED indicators and I/O
Most configurations can be powered by USB

[原創] Silicon Lab Si5372抖動衰減集成基準單PLL相干光學時鐘解決方案


圖3.評估板Si5372 -EVB功能框圖

[原創] Silicon Lab Si5372抖動衰減集成基準單PLL相干光學時鐘解決方案


圖4.評估板Si5372 -EVB電路圖(1)

[原創] Silicon Lab Si5372抖動衰減集成基準單PLL相干光學時鐘解決方案


圖5.評估板Si5372 -EVB電路圖(2)

[原創] Silicon Lab Si5372抖動衰減集成基準單PLL相干光學時鐘解決方案


圖6.評估板Si5372 -EVB電路圖(3)

[原創] Silicon Lab Si5372抖動衰減集成基準單PLL相干光學時鐘解決方案


圖7.評估板Si5372 -EVB電路圖(4)

[原創] Silicon Lab Si5372抖動衰減集成基準單PLL相干光學時鐘解決方案


圖8.評估板Si5372 -EVB電路圖(5)
評估板Si5372 -EVB材料清單:

[原創] Silicon Lab Si5372抖動衰減集成基準單PLL相干光學時鐘解決方案

[原創] Silicon Lab Si5372抖動衰減集成基準單PLL相干光學時鐘解決方案

[原創] Silicon Lab Si5372抖動衰減集成基準單PLL相干光學時鐘解決方案

[原創] Silicon Lab Si5372抖動衰減集成基準單PLL相干光學時鐘解決方案


[原創] Silicon Lab Si5372抖動衰減集成基準單PLL相干光學時鐘解決方案


圖9.評估板Si5372A-A-EVB電路圖(1)

[原創] Silicon Lab Si5372抖動衰減集成基準單PLL相干光學時鐘解決方案


圖10.評估板Si5372A-A-EVB電路圖(2)

[原創] Silicon Lab Si5372抖動衰減集成基準單PLL相干光學時鐘解決方案


圖11.評估板Si5372A-A-EVB電路圖(3)

[原創] Silicon Lab Si5372抖動衰減集成基準單PLL相干光學時鐘解決方案


圖12.評估板Si5372A-A-EVB電路圖(4)

[原創] Silicon Lab Si5372抖動衰減集成基準單PLL相干光學時鐘解決方案


圖13.評估板Si5372A-A-EVB電路圖(5)
評估板Si5372A-A-EVB材料清單:

[原創] Silicon Lab Si5372抖動衰減集成基準單PLL相干光學時鐘解決方案

[原創] Silicon Lab Si5372抖動衰減集成基準單PLL相干光學時鐘解決方案

[原創] Silicon Lab Si5372抖動衰減集成基準單PLL相干光學時鐘解決方案

[原創] Silicon Lab Si5372抖動衰減集成基準單PLL相干光學時鐘解決方案

聲明:本文內容及配圖由入駐作者撰寫或者入駐合作網站授權轉載。文章觀點僅代表作者本人,不代表電子發燒友網立場。文章及其配圖僅供工程師學習之用,如有內容侵權或者其他違規問題,請聯系本站處理。 舉報投訴
  • dsp
    dsp
    +關注

    關注

    553

    文章

    8027

    瀏覽量

    349296
  • Silicon
    +關注

    關注

    0

    文章

    134

    瀏覽量

    38595
  • 數據轉換器
    +關注

    關注

    1

    文章

    364

    瀏覽量

    28030
收藏 人收藏

    評論

    相關推薦

    電源負載主要特性和參數是什么?

    電源負載的主要特性和參數是評估其性能和適用性的關鍵因素。以下是一些主要特性和參數: 功率: 額定功率(Rated Power):電源負載能夠持續穩定運行的最大電功率。 峰值功率(Pe
    發表于 12-25 15:09

    LH8-E16-A1G接近開關在電路圖中用什么表示

    接近開關在電路圖中用特定的圖形符號和文字符號來表示,這些符號用于在電路圖中直觀地表示接近開關的位置、連接方式和特性參數等信息。
    的頭像 發表于 12-23 09:44 ?169次閱讀

    滑動變阻器的主要特性和參數有哪些?

    能夠承受的最大電壓。如果超過這個電壓,滑動變阻器可能會擊穿甚至燒毀。因此,在選擇滑動變阻器時,需要根據電路的實際電壓需求來選擇合適的耐壓等級。 滑動變阻器的主要特性和參數包括電阻值范圍、額定功率、電流
    發表于 12-17 15:21

    MLCC直流偏壓特性解析

    在電子電路設計中,多層陶瓷電容器(MLCC)因其體積小、電性能優良而被廣泛應用。然而,MLCC在直流電壓下的容量會出現降低的現象,即直流偏壓特性。這一特性對于電路的性能和可靠性有重要影
    的頭像 發表于 10-20 12:04 ?677次閱讀

    半導體PN結的形成原理和主要特性

    半導體PN結的形成原理及其主要特性是半導體物理學中的重要內容,對于理解半導體器件的工作原理和應用具有重要意義。以下是對半導體PN結形成原理和主要特性的詳細
    的頭像 發表于 09-24 18:01 ?1806次閱讀

    放大電路的頻率特性包括

    放大電路的頻率特性是描述放大電路對不同頻率信號的放大能力及其隨頻率變化的特性。它主要包括以下幾個方面: 1. 頻率響應 定義 :放大倍數是信
    的頭像 發表于 09-23 10:43 ?1054次閱讀

    BSI為杰柏集團頒發兩項可持續領域ISO認證

    近日,杰柏集團 (JEB Group)順利通過BSI核查,榮獲BSI頒發的ISO 14064-1:2018組織碳排放和ISO 14067產品碳足跡核查意見聲明,成為BSI亞太地區客戶中首個獲得
    的頭像 發表于 09-20 16:13 ?259次閱讀

    解析 MEMS 車載與高溫振蕩器 SiT8920 系列 1 to 110 MHz 的卓越特性

    解析 MEMS 車載與高溫振蕩器 SiT8920 系列(1 to 110 MHz)的卓越特性
    的頭像 發表于 07-22 09:52 ?385次閱讀

    傳感器電路圖解析

    傳感器,英文名稱為Transducer或Sensor,是一種能夠檢測物理量并將其轉換為可測量信號的裝置。從廣義上講,傳感器能夠感知外界信息,如溫度、壓力、光、聲音、磁場等,并將這些信息按照一定規律轉換成電信號或其他形式的輸出信號,以滿足信息的傳輸、處理、存儲、顯示、記錄和控制等要求。傳感器是現代信息技術的重要組成部分,與計算機和通信技術共同構成了物聯網的基礎。
    的頭像 發表于 07-02 18:10 ?2013次閱讀
    傳感器<b class='flag-5'>電路圖解析</b>

    天合光能斬獲BSI“標準先鋒獎”

    ? 立足國際視野,聚焦熱點議題,把握行業發展趨勢,6月27日,圍繞“ESG和可持續發展”、“AI和數字信任”及“人才與組織發展”三大主題的“BSI第七屆萬物互聯?智慧高峰”論壇在上海盛大啟幕。本次
    的頭像 發表于 06-30 15:14 ?1812次閱讀

    熱敏干簧繼電器的工作原理與主要特性

    在工業自動化和溫度控制領域,熱敏干簧繼電器因其獨特的溫度敏感性和控制特性而得到廣泛應用。本文將深入解析熱敏干簧繼電器的工作原理、溫度控制特性,并探討其在溫度檢測與控制中的應用,以期為相關領域的研究和實踐提供參考。
    的頭像 發表于 06-24 11:50 ?729次閱讀

    頻率特性測試儀的詳細解析

    在現代電子工程、通信和測試領域中,頻率特性測試儀(也稱為掃頻儀)是一種不可或缺的測量工具。它主要用于測量和分析電子系統或網絡在不同頻率下的響應特性,從而幫助工程師和技術人員評估和優化系統的性能。本文
    的頭像 發表于 05-21 17:59 ?1489次閱讀

    阻抗分析儀的工作原理、主要特性及應用領域

    阻抗分析儀是一種在電子測試和測量領域中極為重要的儀器,其主要用于測量和分析電路、電子元件或材料的阻抗特性。阻抗分析儀的工作原理基于電學的基本定理,通過精確測量和分析電流、電壓以及它們的相位關系,得到被測對象的阻抗參數。本文將詳細
    的頭像 發表于 05-13 16:47 ?2959次閱讀

    影響放大電路高頻特性主要因素是什么

    影響放大電路高頻特性主要因素是很多的,包括晶體管的頻率響應、反饋電容、電感、布線、負載電容等。這些因素都會對放大電路的高頻特性產生不同程度
    的頭像 發表于 03-09 14:06 ?3467次閱讀

    TTL圖騰柱輸出電路圖解析

    在數字電子技術的世界中,TTL圖騰柱輸出電路是一種基礎而重要的電路設計,廣泛應用于各種邏輯門的輸出級。
    的頭像 發表于 02-18 15:15 ?9253次閱讀
    TTL圖騰柱輸出<b class='flag-5'>電路圖解析</b>
    主站蜘蛛池模板: 国产激烈床戏无遮挡在线观看| 成人一二| 日本三级免费网站| 三级免费黄色片| 天天躁狠狠躁| 欧美日韩国产一区| 欧美人成在线观看| 久久精品视频9| 国产精品美女免费视频观看| 成人免费看片视频色多多| 羞羞影院男女午夜爽爽影视| 国产精品视频色拍拍| 波多久久夜色精品国产| 夜间免费视频| 美女天天干| 日日天天夜夜| 国产精品www夜色影视| 68日本xxxxxxx18| eeuss影院www影院夜场| 老师在办公室被躁得舒服小说| 性夜影院爽黄e爽在线观看| 久久精品国产精品亚洲红杏| 成人国产精品2021| 亚洲视频一区网站| 亚洲成色www久久网站| 日本bt| 国产乱辈通伦影片在线播放亚洲| 亚洲三级色| 成人5252色| 黄蓉吕文德欲乱系列小说| 天堂网2017| 经典三级第一页| 韩国精品视频| 国模私拍在线观看| 亚洲精品久久久久久久蜜桃| 黄色福利站| 日本三区四区免费高清不卡| 四虎在线观看| 日韩成人免费一级毛片| 欧美三级在线视频| videossexotv极度另类高清|