在线观看www成人影院-在线观看www日本免费网站-在线观看www视频-在线观看操-欧美18在线-欧美1级

0
  • 聊天消息
  • 系統消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發帖/加入社區
會員中心
創作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內不再提示

處理器封裝“膠水”技術再度興盛 封裝技術的立體演進

454398 ? 來源:cfan ? 作者:cfan ? 2020-08-25 11:14 ? 次閱讀

英特爾未來將推出十六核心的第十二代酷睿處理器的消息(詳見《8+8+1架構見過沒!英特爾第十二代酷睿竟抄襲ARM?》)。不過,不少小伙伴都擔心這次又是“膠水”多核,而且一提到“膠水”就感覺非常Low。實際上,在當前的處理器市場,膠水已經泛濫,而且它也沒有我們想象的那般不堪。

源于“膠水”的多核心

現在的我們都知道,在絕大多數情況下處理器的性能與核心數量成正比,多核“吊打”單核就是天經地義。

然而,如何在1顆芯片里塞進(通過封裝技術)更多核心?這個問題曾一度困擾著整個半導體行業。

將時間的指針撥回到1995年Pentium Pro的誕生前夜,受當年落后制程工藝(350nm~500nm)的拖累,別說在1顆芯片內實現雙核設計,就連高速二級緩存單元都無法同時與運算核心在1顆晶圓顆粒內共存。

因此,當時英特爾的解決思路是使用2顆晶圓顆粒,分別用于制造運算核心與高速二級緩存(L2),再將它們一起封裝進1塊CPU的基板上,最終造出了Pentium Pro。而這種將雙晶圓“膠合”在一起設計,就是“膠水雙核”概念的最早來源。

在未來的時間里,英特爾將“膠水”設計進一步發揚光大——先是將2個單核心整合封裝的“奔騰D”(Pentium D)雙核處理器,再到將2個雙核心整合封裝的Core 2 Quad四核處理器,“膠水”的工藝和配方不斷成熟,這種“膠合”在一起的多核處理器的表現也有所改善。

當然,這種由膠水粘貼出來的多核處理器依舊飽受爭議,在當年曾一度掀起了“真假雙核”和“真假四核”的討論,大體結論是“真多核”性能大多領先“假多核”,以至于一提到“膠水多核”大家就一臉鄙夷。

時至今日,類似的“膠水”技術仍在處理器領域混的風生水起,只是它已經不僅限于單純CPU運算單元,而是可以“膠合”更多模塊。

“膠水”技術再度興盛

所謂的“膠水”,主要指的就是MCM (MCM-Multichip Module,多芯片模塊)技術,它能將多顆芯片和其他單元組裝在同一塊多層互連基板上,然后進行封裝,從而形成高密度和高可靠性的微電子組件。

第一代酷睿Westmere處理器,將CPU和GPU封裝在同一塊基板內,它們之間使用QPI總線相連

繼Pentium Pro、Pentium D和Core 2 Quad之后,英特爾還利用MCM技術先后將CPU和GPU、CPU和PCH、CPU和eDRAM緩存打包組合。

自第二代酷睿起英特爾將內存控制器、PCI控制器、GPU全部整合進單CPU芯片后,從第四代移動版酷睿Haswell開始,英特爾又將PCH南橋芯片與CPU封裝在同一塊基板內

集成Iris核顯的28W處理器,其中較小的芯片為eDRAM緩存

AMD也沒閑著。

進入Zen架構時代之后,AMD在Ryzen銳龍及EPYC霄龍處理器上也引入了MCM技術(官方稱為CCX多核架構),它們可以在一塊基板上封裝多個CPU Die,每個CPU Die都集成最多8核心16線程的CPU和32MB三級緩存等單元。

想擁有更多的物理核心和性能,只需搭配不同數量的CPU Die即可。

I/O die單元為14nm,CPU Die單元為10nm,同一基板上不同的Die由MCM技術膠合封裝

類似的“膠水多核”還見于英特爾最新的Cascade Lake-AP 48核處理器,其本質是由兩個24核的Cascade Lake處理器通過MCM技術組合而來,也并非原生48核。

雖然在歷史上“膠水多核”的名聲非常不好,但這項技術在今天卻有著浴火重生的態勢。究其原因,還是摩爾定律逐漸失效,提升頻率和增加核心之路變得越發艱難。

理論上講,將CPU、GPU、緩存、I/O等控制器打包到同一塊晶圓芯片上(單片電路)最是完美,但在半導體工藝逐漸逼近物理極限的情況下,既想要更多核心,還要更高主頻,集成包括CPU、PCH、I/O單元、DDR內存控制器、PCIe控制器和IF控制器在內的所有常見功能模塊,成本還不能太高——純屬做夢!

因此。在現有工藝的水平上,最經濟可行的解決方案,唯有異構MCM之路。

然而,處理器基板的面積有限,表面多顆芯片之間的通訊還存在延遲的隱患,這就需要處理器廠商優化封裝技術,并引入更高速的總線接口。

封裝技術的立體演進

想將不同功能模塊單元膠合在同一塊基板上看起來很容易,但現實情況卻是困難重重。

比如,不是所有功能模塊都需要最先進的工藝,CPU和GPU用7nm,內存控制器14nm就足夠了,想將這些不同工藝的芯片融合在一起,還要降低成本和保證良品率,這可不是傳統2D封裝技術能搞定的,于是就有了2.5D封裝技術。

在2.5D封裝技術上,知名的方案主要以臺積電的“InFO”(整合型扇出)和英特爾“EMIB”(嵌入式多芯片互連橋接)為主,前者能以較低成本的有機封裝來鏈接芯片,但在密度上不如EMIB。

此外。AMD曾在Fury X顯卡首次商業化的HBM顯存技術、新一代銳龍處理器7nm CPU Die和14nm I/O Die單元分離的設計,也是利用了2.5D封裝將GPU核心與HBM核心整合在一個底座上。

我們可以將以英特爾EMIB為代表的2.5D封裝技術理解為“平面版”的樂高積木,可以在一個固定大小的平面上,橫向固定不同樣式和大小的積木塊。

在處理器領域,這些積木塊就變成了由不同工藝打造的不同功能模塊,比如將7nm工藝的CPU、10nm的GPU、14nm的I/O單元、22nm的通訊單元等等。

EMIB的意義就在于能將不同制程的芯片組合在同一基板的封裝之中,同時它還具有正常的封裝良品率、不需要額外的工藝、設計簡單等優點。

英特爾和AMD攜手打造的“Kaby Lake-G”平臺處理器(整合CoffeeLake-H架構的CPU、AMD Vega架構的GPU以及4GB HBM2顯存)以及Stratix 10 FPGA就是EMIB技術的首次預演。

問題來了,2.5D封裝技術可以容納多少功能模塊取決于基板大小,對于絕大多數處理器的芯片尺寸而言,空間總是不夠用的。

此時,就需要一種類似“立體版”的樂高積木了,可以像蓋樓一般將所有需要的功能模塊一層層地縱向疊加累積起來。

引領未來的3D封裝技術

提起芯片的堆疊,可能很多朋友都會想到智能手機——幾乎所有的新款手機都會選擇將內存芯片覆蓋在處理器芯片上以節省主板空間,疊放還能讓處理器和內存間的引線長度最短,從而降低線路噪音、訪問延遲、電力損耗。手機領域的這種內存和處理器“疊羅漢”的設計即PoP(元件堆疊裝配),它并非3D封裝,而是“堆疊”,屬于一種多成品芯片之間的焊接技術。

真正的“3D封裝”,應該是一種晶圓對晶圓(Wafer-On-Wafer)無凸起的鍵合(Bonding)3D IC制程技術。目前符合這一標準的技術,主要以臺積電旗下的“SoIC”,以及英特爾主推的“Foveros”的3D封裝技術為主。

先來看看臺積電的SoIC技術,它是基于CoWoS與多晶圓堆疊技術開發的新一代創新封裝技術,利用硅穿孔(TSV)技術將多種不同性質的臨近芯片整合在一起,用于結合的機密材料(號稱價值十億美元)能直接透過微小的孔隙溝通多層的芯片,在減少厚度的同時還能增加多倍以上的性能。

英特爾的Foveros技術的原理是通過TSV和微凸塊(Micro-Bumps)技術,堆疊其他的晶圓芯片和微芯片。

它可以讓只能在EMIB封裝技術中以平面分布的功能模塊縱向立體的摞在一起,在犧牲一點點厚度的前提下就可進一步壓縮處理器基板的尺寸。

以英特爾Lakefield處理器為例,它在12mm×12mm的面積里就集成了1個10nm制程的Sunny Cove架構CPU大核、4個10nm制程的Tremont架構CPU小核、以及LPDDR4內存控制器、L2和L3緩存以及Gen11 GPU單元。

Lakefield處理器和主板與簽字筆的大小對比

作為目前最高級的“膠水”,3D封裝技術能在更小尺寸的芯片里就整合更多的功能模塊。

然而,在制程工藝已逼近物理極限,異構計算大行其道,更多不同類型的芯片需要被集成在一起的大環境下,無論SoIC還是Foveros似乎都還有所不足。

為了實現基于封裝技術,就能在更小尺寸的基板上打造出集成多類型小芯片的SoC系統級單芯片的夢想,英特爾祭出了“終極膠水”——將2.5D封裝EMIB和3D封裝Foveros技術優勢集于一身的“Co-EMIB”方案,它能在將多芯片橫向拼接的同時,還能在任意芯片的表面繼續疊高樓,并通過全方位互連(ODI)技術、裸片間接口(MDIO)技術和硅通孔(TSV)技術解決多芯片矩陣之間互聯通訊和延遲等問題。

值得一提的是,AMD在推出HBM顯存產品,實現了GPU芯片和顯存芯片的2.5D整合封裝后,也即將跟進3D封裝技術,初級目標是將DRAM/SRAM和處理器(CPU/GPU)通過TSV(硅穿孔)的方式整合在一顆芯片中,雖然形式上與手機領域的PoP封裝處理器+內存顆粒相似,但底層技術卻更加先進。

總之,在異構計算時代,“膠水多核”已經不再是招人嘲笑的對象,而是一種符合歷史發展潮流的必然選擇。只是,借助封裝技術將更多芯片靈活的“打包”后,需要面臨更為嚴苛的散熱問題,開發人員需要更加精心地考慮系統的結構(甚至影響系統的物理結構和芯片的核心架構),以適應、調整各個熱點。


聲明:本文內容及配圖由入駐作者撰寫或者入駐合作網站授權轉載。文章觀點僅代表作者本人,不代表電子發燒友網立場。文章及其配圖僅供工程師學習之用,如有內容侵權或者其他違規問題,請聯系本站處理。 舉報投訴
  • 處理器
    +關注

    關注

    68

    文章

    19382

    瀏覽量

    230483
  • amd
    amd
    +關注

    關注

    25

    文章

    5484

    瀏覽量

    134353
  • 內存控制器
    +關注

    關注

    0

    文章

    40

    瀏覽量

    8909
  • 異構計算
    +關注

    關注

    2

    文章

    102

    瀏覽量

    16317
收藏 人收藏

    評論

    相關推薦

    SIP封裝技術:引領電子封裝新革命!

    在電子技術的快速發展中,封裝技術作為連接芯片與外界的橋梁,其重要性日益凸顯。SIP封裝(System In a Package,系統級封裝
    的頭像 發表于 01-15 13:20 ?116次閱讀
    SIP<b class='flag-5'>封裝</b><b class='flag-5'>技術</b>:引領電子<b class='flag-5'>封裝</b>新革命!

    玻璃基芯片先進封裝技術會替代Wafer先進封裝技術

    封裝方式的演進,2.5D/3D、Chiplet等先進封裝技術市場規模逐漸擴大。 傳統有機基板在先進封裝中面臨晶圓翹曲、焊點可靠性問題、
    的頭像 發表于 01-09 15:07 ?294次閱讀
    玻璃基芯片先進<b class='flag-5'>封裝</b><b class='flag-5'>技術</b>會替代Wafer先進<b class='flag-5'>封裝</b><b class='flag-5'>技術</b>嗎

    先進封裝技術-19 HBM與3D封裝仿真

    先進封裝技術(Semiconductor Advanced Packaging) - 1 混合鍵合技術(上) 先進封裝技術(Semicond
    的頭像 發表于 01-08 11:17 ?316次閱讀
    先進<b class='flag-5'>封裝</b><b class='flag-5'>技術</b>-19 HBM與3D<b class='flag-5'>封裝</b>仿真

    芯片封裝與焊接技術

    ? ? ? 芯片封裝與焊接技術。 ? ? ?
    的頭像 發表于 01-06 11:35 ?234次閱讀
    芯片<b class='flag-5'>封裝</b>與焊接<b class='flag-5'>技術</b>

    先進封裝技術-17硅橋技術(下)

    先進封裝技術(Semiconductor Advanced Packaging) - 1 混合鍵合技術(上) 先進封裝技術(Semicond
    的頭像 發表于 12-24 10:59 ?475次閱讀
    先進<b class='flag-5'>封裝</b><b class='flag-5'>技術</b>-17硅橋<b class='flag-5'>技術</b>(下)

    MEMS傳感封裝膠水選擇指南

    MEMS傳感封裝膠水選擇指南傳感封裝過程中,選擇合適的膠水至關重要,它直接影響到傳感
    的頭像 發表于 11-22 09:58 ?377次閱讀
    MEMS傳感<b class='flag-5'>器</b><b class='flag-5'>封裝</b><b class='flag-5'>膠水</b>選擇指南

    BGA封裝技術的發展 BGA封裝的優勢與應用

    BGA(Ball Grid Array,球柵陣列)封裝技術是一種集成電路封裝技術,它通過在芯片的底部形成一個球形焊點陣列來實現芯片與電路板之間的電氣連接。BGA
    的頭像 發表于 11-20 09:15 ?1358次閱讀

    led封裝技術有哪些

    LED封裝技術是將LED芯片與外部電路連接起來,以實現電信號的輸入和光信號的輸出的一種技術。隨著LED技術的不斷發展,LED封裝
    的頭像 發表于 10-17 09:07 ?611次閱讀

    0.5mm層疊封裝應用處理器的PCB組裝指南,第II部分

    電子發燒友網站提供《0.5mm層疊封裝應用處理器的PCB組裝指南,第II部分.pdf》資料免費下載
    發表于 10-14 11:09 ?0次下載
    0.5mm層疊<b class='flag-5'>封裝</b>應用<b class='flag-5'>處理器</b>的PCB組裝指南,第II部分

    簡述微處理器的發展歷史

    處理器的發展歷史是一部充滿創新與突破的技術演進史,它見證了計算機技術的飛速發展和人類社會的巨大變革。以下是對微處理器發展歷史的詳細回顧,內
    的頭像 發表于 08-22 14:22 ?3408次閱讀

    什么是CoWoS封裝技術

    CoWoS(Chip-on-Wafer-on-Substrate)是一種先進的半導體封裝技術,它結合了芯片堆疊與基板連接的優勢,實現了高度集成、高性能和低功耗的封裝解決方案。以下是對CoWoS
    的頭像 發表于 08-08 11:40 ?3852次閱讀

    三星開發新的芯片封裝技術FOWLP-HPB,以防止AP過熱

    根據韓國媒體 TheElce 的報導,三星正在開發一種新的晶片封裝技術,以防止自研 Exynos 系列手機處理器 (AP) 過熱的情況。 報導引用知情人士的說法指出,三星新的封裝
    的頭像 發表于 07-05 18:22 ?2347次閱讀

    什么是 CoWoS 封裝技術

    共讀好書 芯片封裝由 2D 向 3D 發展的過程中,衍生出多種不同的封裝技術。其中,2.5D 封裝是一種先進的異構芯片封裝,可以實現從成本、
    的頭像 發表于 06-05 08:44 ?569次閱讀

    半導體先進封裝技術

    共讀好書 半導體產品在由二維向三維發展,從技術發展方向半導體產品出現了系統級封裝(SiP)等新的封裝方式,從技術實現方法出現了倒裝(FlipChip),凸塊(Bumping),晶圓級
    的頭像 發表于 02-21 10:34 ?915次閱讀
    半導體先進<b class='flag-5'>封裝</b><b class='flag-5'>技術</b>

    Sip技術是什么?Sip封裝技術優缺點

    SiP(System in Package)技術是一種先進的封裝技術,SiP技術允許將多個集成電路(IC)或者電子組件集成到一個單一的封裝
    發表于 02-19 15:22 ?3847次閱讀
    Sip<b class='flag-5'>技術</b>是什么?Sip<b class='flag-5'>封裝</b><b class='flag-5'>技術</b>優缺點
    主站蜘蛛池模板: 五月婷婷婷婷| 五月激情婷婷综合| 欧美综合色区| 欧美人与z0zoxxxx| 91大神视频在线播放| 亚洲男人的性天堂| 国产性老妇女做爰在线| 69久久夜色精品国产69小说| 怡红院国产| 五月婷丁香| 三级色图| 美女一区二区三区| 狠狠涩| 丁香伊人五月综合激激激| 在线午夜| 奇米888在线看奇米999| 丰满放荡岳乱妇91www| 人人爽影院| 免费亚洲一区| 婷婷了五月色香综合缴情| 日本韩国三级在线| 黄频网站免费大全在线观看| 99色亚洲| 人人公开免费超级碰碰碰视频| 国产精品9999| 一级美女片| 亚洲国产成人精品青青草原100| 天天看片天天操| 欧美 日韩 中文字幕| 高清一级做a爱视频免费| 天天在线综合网| 国产精品久久久久久久午夜片| 一区二区三区四区五区| 一级毛片在线看在线播放| 日本三级日产三级国产三级| 国产精品毛片一区二区三区| 人人爱天天操| 性夜影院爽黄a免费视频| 特级一级全黄毛片免费| 黄色免费小视频| 欧美成人在线影院|