M-PCIe即Mobile PCIe,主要應(yīng)用對(duì)象是智能手機(jī)等嵌入式設(shè)備。PCI-SIG在PCIe Spec V3.1中引入基于MIPI M-PHY V2.0的M-PCIe。相比于標(biāo)準(zhǔn)的PCIe總線,M-PCIe ECN主要的改動(dòng)在物理層,通過(guò)引入M-PHY,旨在獲得更低的功耗以適應(yīng)嵌入式設(shè)備的低功耗要求。
M-PCIe的上層協(xié)議層、事務(wù)層(TL)、數(shù)據(jù)鏈路層(DLL)和標(biāo)準(zhǔn)PCIe總線是兼容的。M-PCIe和PCIe設(shè)備的Link Training and Status State Machine (LTSSM)具有不同的設(shè)計(jì),這主要是為了保證M-PHY獨(dú)特的低功耗特性。
由于其工作模式與各個(gè)突發(fā)傳輸之間的關(guān)系,M-PHY甚至可以進(jìn)一步降低功耗。在M-PHY設(shè)計(jì)中,PHY僅在實(shí)際傳輸時(shí)處于最大功率。在完成突發(fā)傳輸后,PHY進(jìn)入超低功耗的“STALL”狀態(tài),此后不久就進(jìn)入其最低功率的“HIBERN8”狀態(tài)。通過(guò)這樣的設(shè)計(jì),可以使得M-PHY的功耗降至最低,從而延長(zhǎng)電池壽命。
為了進(jìn)一步降低功耗,M-PCIe系統(tǒng)可以實(shí)現(xiàn)非對(duì)稱鏈路,允許鏈路上不同數(shù)量的發(fā)送器和接收器。PCIe強(qiáng)制設(shè)備具有4個(gè)發(fā)送器和4個(gè)接收器,以滿足其對(duì)4個(gè)通道的PCIe-to-cellular帶寬的需求。而M-PCIe允許設(shè)備將發(fā)送器的數(shù)量減少到所需的量,并且在這種情況下,功耗會(huì)更低。
雖然M-PCIe規(guī)范允許設(shè)備比PCIe PHY消耗更少的功耗,但PCIe提供的速度也高于M-PCIe。一般而言,可以將M-PHY Gear M視為與PCIe Generation (M-1)相同的帶寬。
以上就是針對(duì)M-PCIe的簡(jiǎn)單介紹,詳細(xì)可參考PCIe spec和MIPI M-PHY spec。
聲明:本文內(nèi)容及配圖由入駐作者撰寫(xiě)或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問(wèn)題,請(qǐng)聯(lián)系本站處理。
舉報(bào)投訴
相關(guān)推薦
PCIe
ICY DOCK硬盤(pán)盒
發(fā)布于 :2025年01月17日 17:24:37
發(fā)展到了第五代。 一、帶寬和數(shù)據(jù)傳輸速率 PCIe總線的一個(gè)關(guān)鍵特性是其帶寬,即數(shù)據(jù)傳輸速率。PCIe 4.0的帶寬是PCIe 3.0的兩倍
發(fā)表于 11-13 10:35
?5066次閱讀
.2插槽的主板上使用M.2 SSD。 什么是PCIe轉(zhuǎn)M.2適配器 PCIe轉(zhuǎn)M.2適配器是一種
發(fā)表于 11-06 09:24
?1101次閱讀
隨著科技的快速發(fā)展,計(jì)算機(jī)硬件也在不斷地更新?lián)Q代。PCI Express(PCIe)作為一種高速串行計(jì)算機(jī)擴(kuò)展總線標(biāo)準(zhǔn),廣泛應(yīng)用于計(jì)算機(jī)硬件連接,如顯卡、固態(tài)硬盤(pán)等。 1. 帶寬對(duì)比 PCIe
發(fā)表于 11-06 09:22
?4429次閱讀
PCIe的數(shù)據(jù)鏈路層在事務(wù)層和物理層之間,用來(lái)負(fù)責(zé)鏈路管理,其主要功能是保證來(lái)自事務(wù)層的TLP在PCIe鏈路中的正確傳輸,為此數(shù)據(jù)鏈路層定義了一系列的DLLP報(bào)文,數(shù)據(jù)鏈路層使用了容錯(cuò)和重傳機(jī)制保證
發(fā)表于 11-05 17:06
?414次閱讀
Xilinx7系列FPGA集成了新一代PCI Express集成塊,支持8.0Gb/s數(shù)據(jù)速率的PCI Express 3.0。本文介紹了7系列FPGA PCIe Gen3的應(yīng)用接口及
發(fā)表于 11-05 15:45
?1255次閱讀
想用一個(gè)運(yùn)放做文氏震蕩,OPA690可以做到40M以上嗎?文氏震蕩的頻率和運(yùn)放的壓擺率是否成正比,如果我需要的頻率越高,是不是單純的選擇壓擺率高的運(yùn)放?
發(fā)表于 08-30 08:07
面對(duì)當(dāng)今數(shù)據(jù)洪流下日益增長(zhǎng)的存儲(chǔ)需求,不少用戶面臨存儲(chǔ)容量捉襟見(jiàn)肘的困境,同時(shí)受限于主板上有限的M.2NVMeSSD接口數(shù)量,加之部分PCIe接口的閑置狀態(tài),資源利用效率成為亟待解決的問(wèn)題。為此
發(fā)表于 07-26 16:24
?912次閱讀
在近期的博文《新思科技率先推出PCIe 7.0 IP解決方案,加速HPC和AI等萬(wàn)億參數(shù)領(lǐng)域的芯片設(shè)計(jì)》中,新思科技宣布推出綜合全面的PCIe Express Gen 7(PCIe 7
發(fā)表于 07-24 10:11
?794次閱讀
Mini PCIe接口和M.2接口連接器各具特色,各有優(yōu)劣。其中,Mini PCIe接口連接器以其小巧的體積和靈活的擴(kuò)展性在輕薄型設(shè)備中占據(jù)著一席之地;而
發(fā)表于 07-17 11:40
?1366次閱讀
硬盤(pán)PCIe
ICY DOCK硬盤(pán)盒
發(fā)布于 :2024年07月11日 17:21:28
PCIe 4.0和PCIe 3.0接口在多個(gè)方面實(shí)現(xiàn)了兼容性,PCIe 4.0和PCIe 3.0接口兼容性問(wèn)題是一個(gè)廣泛討論的話題。
發(fā)表于 07-10 10:12
?7971次閱讀
PCIE的結(jié)構(gòu)是一種分層的設(shè)計(jì),旨在確保模塊化和靈活性,同時(shí)提供強(qiáng)大的性能。
發(fā)表于 03-21 10:06
?2068次閱讀
一種計(jì)算機(jī)總線技術(shù),用于連接外圍設(shè)備和主板,提供快速的數(shù)據(jù)傳輸速度。 PCIe有廣泛的應(yīng)用,包括用于擴(kuò)展卡、顯卡、網(wǎng)卡等外部設(shè)備的連接。與傳統(tǒng)的PCI總
發(fā)表于 01-30 16:09
?3013次閱讀
近日,F(xiàn)ORESEE XP2200系列PCIe SSD推出M.2 2280規(guī)格,進(jìn)一步豐富了其產(chǎn)品線。這款產(chǎn)品搭載了主流的232層3D TLC閃存顆粒,展現(xiàn)了卓越的性能和穩(wěn)定性。
發(fā)表于 01-24 16:59
?1019次閱讀
評(píng)論