在线观看www成人影院-在线观看www日本免费网站-在线观看www视频-在线观看操-欧美18在线-欧美1级

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫(xiě)文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

基于Arty Artix-35T FPGA開(kāi)發(fā)板的DDR3和mig介紹

電子設(shè)計(jì) ? 來(lái)源:FPGA開(kāi)源工作室 ? 作者:FPGA開(kāi)源工作室 ? 2021-01-01 10:09 ? 次閱讀

講解xilinx FPGA 使用mig IP對(duì)DDR3的讀寫(xiě)控制,旨在讓大家更快的學(xué)習(xí)和應(yīng)用DDR3。

本實(shí)驗(yàn)和工程基于Digilent的Arty Artix-35T FPGA開(kāi)發(fā)板完成。

軟件使用Vivado 2018.1。

第一篇:DDR3和mig的介紹

1 DDR3介紹

以鎂光的MT41K128M16為例來(lái)介紹DDR3。

pIYBAF9uE2qAHIVbAAHS4dqArOU295.png

通過(guò)以上信息我們即可知道DDR3的內(nèi)存容量,Row,Column和Bank的地址位寬。開(kāi)發(fā)板選用的MT41K128M16 DDR3的容量為16Megx16x8banks=2048Mb=2Gb。

1.1 DDR3命名

o4YBAF9uE2yAT67mAAP0sApAePg223.png

我們通過(guò)Configuration,Package,Speed...等DDR3的命名可知道DDR3的容量,封裝,速度等級(jí)等信息。

1.2 DDR3的內(nèi)部結(jié)構(gòu)

o4YBAF9uE26ABYlqAAOVpl4MXBc849.png

1.3接口

pIYBAF9uE3SAZg9dAA0iZXDomCA625.png


o4YBAF9uE3mAG_zIAAncdM3DkKg287.png


pIYBAF9uE32APTcoAAkGM4Y9FlI101.png

使用xilinx mig IP來(lái)控制DDR3的數(shù)據(jù)讀寫(xiě)我們了解DDR3以上信息即可。

2 mig介紹

pIYBAF9uE4CAdY-SAASUlIlLE10677.png

如上圖所示,mig(Memory Interface Solution) IP由三部分組成User Interface Block,Memory Controller和Physical Layer。IP的一邊是連接DDR3的接口(Physical Interface),另一邊是用戶邏輯控制接口(User FPGA Logic)。想要正確的控制DDR3的讀寫(xiě),我們需要正確的設(shè)置mig IP和正確的用戶邏輯控制接口邏輯。

2.1 mig user interface

o4YBAF9uE4SAdiP2AAgH29E3B-0197.png


pIYBAF9uE4eAZzRfAAVisMBC2fU403.png

pIYBAF9uE4uAeHwlAAm33sCHFDk481.png

對(duì)于mig用戶端接口含義我們將在《第三篇--mig IP用戶邏輯接口讀寫(xiě)時(shí)序分析》中詳細(xì)介紹。

3 DDR3原理圖和FPGA原理圖

o4YBAF9uE46ADGqiAAZl3cBrCrw620.png


pIYBAF9uE5GAIBGHAAXsavxkDZY307.png

通過(guò)DDR3的原理圖我們可以知道DDR3的供電電壓為1.35V。DDR3掛在FPGA的34 bank上。

編輯:hfy


聲明:本文內(nèi)容及配圖由入駐作者撰寫(xiě)或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問(wèn)題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
  • FPGA
    +關(guān)注

    關(guān)注

    1629

    文章

    21736

    瀏覽量

    603387
  • DDR3
    +關(guān)注

    關(guān)注

    2

    文章

    276

    瀏覽量

    42271
  • 開(kāi)發(fā)板
    +關(guān)注

    關(guān)注

    25

    文章

    5050

    瀏覽量

    97472
收藏 人收藏

    評(píng)論

    相關(guān)推薦

    【米爾-Xilinx XC7A100T FPGA開(kāi)發(fā)板試用】測(cè)試一

    感謝米爾電子和電子發(fā)燒友提供的米爾-Xilinx XC7A100T FPGA開(kāi)發(fā)板。 MYD-J7A100T用的 FPGA 為 XILINX
    發(fā)表于 12-08 08:48

    如何選擇DDR內(nèi)存條 DDR3DDR4內(nèi)存區(qū)別

    隨著技術(shù)的不斷進(jìn)步,計(jì)算機(jī)內(nèi)存技術(shù)也在不斷發(fā)展。DDR(Double Data Rate)內(nèi)存條作為計(jì)算機(jī)的重要組成部分,其性能直接影響到電腦的運(yùn)行速度和穩(wěn)定性。DDR3DDR4是目前市場(chǎng)上最常
    的頭像 發(fā)表于 11-20 14:24 ?1101次閱讀

    正點(diǎn)原子和野火開(kāi)發(fā)板哪個(gè)好

    在嵌入式開(kāi)發(fā)領(lǐng)域,FPGA開(kāi)發(fā)板因其靈活性和可定制性而受到工程師的青睞。正點(diǎn)原子(ZYNQ)和野火(Yihui)是兩個(gè)知名的FPGA開(kāi)發(fā)板
    的頭像 發(fā)表于 11-13 09:29 ?934次閱讀

    【米爾-Xilinx XC7A100T FPGA開(kāi)發(fā)板試用】+01.開(kāi)箱(zmj)

    ://www.myir-tech.com/ //------米爾-Xilinx XC7A100T FPGA開(kāi)發(fā)板產(chǎn)品簡(jiǎn)介 https://www.myir.cn/shows/141/75.html 2.
    發(fā)表于 11-12 15:45

    盤古50 pro開(kāi)發(fā)板

    盤古50Pro開(kāi)發(fā)板(紫光同創(chuàng)PG2L50H)采用核心+底板的結(jié)構(gòu),核心FPGA+2顆DDR3+Flash+電源及復(fù)位構(gòu)成,承擔(dān)
    發(fā)表于 10-28 17:38

    基于FPGADDR3多端口讀寫(xiě)存儲(chǔ)管理設(shè)計(jì)

    的Kintex7系列XC7K410T FPGA芯片和兩片Micron公司的MT41J128M16 DDR3 SDRAM芯片為硬件平臺(tái),設(shè)計(jì)并實(shí)現(xiàn)了基于FPGA的視頻圖形顯示系統(tǒng)的
    發(fā)表于 06-26 18:13

    國(guó)產(chǎn)FPGA核心!米爾紫光同創(chuàng)Logos-2和Xilinx Artix-7核心

    的應(yīng)用需求。 MYC-J2L100H核心 基于Xilinx Artix-7 XC7A100T核心基于Xilinx Artix-7? 2
    發(fā)表于 05-31 17:40

    FPGA核心 Xilinx Artix-7系列XC7A100T開(kāi)發(fā)平臺(tái),米爾FPGA工業(yè)開(kāi)發(fā)板

    MYC-J7A100T核心開(kāi)發(fā)板Xilinx Artix-7系列XC7A100T開(kāi)發(fā)平臺(tái),
    發(fā)表于 05-31 15:12 ?8次下載

    XC7K410T-FFG900外設(shè)之DDR3硬件設(shè)計(jì)方案分享

    在數(shù)據(jù)速率帶寬約束方面,DDR3運(yùn)行速度受限于其與K7-410T FPGA互聯(lián)的I/O Bank 管腳以及FPGA器件的速度等級(jí)。
    的頭像 發(fā)表于 04-12 10:03 ?2651次閱讀
    XC7K410<b class='flag-5'>T</b>-FFG900外設(shè)之<b class='flag-5'>DDR3</b>硬件設(shè)計(jì)方案分享

    G2D圖像處理硬件調(diào)用和測(cè)試-基于米爾-全志T113-i開(kāi)發(fā)板

    本篇測(cè)評(píng)由電子工程世界的優(yōu)秀測(cè)評(píng)者“jf_99374259”提供。本文將介紹基于米爾電子MYD-YT113i開(kāi)發(fā)板的G2D圖像處理硬件調(diào)用和測(cè)試。MYC-YT113i核心開(kāi)發(fā)板真正
    的頭像 發(fā)表于 04-12 08:01 ?679次閱讀
    G2D圖像處理硬件調(diào)用和測(cè)試-基于米爾-全志<b class='flag-5'>T</b>113-i<b class='flag-5'>開(kāi)發(fā)板</b>

    精選推薦!紫光盤古系列FPGA開(kāi)發(fā)板信息匯總

    紫光盤古系列:盤古50K開(kāi)發(fā)板 盤古50K開(kāi)發(fā)板(MES50HP)采用了核心+擴(kuò)展板的結(jié)構(gòu),核心與擴(kuò)展板之間使用高速對(duì)
    發(fā)表于 04-11 11:57

    fpga開(kāi)發(fā)板是什么?fpga開(kāi)發(fā)板有哪些?

    FPGA開(kāi)發(fā)板是一種基于FPGA(現(xiàn)場(chǎng)可編程門陣列)技術(shù)的開(kāi)發(fā)平臺(tái),它允許工程師通過(guò)編程來(lái)定義和配置FPGA芯片上的邏輯電路,以實(shí)現(xiàn)各種數(shù)字
    的頭像 發(fā)表于 03-14 18:20 ?2026次閱讀

    fpga開(kāi)發(fā)板使用教程

    FPGA開(kāi)發(fā)板的使用教程主要包括以下幾個(gè)關(guān)鍵步驟。
    的頭像 發(fā)表于 03-14 15:50 ?1139次閱讀

    fpga開(kāi)發(fā)板與linux開(kāi)發(fā)板區(qū)別

    FPGA開(kāi)發(fā)板與Linux開(kāi)發(fā)板是兩種不同的硬件開(kāi)發(fā)平臺(tái),各自具有不同的特點(diǎn)和應(yīng)用場(chǎng)景。在以下的文章中,我將詳細(xì)介紹
    的頭像 發(fā)表于 02-01 17:09 ?2263次閱讀

    DDR200T開(kāi)發(fā)板FPGA模塊和gd32vf103之間是通過(guò)什么傳輸數(shù)據(jù)的?

    目前想要通過(guò)DDR200T開(kāi)發(fā)板做一個(gè)基于FPGA的卷積神經(jīng)網(wǎng)絡(luò)軟硬協(xié)同加速器 DDR200T開(kāi)發(fā)板F
    發(fā)表于 01-10 06:28
    主站蜘蛛池模板: 狠狠色丁香婷婷综合| 伊在线视频| 天天干天天插天天射| 欧美大色网| 五月亭亭六月丁香| 久久精品视频9| 欧美黄色大片免费| 日本不卡视频在线视频观看| 色噜噜狠狠狠色综合久| www.色com| 免费看啪| 色视频在线网站| 午夜综合网| 久久久久久久综合色一本| 天天干天天拍天天射 | 二级特黄绝大片免费视频大片 | 天天色色色| 四虎影库在线播放| 在线观看永久免费视频网站| 操女人视频网站| 日本黄色免费一级片| 天天擦天天干| 在线精品国产三级| 国产日韩精品一区二区在线观看| 大学生一级特黄的免费大片视频| 亚洲色图综合网站| 爱爱视频天天看| h网站在线免费观看| 永久精品免费影院在线观看网站| 黄色精品视频| 欧美最猛黑人xxxx黑人猛交69| 四虎在线精品免费高清在线| 97黄网| 日本一视频一区视频二区| 久久久久久久蜜桃| 国产激情久久久久影院小草| 特级生活片| 深夜视频在线观看免费| 亚洲春色www| 黄色欧美视频| xxxx 欧美|