講解xilinx FPGA 使用mig IP對(duì)DDR3的讀寫(xiě)控制,旨在讓大家更快的學(xué)習(xí)和應(yīng)用DDR3。
本實(shí)驗(yàn)和工程基于Digilent的Arty Artix-35T FPGA開(kāi)發(fā)板完成。
軟件使用Vivado 2018.1。
第一篇:DDR3和mig的介紹
1 DDR3介紹
以鎂光的MT41K128M16為例來(lái)介紹DDR3。
通過(guò)以上信息我們即可知道DDR3的內(nèi)存容量,Row,Column和Bank的地址位寬。開(kāi)發(fā)板選用的MT41K128M16 DDR3的容量為16Megx16x8banks=2048Mb=2Gb。
1.1 DDR3命名
我們通過(guò)Configuration,Package,Speed...等DDR3的命名可知道DDR3的容量,封裝,速度等級(jí)等信息。
1.2 DDR3的內(nèi)部結(jié)構(gòu)
使用xilinx mig IP來(lái)控制DDR3的數(shù)據(jù)讀寫(xiě)我們了解DDR3以上信息即可。
2 mig介紹
如上圖所示,mig(Memory Interface Solution) IP由三部分組成User Interface Block,Memory Controller和Physical Layer。IP的一邊是連接DDR3的接口(Physical Interface),另一邊是用戶邏輯控制接口(User FPGA Logic)。想要正確的控制DDR3的讀寫(xiě),我們需要正確的設(shè)置mig IP和正確的用戶邏輯控制接口邏輯。
2.1 mig user interface
對(duì)于mig用戶端接口含義我們將在《第三篇--mig IP用戶邏輯接口讀寫(xiě)時(shí)序分析》中詳細(xì)介紹。
3 DDR3原理圖和FPGA原理圖
-
FPGA
+關(guān)注
關(guān)注
1629文章
21736瀏覽量
603387 -
DDR3
+關(guān)注
關(guān)注
2文章
276瀏覽量
42271 -
開(kāi)發(fā)板
+關(guān)注
關(guān)注
25文章
5050瀏覽量
97472
發(fā)布評(píng)論請(qǐng)先 登錄
相關(guān)推薦
評(píng)論