走線出現(xiàn)小方塊的示意圖如下所示:
這種情況出現(xiàn)并不影響pcb生產(chǎn)以及布線的聯(lián)通性,只是影響美觀性能,去除的方法比較簡單,這個(gè)是由模塊復(fù)用以后,沒有打散模塊引起的。將模塊的打散即可。操作如下:
首先切換模式到布局模式,點(diǎn)擊菜單欄setup-Application Mode,然后選擇Placement Edit模式;
Find面板里面選擇模塊Groups;
鼠標(biāo)移動(dòng)到Groups上面,整個(gè)模塊會(huì)顯示臨時(shí)高亮的顏色,點(diǎn)擊鼠標(biāo)右鍵,選擇Disband groups即可
編輯:hfy
聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。
舉報(bào)投訴
相關(guān)推薦
大家知道芯片是一個(gè)要求極其嚴(yán)格的東西,為此我們生產(chǎn)中想盡辦法想要讓它減少污染,更加徹底去除污染物。那么,今天來說說,大家知道芯片濕法刻蝕殘留物到底用什么方法去除的呢? 芯片濕法刻蝕殘留物去除
發(fā)表于 12-26 11:55
?175次閱讀
CMOS 工藝平臺(tái)的金屬方塊電阻的測試結(jié)構(gòu)包含該平臺(tái)的所有金屬層,例如如果該平臺(tái)使用五層金屬層,那么金屬方塊電阻的測試結(jié)構(gòu)就有第一層金屬(M1)方塊電阻、第二層金屬(M2)方塊電阻、第
發(fā)表于 12-03 09:46
?237次閱讀
CMOS工藝平臺(tái)的Poly 方塊電阻有四種類型的電阻,它們分別是n型金屬硅化物 Poly 方塊電阻、P型金屬硅化物 Poly 方塊電阻、n 型非金屬硅化物 Poly 方塊電阻和p型非金
發(fā)表于 11-29 11:06
?415次閱讀
圖5-34所示為PW方塊電阻的版圖,圖5-35所示為它的剖面圖。PW方塊電阻是通過DNW 隔離襯底(P-sub),如果沒有DNW的隔離,這個(gè)PW 方塊電阻會(huì)與 P-sub短路。
發(fā)表于 11-29 11:05
?261次閱讀
CMOS 工藝技術(shù)平臺(tái)的方塊電阻的測試結(jié)構(gòu)是NW方塊電阻、PW方塊電阻、Poly 方塊電阻、AA 方塊
發(fā)表于 11-27 16:03
?480次閱讀
光刻膠作為掩模進(jìn)行干法刻蝕或是濕法腐蝕后,一般都是需要及時(shí)的去除清洗,而一些高溫或者其他操作往往會(huì)導(dǎo)致光刻膠碳化難以去除。
發(fā)表于 11-11 17:06
?570次閱讀
本文簡單介去除晶圓表面顆粒的原因及方法。
在12寸(300毫米)晶圓廠中,清洗是一個(gè)至關(guān)重要的工序。晶圓廠會(huì)購買大量的高純度濕化學(xué)品如硫酸,鹽酸,雙氧水,氨水,氫氟酸等用于清洗。
發(fā)表于 11-11 09:40
?410次閱讀
“將A處所有不同形狀不同顏色的小方塊移動(dòng)到B處,并整齊堆疊。”在鴻道Intewell操作系統(tǒng)展區(qū),記者看到,工作人員對(duì)著眼前一臺(tái)機(jī)械臂模樣的工業(yè)機(jī)器人發(fā)出指令,“聽懂”了指令的機(jī)器人能夠?qū)⒉灰?guī)則散落在載物臺(tái)上的小方塊,根據(jù)不同顏色和形狀大小,“思考”后碼垛整齊。
發(fā)表于 10-14 14:35
?190次閱讀
Allegro環(huán)境介紹Allegro環(huán)境設(shè)定 焊盤制作 元件封裝制作 電路板創(chuàng)建PCB疊層設(shè)置和網(wǎng)表導(dǎo)入 約束規(guī)則管理布局 布線 覆銅PCB設(shè)計(jì)后處理
發(fā)表于 07-02 17:22
?0次下載
Allegro X 23.11 版本更新 I PCB 設(shè)計(jì):DFA_BOUND 用于 DFA 規(guī)則設(shè)定
發(fā)表于 06-29 08:12
?918次閱讀
一站式PCBA智造廠家今天為大家講講PCB加工電路板三防漆如何清除?電路板三防漆清除方法。 電路板上的三防漆清除方法主要有以下幾種: 物理去除法: 機(jī)械清洗:使用機(jī)械設(shè)備或手動(dòng)工具,如
發(fā)表于 05-03 09:17
?1143次閱讀
,掌握FSM + Datapath的設(shè)計(jì)方法。
設(shè)計(jì)內(nèi)容
1. 項(xiàng)目介紹
本項(xiàng)目主要在FPGA上實(shí)現(xiàn)了一個(gè)經(jīng)典小游戲“俄羅斯方塊”。本項(xiàng)目基本解決方案是,使用Xilinx
發(fā)表于 05-02 19:27
PCB走線是將電路設(shè)計(jì)中的電氣信號(hào)通過導(dǎo)線連接到PCB板上而形成的電路。這些導(dǎo)線被稱為“走線”,通常由銅或其他導(dǎo)電材料制成。今天捷多邦小編帶大家一起了解
發(fā)表于 04-15 17:43
?1354次閱讀
電子發(fā)燒友網(wǎng)站提供《Allegro SPB 16.3 版 PCB 畫板速成教材.pdf》資料免費(fèi)下載
發(fā)表于 02-29 09:30
?15次下載
拼板外框與內(nèi)部小板、小板與小板之間的連接點(diǎn)附近不能有大的器件或伸出的器件,且元器件與PCB板的邊緣應(yīng)留有大于0.5mm的空間,以保證切割刀具正常運(yùn)行。
發(fā)表于 01-16 15:06
?455次閱讀
評(píng)論