在线观看www成人影院-在线观看www日本免费网站-在线观看www视频-在线观看操-欧美18在线-欧美1级

0
  • 聊天消息
  • 系統消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發帖/加入社區
會員中心
創作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內不再提示

如何為可編程邏輯和處理器系統進行IBIS模型名稱解碼

YCqV_FPGA_EETre ? 來源:CSDN技術社區 ? 作者:CSDN技術社區 ? 2020-09-26 09:40 ? 次閱讀

賽靈思FPGAMPSoC 器件中所有受支持的 I/O 標準提供了 I/O 緩存信息規范 (I/O Buffer Information Specification, IBIS) 模型。

本篇博文旨在提供有關如何為可編程邏輯 (PL) 和處理器系統 (PS) 多用途 I/O (MIO) 進行 IBIS 模型名稱解碼的指導信息。 本文主要分 3 個部分:

PL I/O 標準

PS MIO 標準

PS DDR I/O 標準

在這 3 個章節中包含多個解碼器表格,其中逐一細分羅列了模型名稱的每個部分并提供了一些模型名稱示例。

1. 賽靈思 PL I/O 標準 IBIS 解碼器

PL IBIS 解碼器可用于為所有可編程邏輯 I/O 執行 PL IBIS 模型解碼。 它適用于 Zynq MPSoC PL I/O。

表 1:PL IBIS 解碼器

所有模型(LVDS 除外*)都將包含“bank 類型 (Bank Type)”、“I/O 標準 (IOStandard)”、“斜率 (Slew Rate)”和“輸出阻抗/驅動強度 (Output Impedance/DriveStrength)”。

*LVDS 模型將包含“bank 類型 (Bank Type)”、“LVDS”、“I/O 標準 (IOStandard)”和“數字端接 (Digital Termination)”。

內部 100-ohm 差分終端僅在以 1.8V (LVDS) 或 2.5V (LVDS_25) 加電的 bank 中可用。 請參閱(UG571) v1.12 第 103 頁以獲取詳細信息。

https://china.xilinx.com/support/documentation/user_guides/c_ug571-ultrascale-selectio.pdf

注:并非每個 IBIS 模型都包含所有模型設置。

如果模型名稱中不含某項設置,即表示此模型不支持該項設置。

表 2 和表 3 提供了適用于 DDR4 和 SelectIO 的 PL IBIS 模型示例。

表2:PL DDR4 IBIS 模型

*時鐘和 DQS 為差分信號。 單端模型分配到每個分支。

差分信號在 IBIS 文件中的“[Diff Pin]”關鍵字下指定。

表 3:PL SelectIO IBIS 模型

2. 賽靈思 Zynq MPSoC PS MIO IBIS 模型

Zynq MPSoC MIO 管腳支持 LVCMOS,可提供以下選項

接口電壓:1.8V、2.5V 或 3.3V

驅動強度:2mA、4mA、8mA 或 12mA

斜率:Slow 或 Fast

MIO IBIS 模型格式為M0_PADH_02_F_NA_PBIDIR_18_18_NT_DR_H。

表 4 對每個 IBIS 模型的驅動設置進行了解釋。

表 4:PS MIO IBIS 模型

3. 賽靈思 Zynq MPSoC PS DDR IBIS 模型

Zynq MPSoC PS DDR IBIS 信號與所有其它信號都不同。

表 5 顯示了適用于 Zynq MPSoC PS DDR IBIS 模型的解碼器。

其中為每一種 DDR 內存類型的 IBIS 模型都提供了相應的示例。

表 5:PS DDR IBIS 解碼器

表 6 到 10 提供了對應受支持的 PS DDR 技術的 Zynq PS DDR IBIS 示例。

表 6:PS DDR3

表 7:PS DDR3L

表 8:PS LPDDR3

表 9:PS DDR4

表 10:PS LPDDR4

聲明:本文內容及配圖由入駐作者撰寫或者入駐合作網站授權轉載。文章觀點僅代表作者本人,不代表電子發燒友網立場。文章及其配圖僅供工程師學習之用,如有內容侵權或者其他違規問題,請聯系本站處理。 舉報投訴
  • 可編程邏輯
    +關注

    關注

    7

    文章

    516

    瀏覽量

    44113
  • IBIS模型
    +關注

    關注

    8

    文章

    15

    瀏覽量

    17596

原文標題:開發者分享 | 賽靈思 PL 和 PS IBIS 模型解碼器

文章出處:【微信號:FPGA-EETrend,微信公眾號:FPGA開發圈】歡迎添加關注!文章轉載請注明出處。

收藏 人收藏

    評論

    相關推薦

    替代SiTime,可編程振蕩器用于視頻處理器穩定時鐘信號

    替代SiTime,可編程振蕩器用于視頻處理器穩定時鐘信號
    的頭像 發表于 06-28 09:50 ?382次閱讀
    替代SiTime,<b class='flag-5'>可編程</b>振蕩器用于視頻<b class='flag-5'>處理器</b>穩定時鐘信號

    變頻驅動可編程邏輯控制的區別

    在工業自動化領域中,變頻驅動(變頻)和可編程邏輯控制(PLC)是兩種重要的控制設備。它們各自具有獨特的功能和特性,并在工業自動化
    的頭像 發表于 06-12 11:36 ?928次閱讀

    可編程邏輯控制的基本功能

    可編程邏輯控制(Programmable Logic Controller,簡稱PLC)作為現代工業自動化控制領域的核心設備之一,已經廣泛應用于各個行業和領域。PLC以其高可靠性、強大的邏輯
    的頭像 發表于 06-03 15:10 ?890次閱讀

    PLC(可編程邏輯控制)的升級方式有哪些呢?

    PLC(可編程邏輯控制)的升級通常包括硬件升級和軟件升級兩個方面。
    的頭像 發表于 05-27 11:26 ?834次閱讀

    什么是現場可編程邏輯陣列?它有哪些特點和應用?

    可編程邏輯元件和可編程互連,實現邏輯電路的設計和配置。FPLA在電子系統設計、數字信號處理、網絡
    的頭像 發表于 05-23 16:25 ?1023次閱讀

    可編程序控制器系統概述

    AB可編程序控制器系統
    發表于 05-23 14:26 ?8次下載

    國產可編程振蕩在視頻編解碼器中的應用,兼容SiTime

    國產可編程振蕩在視頻編解碼器中的應用,兼容SiTime
    的頭像 發表于 04-17 09:39 ?1972次閱讀
    國產<b class='flag-5'>可編程</b>振蕩<b class='flag-5'>器</b>在視頻編<b class='flag-5'>解碼器</b>中的應用,兼容SiTime

    可編程片上系統的基本特征和主要應用

    可編程片上系統是一種特殊的嵌入式系統:首先它是片上系統,即由單個芯片完成整個系統的主要邏輯功能;
    的頭像 發表于 03-28 15:13 ?663次閱讀

    可編程片上系統是什么意思

    可編程片上系統(Programmable System-on-Chip,PSoC)是一種特殊的嵌入式系統。它首先是一個片上系統,這意味著整個系統
    的頭像 發表于 03-28 15:09 ?591次閱讀

    可編程片上系統是什么

    可編程片上系統(Programmable System-on-Chip,PSoC)是一種特殊的嵌入式系統,它集成了數字邏輯、模擬電路和可配置模塊,將傳統的微
    的頭像 發表于 03-28 14:55 ?693次閱讀

    現場可編程門陣列的原理和應用

    FPGA是一種可編程的硬件邏輯器件,其核心組成部分是可編程邏輯單元(PLU)和可編程互連資源(Interconnect Resources)
    的頭像 發表于 03-27 14:49 ?762次閱讀

    極海APM32F407可編程邏輯控制PLC應用概述

    PLC(可編程邏輯控制)作為可控制、執行和監控自動化機器設備的數字運算操作電子系統
    的頭像 發表于 03-05 18:11 ?1314次閱讀
    極海APM32F407<b class='flag-5'>可編程</b><b class='flag-5'>邏輯</b>控制<b class='flag-5'>器</b>PLC應用概述

    可編程邏輯器件的特征及優勢科普

    可編程邏輯器件是一種集成電路,具有可編程功能的特性。它們可以根據用戶的需求進行編程,從而實現不同的邏輯功能。
    的頭像 發表于 02-26 18:24 ?1138次閱讀

    可編程邏輯陣列PLA內部邏輯結構示意

    可編程邏輯陣列(Programmable Logic Array,PLA)和可編程陣列邏輯(Programmable Array Logic,PAL)都是數字邏輯電路中常見的
    發表于 02-02 11:41 ?3009次閱讀
    <b class='flag-5'>可編程邏輯</b>陣列PLA內部<b class='flag-5'>邏輯</b>結構示意

    可編程控制器的組成 可編程控制器有哪些特點?

    可編程控制器的組成和特點。 一、可編程控制器的組成 中央處理器(Central Processing Unit,CPU):可編程控制器的核心組件是中央
    的頭像 發表于 01-18 11:18 ?1597次閱讀
    主站蜘蛛池模板: 亚洲成在人线影视天堂网| 亚洲精品乱码久久久久久蜜桃图片| 久操视频免费| 国产精品夜夜春夜夜爽| 操欧美女人| 中文字幕导航| 狠狠色噜噜综合社区| 狠狠色噜噜狠狠狠狠888奇米| 二区视频在线| 亚洲电影在线| 三级黄网站| 久久亚洲视频| 成人国产在线视频| 午夜神马| 免费 视频| 国产精品美女免费视频大全| 国模私拍福利一区二区| 成年片免费网址网站| 午夜精品久久久久久久2023| 色资源网| 欧美在线视频免费播放| 美女黄网站人色视频免费国产| 98pao强力打造高清免费| 中文字幕在线观看一区二区三区| 狠狠色噜噜狠狠狠狠888奇米| 亚洲成色999久久网站| 三级日韩| 国产色播| 狠狠躁夜夜躁人人爽天天段| 国产你懂| 唐人呦一呦xxxx视频| 亚洲国产七七久久桃花| 卡2卡三卡四卡精品公司| 女攻各种play男受h| 视频一区在线观看| 亚洲综合伊人| 欧美日韩国产在线一区| 波多野结衣在线一区| 孩交啪啪网址| 激情婷婷综合久久久久| 日韩毛片免费看|