對新設(shè)計方法的需求
當(dāng)今日益復(fù)雜的電子產(chǎn)品中所使用的先進設(shè)計正在不斷對器件密度、性能和功耗的極限發(fā)起挑戰(zhàn),同時也對設(shè)計團隊提出了挑戰(zhàn),要求他們在限定的預(yù)算內(nèi)按時完成設(shè)計目標(biāo)。
應(yīng)對這些設(shè)計挑戰(zhàn)的高效方法之一是將更多時間投入到更高的抽象層,這樣即可最大程度縮短驗證時間和提升工作效率。對新設(shè)計方法的需求在下圖中得到了充分體現(xiàn),其中每個區(qū)域的面積分別代表設(shè)計流程中每個階段的開發(fā)工作量的比例。
? 對傳統(tǒng) RTL 方法而言,大部分工作主要耗費在實現(xiàn)的細(xì)節(jié)工作上。
? 在高效設(shè)計方法中,大部分工作主要集中于設(shè)計系統(tǒng)和驗證構(gòu)建的系統(tǒng)是否正確。
關(guān)于本指南
賽靈思可編程器件含有數(shù)百萬個邏輯單元 (LC),并且集成的現(xiàn)代復(fù)雜電子系統(tǒng)也與日俱增。本高效設(shè)計方法指南提供了一整套最佳做法,旨在于較短的設(shè)計周期內(nèi)完成此類復(fù)雜系統(tǒng)的創(chuàng)建。
本方法指南主要圍繞下列概念展開:
使用并行開發(fā)流程來提供有價值的差分邏輯,使您的產(chǎn)品在市場中脫穎而出,并提供 shell 用于將此類差分邏輯與生態(tài)系統(tǒng)其余部分有機整合。
廣泛使用基于 C 語言的 IP 開發(fā)流程實現(xiàn)差分邏輯,使仿真速度較 RTL 仿真成倍增長,并提供時序精確且經(jīng)過最優(yōu)化的 RTL。
使用現(xiàn)有預(yù)驗證的塊級和組件級 IP 來快速構(gòu)建 shell,將差分邏輯封裝到系統(tǒng)中。
使用腳本來實現(xiàn)從設(shè)計精確性驗證到 FPGA 編程在內(nèi)整個流程的高度自動化。
本指南中的建議是根據(jù)多年來廣泛收集的專家級用戶經(jīng)驗總結(jié)而成的。與傳統(tǒng) RTL 設(shè)計方法相比,這些建議持續(xù)不斷實現(xiàn)了各方面提升,包括:
1. 設(shè)計開發(fā)時間加快 4 倍。
2. 衍生設(shè)計開發(fā)時間加快 10 倍。
3.結(jié)果質(zhì)量 (QoR) 提高 0.7 倍到 1.2 倍。
責(zé)任編輯:xj
原文標(biāo)題:賽靈思高效設(shè)計方法指南 ( 2020年最新版)——傳統(tǒng)與創(chuàng)新設(shè)計的區(qū)別是什么?
文章出處:【微信公眾號:FPGA開發(fā)圈】歡迎添加關(guān)注!文章轉(zhuǎn)載請注明出處。
-
賽靈思
+關(guān)注
關(guān)注
32文章
1794瀏覽量
131419 -
電子設(shè)計
+關(guān)注
關(guān)注
40文章
802瀏覽量
48655
原文標(biāo)題:賽靈思高效設(shè)計方法指南 ( 2020年最新版)——傳統(tǒng)與創(chuàng)新設(shè)計的區(qū)別是什么?
文章出處:【微信號:FPGA-EETrend,微信公眾號:FPGA開發(fā)圈】歡迎添加關(guān)注!文章轉(zhuǎn)載請注明出處。
發(fā)布評論請先 登錄
相關(guān)推薦
評論