解決 EMI 問題的辦法很多,現代的 EMI 抑制方法包括:利用 EMI 抑制涂層、選用合適的 EMI 抑制零配件和 EMI 仿真設計等。本文從最基本的 PCB 布板出發,討論 PCB 分層堆疊在控制 EMI 輻射中的作用和設計技巧。
電源匯流排
在 IC 的電源引腳附近合理地安置適當容量的電容,可使 IC 輸出電壓的跳變來得更快。然而,問題并非到此為止。由於電容呈有限頻率響應的特性,這使得電容無法在全頻帶上生成干凈地驅動 IC 輸出所需要的諧波功率。除此之外,電源匯流排上形成的瞬態電壓在去耦路徑的電感兩端會形成電壓降,這些瞬態電壓就是主要的共模 EMI 干擾源。我們應該怎么解決這些問題?
就我們電路板上的 IC 而言,IC 周圍的電源層可以看成是優良的高頻電容器,它可以收集為干凈輸出提供高頻能量的分立電容器所泄漏的那部份能量。此外,優良的電源層的電感要小,從而電感所合成的瞬態信號也小,進而降低共模 EMI。當然,電源層到 IC 電源引腳的連線必須盡可能短,因為數位信號的上升沿越來越快,最好是直接連到 IC 電源引腳所在的焊盤上,這要另外討論。為了控制共模 EMI,電源層要有助於去耦和具有足夠低的電感,這個電源層必須是一個設計相當好的電源層的配對。有人可能會問,好到什么程度才算好?問題的答案取決於電源的分層、層間的材料以及工作頻率(即 IC 上升時間的函數)。通常,電源分層的間距是 6mil,夾層是 FR4 材料,則每平方英寸電源層的等效電容約為 75pF。
顯然,層間距越小電容越大。上升時間為 100 到 300ps 的器件并不多,但是按照目前 IC 的發展速度,上升時間在 100 到 300ps 范圍的器件將占有很高的比例。對於 100 到 300ps 上升時間的電路,3mil 層間距對大多數應用將不再適用。那時,有必要采用層間距小於 1mil 的分層技術,并用介電常數很高的材料代替 FR4 介電材料。現在,陶瓷和加陶塑料可以滿足 100 到 300ps 上升時間電路的設計要求。盡管未來可能會采用新材料和新方法,但對於今天常見的 1 到 3ns 上升時間電路、3 到 6mil 層間距和 FR4 介電材料,通常足夠處理高端諧波并使瞬態信號足夠低,就是說,共模 EMI 可以降得很低。本文給出的 PCB 分層堆疊設計實例將假定層間距為 3 到 6mil。
電磁屏蔽從信號走線來看,好的分層策略應該是把所有的信號走線放在一層或若干層,這些層緊挨著電源層或接地層。對於電源,好的分層策略應該是電源層與接地層相鄰,且電源層與接地層的距離盡可能小,這就是我們所講的“分層"策略。
PCB 堆疊什么樣的堆疊策略有助於屏蔽和抑制 EMI?以下分層堆疊方案假定電源電流在單一層上流動,單電壓或多電壓分布在同一層的不同部份。多電源層的情形稍后討論。
4 層板
4 層板設計存在若干潛在問題。首先,傳統的厚度為 62mil 的四層板,即使信號層在外層,電源和接地層在內層,電源層與接地層的間距仍然過大。
如果成本要求是第一位的,可以考慮以下兩種傳統 4 層板的替代方案。這兩個方案都能改善 EMI 抑制的性能,但只適用於板上元件密度足夠低和元件周圍有足夠面積(放置所要求的電源覆銅層)的場合。第一種為首選方案,PCB 的外層均為地層,中間兩層均為信號/電源層。信號層上的電源用寬線走線,這可使電源電流的路徑阻抗低,且信號微帶路徑的阻抗也低。從 EMI 控制的角度看,這是現有的最佳 4 層 PCB 結構。第二種方案的外層走電源和地,中間兩層走信號。該方案相對傳統 4 層板來說,改進要小一些,層間阻抗和傳統的 4 層板一樣欠佳。如果要控制走線阻抗,上述堆疊方案都要非常小心地將走線布置在電源和接地鋪銅島的下邊。另外,電源或地層上的鋪銅島之間應盡可能地互連在一起,以確保 DC 和低頻的連接性。
6 層板
如果 4 層板上的元件密度比較大,則最好采用 6 層板。但是,6 層板設計中某些疊層方案對電磁場的屏蔽作用不夠好,對電源匯流排瞬態信號的降低作用甚微。下面討論兩個實例。
第一例將電源和地分別放在第 2 和第 5 層,由於電源覆銅阻抗高,對控制共模 EMI 輻射非常不利。不過,從信號的阻抗控制觀點來看,這一方法卻是非常正確的。第二例將電源和地分別放在第 3 和第 4 層,這一設計解決了電源覆銅阻抗問題,由於第 1 層和第 6 層的電磁屏蔽性能差,差模 EMI 增加了。如果兩個外層上的信號線數量最少,走線長度很短(短於信號最高諧波波長的 1/20),則這種設計可以解決差模 EMI 問題。將外層上的無元件和無走線區域鋪銅填充并將覆銅區接地(每 1/20 波長為間隔),則對差模 EMI 的抑制特別好。如前所述,要將鋪銅區與內部接地層多點相聯。通用高性能 6 層板設計一般將第 1 和第 6 層布為地層,第 3 和第 4 層走電源和地。由於在電源層和接地層之間是兩層居中的雙微帶信號線層,因而 EMI 抑制能力是優異的。該設計的缺點在於走線層只有兩層。前面介紹過,如果外層走線短且在無走線區域鋪銅,則用傳統的 6 層板也可以實現相同的堆疊。另一種 6 層板布局為信號、地、信號、電源、地、信號,這可實現高級信號完整性設計所需要的環境。信號層與接地層相鄰,電源層和接地層配對。顯然,不足之處是層的堆疊不平衡。這通常會給加工制造帶來麻煩。解決問題的辦法是將第 3 層所有的空白區域填銅,填銅后如果第 3 層的覆銅密度接近於電源層或接地層,這塊板可以不嚴格地算作是結構平衡的電路板。填銅區必須接電源或接地。連接過孔之間的距離仍然是 1/20 波長,不見得處處都要連接,但理想情況下應該連接。
10 層板
由於多層板之間的絕緣隔離層非常薄,所以 10 或 12 層的電路板層與層之間的阻抗非常低,只要分層和堆疊不出問題,完全可望得到優異的信號完整性。要按 62mil 厚度加工制造 12 層板,困難比較多,能夠加工 12 層板的制造商也不多。
由於信號層和回路層之間總是隔有絕緣層,在 10 層板設計中分配中間 6 層來走信號線的方案并非最佳。另外,讓信號層與回路層相鄰很重要,即板布局為信號、地、信號、信號、電源、地、信號、信號、地、信號。這一設計為信號電流及其回路電流提供了良好的通路。恰當的布線策略是,第 1 層沿 X 方向走線,第 3 層沿 Y 方向走線,第 4 層沿 X 方向走線,以此類推。直觀地看走線,第 1 層 1 和第 3 層是一對分層組合,第 4 層和第 7 層是一對分層組合,第 8 層和第 10 層是最后一對分層組合。當需要改變走線方向時,第 1 層上的信號線應藉由“過孔"到第 3 層以后再改變方向。實際上,也許并不總能這樣做,但作為設計概念還是要盡量遵守。同樣,當信號的走線方向變化時,應該藉由過孔從第 8 層和第 10 層或從第 4 層到第 7 層。這樣布線可確保信號的前向通路和回路之間的耦合最緊。例如,如果信號在第 1 層上走線,回路在第 2 層且只在第 2 層上走線,那么第 1 層上的信號即使是藉由“過孔"轉到了第 3 層上,其回路仍在第 2 層,從而保持低電感、大電容的特性以及良好的電磁屏蔽性能。如果實際走線不是這樣,怎么辦?比如第 1 層上的信號線經由過孔到第 10 層,這時回路信號只好從第 9 層尋找接地平面,回路電流要找到最近的接地過孔(如電阻或電容等元件的接地引腳)。如果碰巧附近存在這樣的過孔,則真的走運。假如沒有這樣近的過孔可用,電感就會變大,電容要減小,EMI 一定會增加。當信號線必須經由過孔離開現在的一對布線層到其他布線層時,應就近在過孔旁放置接地過孔,這樣可以使回路信號順利返回恰當的接地層。對於第 4 層和第 7 層分層組合,信號回路將從電源層或接地層(即第 5 層或第 6 層)返回,因為電源層和接地層之間的電容耦合良好,信號容易傳輸。
多電源層的設計
如果同一電壓源的兩個電源層需要輸出大電流,則電路板應布成兩組電源層和接地層。在這種情況下,每對電源層和接地層之間都放置了絕緣層。這樣就得到我們期望的等分電流的兩對阻抗相等的電源匯流排。如果電源層的堆疊造成阻抗不相等,則分流就不均勻,瞬態電壓將大得多,并且 EMI 會急劇增加。
如果電路板上存在多個數值不同的電源電壓,則相應地需要多個電源層,要牢記為不同的電源創建各自配對的電源層和接地層。在上述兩種情況下,確定配對電源層和接地層在電路板的位置時,切記制造商對平衡結構的要求。
總結鑒於大多數工程師設計的電路板是厚度 62mil、不帶盲孔或埋孔的傳統印制電路板,本文關於電路板分層和堆疊的討論都局限於此。厚度差別太大的電路板,本文推薦的分層方案可能不理想。此外,帶盲孔或埋孔的電路板的加工制程不同,本文的分層方法也不適用。
電路板設計中厚度、過孔制程和電路板的層數不是解決問題的關鍵,優良的分層堆疊是保證電源匯流排的旁路和去耦、使電源層或接地層上的瞬態電壓最小并將信號和電源的電磁場屏蔽起來的關鍵。理想情況下,信號走線層與其回路接地層之間應該有一個絕緣隔離層,配對的層間距(或一對以上)應該越小越好。根據這些基本概念和原則,才能設計出總能達到設計要求的電路板。現在,IC 的上升時間已經很短并將更短,本文討論的技術對解決 EMI 屏蔽問題是必不可少的。
審核編輯 黃昊宇
-
pcb
+關注
關注
4319文章
23099瀏覽量
397923 -
emi
+關注
關注
53文章
3589瀏覽量
127676
發布評論請先 登錄
相關推薦
評論