在上周公布Q3財報時,三星同時重修了先進制程進展情況,將已經穩定投產的最新節點從7nm LPP升級為5nm LPE。
此前有消息稱,三星5nm產能遇困,阻礙了其規模量產工作,現在看起來情況已經好轉甚至得到了完全解決。
新的5nm旨在取代7nm,官方標稱可帶來10%的性能提升和同頻下20%的功耗減少。密度方面,是上一代的1.33倍。
據悉,5nm LPE引入了多層EUV工藝過程,FinFET晶體管在微觀層面也上馬了智能雙熔點分離、柔性放置觸點等轉為低功耗場景優化的技術。
三星還強調,5nm LPE和7nm在設計套件上兼容,以加快廠商部署芯片設計的速度。不過,這在某種程度上似乎也暗示,5nm下芯片的性能不會有令人印象深刻的提升。
外媒稱,三星5nm工藝的首發SoC將是驍龍875 5G SoC,后者定于12月1日在驍龍技術峰會上推出。
責任編輯:PSY
聲明:本文內容及配圖由入駐作者撰寫或者入駐合作網站授權轉載。文章觀點僅代表作者本人,不代表電子發燒友網立場。文章及其配圖僅供工程師學習之用,如有內容侵權或者其他違規問題,請聯系本站處理。
舉報投訴
-
三星電子
+關注
關注
34文章
15865瀏覽量
181040 -
soc
+關注
關注
38文章
4170瀏覽量
218372 -
5nm
+關注
關注
1文章
342瀏覽量
26089 -
驍龍875
+關注
關注
1文章
32瀏覽量
9299
發布評論請先 登錄
相關推薦
臺積電產能爆棚:3nm與5nm工藝供不應求
臺積電近期成為了高性能芯片代工領域的明星企業,其產能被各大科技巨頭瘋搶。據最新消息,臺積電的3nm和5nm工藝產能利用率均達到了極高水平,其中3nm
三星將為DeepX量產5nm AI芯片DX-M1
人工智能半導體領域的創新者DeepX宣布,其第一代AI芯片DX-M1即將進入量產階段。這一里程碑式的進展得益于與三星電子代工設計公司Gaonchips的緊密合作。雙方已正式簽署量產合同,標志著DeepX的5nm芯片DX-M
三星開始量產其最薄LPDDR5X內存產品,助力端側AI應用
深圳2024年8月6日?/美通社/ -- 2024年8月6日,三星電子今日宣布其業內最薄的12
可穿戴芯片進階至3nm!Exynos W1000用上了面板級封裝,集成度更高
? 電子發燒友網報道(文/莫婷婷)關于可穿戴芯片,三星已經推出了多款產品。2021年8月,三星發布Exynos W920,彼時是業內首款采用
三星首款3nm可穿戴設備芯片Exynos W1000發布
在科技日新月異的今天,三星再次以其卓越的創新能力震撼業界,于7月3日正式揭曉了其首款采用頂尖3nm
消息稱臺積電3nm/5nm將漲價,終端產品或受影響
據業內手機晶片領域的資深人士透露,臺積電計劃在明年1月1日起對旗下的先進工藝制程進行價格調整,特別是針對3nm和
三星發布三款新型移動圖像傳感器
6月27日,三星發布了三款專為智能手機主攝像頭和副攝像頭設計的新型移動圖像傳感器:ISOCELL HP9、ISOCELL GNJ和ISOCE
傳三星電子12nm級DRAM內存良率不足五成
近日,據韓國媒體報道,三星在其1b nm(即12nm級)DRAM內存生產過程中遇到了良率不足的挑戰。目前,該制程的良率仍低于業界一般目標的80%~90%,僅達到五成左右。為了應對這一局
三星、Meta等公司將用高通驍龍XR2+ Gen 3芯片,追趕蘋果
據TechRadar 23日報道,三星與Meta已確定應用高通驍龍XR2+Gen3芯片組于各自的XR頭顯設備中,以此試圖超越蘋果Vision Pro頭顯。
三星電子開始量產其首款3nm Gate All Around工藝的片上系統
據外媒報道,三星電子已開始量產其首款3nm Gate All Around(GAA)工藝的片上系統(SoC),預計該芯片預計將用于Galax
臺積電擴增3nm產能,部分5nm產能轉向該節點
目前,蘋果、高通、聯發科等世界知名廠商已與臺積電能達成緊密合作,預示臺積電將繼續增加 5nm產能至該節點以滿足客戶需求,這標志著其在3nm制程領域已經超越競爭對手三星及英特爾。
三星發布首款12層堆疊HBM3E DRAM
近日,三星電子宣布,已成功發布其首款12層堆疊的高帶寬內存(HBM3E)產品——HBM3E 12H,再次鞏固了其在半導體技術領域的領先地位。
三星電子成功發布其首款12層堆疊HBM3E DRAM—HBM3E 12H
2024年2月27日 - 三星電子今日宣布,公司成功發布其首款12層堆疊HBM3E DRAM——
三星推出全球首款AI手機
三星電子近日在美國舉行的全球新品發布會上,發布了全新的Galaxy S24系列智能手機。這款手機最大的亮點在于搭載了人工智能(AI)技術,成為全球首款AI手機。
評論