在线观看www成人影院-在线观看www日本免费网站-在线观看www视频-在线观看操-欧美18在线-欧美1级

0
  • 聊天消息
  • 系統消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發帖/加入社區
會員中心
創作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內不再提示

不加端接電阻的快樂,你們絕對想象不到

電子設計 ? 來源:電子設計 ? 作者:電子設計 ? 2020-12-24 15:29 ? 次閱讀

作者:黃剛

對于做過DDR模塊的PCB工程師來說有沒有過這樣的體驗,在板子小密度高的情況下,要是突然發現原理圖上沒有那一大把地址信號的端接電阻,他們的心情一定會是這樣的…

掐指一算,基本上一個DDR的通道,地址控制信號加起來差不多達到20根,也就是說硬件工程師的小手一揮,對于PCB工程師就是一筆福利,尤其在目前板上走線密度越來越大,層數越來越少的情況下,PCB工程師差點就是給你一個大大的擁抱。當然從成本的角度看,要是一個板子有好幾個DDR通道,而且是大批量生產的話,你們的老板估計也會給你們加個雞腿吧。

但是爽歸爽,端接電阻卻不是說去掉就能去掉的,你要去掉的前提肯定是要保證能夠跑通!這對于速率高的DDR模塊,例如DDR4,而且一個通道有4個顆粒的DDR模塊來說,問一下作為硬件工程師的你們,敢試試嗎?

我們先說點輕松的吧,一般來說,常用的1拖4的DDR拓撲結構一般有兩種,就是我們常見的fly-by拓撲和T拓撲,他們大概的示意圖如下所示:

當然兩者都可以加上相應的端接電阻來組成一個更為完善的拓撲,從外形來看,Fly-by拓撲是從頭到尾進行串聯的組合,T拓撲是以控制器到每個顆粒時間大致相等為前提的組合。關于這兩種拓撲間的端接電阻如何選擇及相關的原理,可以觀看高速先生下面這個很詳細的端接視頻哈。

那么本案例來了,因為項目需要大批量的生產,因此客戶想實現盡量省成本的DDR4模塊設計,省成本的意思是對于DDR4模塊來說,客戶提出了能不能把地址信號的端接電阻省掉,由于省掉端接電阻之后,那么同時也可以節省一個VTT的電源轉換芯片,也就是我們經常說的1.2V轉0.6V給VTT端接電阻供電的電源。很顯然這是一個非常規的設計,尤其對于2400Mbps的DDR4而言。高速先生其實之前也很少遇到這樣的客戶需求,在這么高速的DDR4模塊中,而且還是4個顆粒的情況下,高速先生也是慢慢去嘗試不同的拓撲帶來的效果。

當然一開始高速先生還是希望在比較傳統的Fly-by拓撲中實現,就是以下的拓撲了。

但是在這個傳統的單面放置4個顆粒的Fly-by拓撲中,高速先生并沒有得到想要的答案,它的波形說明了在Fly-by拓撲中基本上不太可能做到。

那么是不是就不能實現了呢?從上面Fly-by拓撲不加端接電阻的眼圖結果來看,差的可不是一丁半點,Fly-by拓撲走不通,高速先生因此(也只能)把眼光轉向T拓撲,經過詳細的前期評估(此處忽略N個字哈),高速先生狠下心把拓撲定成如下的樣子:

沒錯,就是上面的這種T拓撲,而且是正反貼的T拓撲,從空間利用來看它會更有優勢,你可以認為它只需要上面單面貼的Fly-by拓撲的一半位置就可以啦。那么它的信號質量到底能不能比Fly-by拓撲好呢?

之所以要打這個廣告,就是想讓大家先去看看高速先生隊長的端接視頻,看看能不能從中得到一些靈感哈。好了,那我們精心設計的T拓撲的信號質量到底能不能比Fly-by拓撲好呢?我們給出了它的驗證結果,讓我們驚訝的是(在我們的意料之內),居然還是不錯的。

這讓高速先生看到了4個DDR顆粒也可以不用端接電阻的可能性,因此高速先生在T拓撲的結構中再進行仔細的優化,包括阻抗優化,長度優化,疊層優化等等一系列的操作之后,大膽的完成了該設計并進行投板驗證,客戶調試后反饋過來的結果也讓大家松了一口氣。

高速先生到最后有必要再多說兩句哈,無論如何,去掉端接電阻的DDR設計我們都認為是非常規的設計,最好不要只通過單純的設計進行保證,如果大家真的有這樣的想法和需求的話,最好的方式就是…

審核編輯:符乾江

聲明:本文內容及配圖由入駐作者撰寫或者入駐合作網站授權轉載。文章觀點僅代表作者本人,不代表電子發燒友網立場。文章及其配圖僅供工程師學習之用,如有內容侵權或者其他違規問題,請聯系本站處理。 舉報投訴
  • 電阻
    +關注

    關注

    86

    文章

    5524

    瀏覽量

    172238
  • 功率設計
    +關注

    關注

    0

    文章

    20

    瀏覽量

    3416
收藏 人收藏

    評論

    相關推薦

    使用高速ADC的CMOS輸出模式,在ADC的數據輸出引腳需要串聯33歐的端接電阻嗎?

    最近項目在做通過xilinx的ZYNQ控制ADC采樣。ADC準備采用ADS5545的CMOS輸出模式。我在布板時用Hyperlynx仿真時發現有過沖現象,推薦串聯33歐的端接電阻。想問一下在ADC的數據輸出引腳需要串聯33歐的端接電阻么?
    發表于 12-10 06:24

    請問iso1430dw端接匹配電阻是否需要考慮電阻功率?

    請教一下,ISO1430DW這個器件,不同端接匹配電阻的功率對整個通信系統有什么影響嘛?或者對電路的其他地方有沒有影響?希望各位同行以及官方給一些建議。
    發表于 12-03 08:00

    接電阻法測等效電阻的適用條件

    接電阻法測等效電阻是一種在電路分析中常用的測量方法,它主要用于測量電路中各個元件的等效電阻值。這種方法的適用條件和步驟需要詳細說明,以便更好地理解和應用。 外接電阻法測等效
    的頭像 發表于 09-29 11:01 ?550次閱讀

    放大器兩輸入端為何要竄接電阻和電容呢?

    想咨詢下放大器兩輸入端為何要竄接電阻和電容呢?作為放大器應用來說,如何確定是否需要端接電阻電容?如果確定端接,電阻電容的阻值或容值如何確定呢?
    發表于 08-23 07:15

    XTR106輸入端接電阻橋,測量VREG與7腳電壓不正確,輸出電流不正確,為什么?

    您好,我用的XTR106輸入端是橋(橋是Honeywell壓力傳感器,SCX30DN),轉換4~20mA電流輸出。 現在測試,輸出電流為16.4mA,無論我接電阻橋與沒接,輸出電流都是這樣。 但
    發表于 08-21 06:08

    運放一端接地為什么還要接個電阻

    ,一端接地是一種常見的設計方式,但是為什么還要在接地端添加一個電阻呢? 引言 在運放電路設計中,一端接地可以簡化電路設計,提高電路的穩定性和可靠性。然而,在某些情況下,僅僅接地可能無法滿足電路設計的需求。這時,就需要在接地端添加
    的頭像 發表于 08-15 15:21 ?2144次閱讀

    四端電阻的電流端和電壓端接反了怎么辦

    電阻的影響,從而提高測量的準確性。 然而,在實際使用過程中,有時可能會出現電流端和電壓端接反的情況。這種情況可能會導致測量結果不準確,甚至可能損壞測量設備。 一、故障原因分析 接線錯誤 四端電阻的電流端和電壓
    的頭像 發表于 08-05 10:53 ?969次閱讀

    運放不加電輸出是什么狀態

    ,在運放不加電的情況下,其輸出狀態可能會受到多種因素的影響。 運放不加電時的輸出狀態 當運放不加電時,其輸出狀態通常表現為高阻抗狀態。這意味著輸出端的電壓接近于零,電流接近于零。然而,這種狀態并非
    的頭像 發表于 07-13 11:26 ?1030次閱讀

    THVD4431 具有 120Ω 可切換集成端接電阻器和IEC-ESD 保護的多協議(RS-232、RS-422、RS485)收發器數據表

    電子發燒友網站提供《THVD4431 具有 120Ω 可切換集成端接電阻器和IEC-ESD 保護的多協議(RS-232、RS-422、RS485)收發器數據表.pdf》資料免費下載
    發表于 06-26 11:15 ?0次下載
    THVD4431 具有 120Ω 可切換集成<b class='flag-5'>端接電阻</b>器和IEC-ESD 保護的多協議(RS-232、RS-422、RS485)收發器數據表

    用兩個LDO分別做數字模擬電源的隔離,LDO的輸出端接電壓會對其輸入端有影響嗎?

    用兩個LDO分別做數字模擬電源的隔離,我在輸入端(VBAT)不接電源,在模擬輸出端接3.3V電源,結果數字輸出端會有相同的電壓,請問LDO的輸出端接電壓會對其輸入端有影響嗎?如果數字端電壓有波動
    發表于 04-10 07:10

    什么是跨接電阻?5%精度和1%精度的0歐姆電阻阻值是否一樣?

    什么是跨接電阻?5%精度和1%精度的0歐姆電阻阻值是否一樣? 跨接電阻是指在電路中通過電阻來將電流源接到電路的不同位置。常見的用途包括電流互感器、電壓變壓器等技術設備中。 在電子元器件
    的頭像 發表于 03-28 15:36 ?2832次閱讀

    端接電阻沒選對,DDR顆粒白費?

    高速先生成員--姜杰 端接可以解決很多反射問題,如果還有問題,有沒有一種可能是端接電阻阻值沒選對? 對于點到點的拓撲,末端并聯電阻的阻值比較容易選擇,端接電阻阻值R與傳輸線特征阻抗一
    發表于 03-04 15:49

    端接電阻沒選對,DDR顆粒白費?

    端接可以解決很多反射問題,如果還有問題,有沒有一種可能是端接電阻阻值沒選對?
    的頭像 發表于 03-04 15:44 ?636次閱讀
    <b class='flag-5'>端接電阻</b>沒選對,DDR顆粒白費?

    伏安法測電阻中內接電流表和外接電流表有什么區別?

    伏安法測電阻中內接電流表和外接電流表有什么區別? 內接電流表和外接電流表是在伏安法測電阻中常用的
    的頭像 發表于 02-05 13:46 ?1915次閱讀

    cmos輸入端接電阻后接地是低電平嗎

    CMOS是一種常見的邏輯門電路,它使用CMOS技術來實現數字邏輯功能。在CMOS電路中,輸入端接電阻后接地的情況下,一般情況下是低電平。 首先,讓我們先了解一下CMOS電路的基本原理。CMOS(互補
    的頭像 發表于 01-09 11:25 ?5571次閱讀
    主站蜘蛛池模板: 精品一区二区影院在线| 深爱激情成人| 男男h全肉耽污| 激情五月亚洲| 97人人模人人揉人人捏| 丁香婷婷久久大综合| yy6080理aa级伦大片一级| 一本高清在线| 人人干视频在线观看| 久久久久亚洲香蕉网| 91学院派女神| 亚洲三级视频| 538porm在线看国产亚洲| 一起射综合网| 亚洲 欧美 成人| 亚洲综合激情六月婷婷在线观看| 亚洲第一色在线| 免费看色视频| 亚洲精品456| 日本视频色| 国模在线| 天天综合天天| 成人国产亚洲欧美成人综合网| xxxxxxxx日本69| 中日韩在线视频| 色噜噜狠狠色综合久| 黄色免费的视频| 天天在线看片| 888xxxx免费视频| 免费a网| 色午夜在线| 狠狠色丁香六月色| 手机在线看片你懂的| 黄视频国产| 性欧美视频videos6一9| 毛片毛片| 天天综合色天天综合网| 日本黄色xxxx| 午夜色在线| 黄色www| 免费看国产精品久久久久|