在线观看www成人影院-在线观看www日本免费网站-在线观看www视频-在线观看操-欧美18在线-欧美1级

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫(xiě)文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

采用曲率補(bǔ)償技術(shù)實(shí)現(xiàn)高抑制比的電壓基準(zhǔn)電路的設(shè)計(jì)

電子設(shè)計(jì) ? 來(lái)源:現(xiàn)代電子技術(shù) ? 作者:蒲長(zhǎng)意 , 令文生 ? 2021-02-02 10:27 ? 次閱讀

1 引 言

電壓基準(zhǔn)源足集成電路中一個(gè)重要的單元模塊,是D/A,A/D轉(zhuǎn)換器及脈沖寬度調(diào)制電路中的基本單元。他的溫度穩(wěn)定性及抗噪能力不僅是影響A/D,D/A轉(zhuǎn)換精度的關(guān)鍵因素,甚至影響到整個(gè)系統(tǒng)的精度和性能。基準(zhǔn)電壓的精度決定了所有IC系統(tǒng)所能達(dá)到的最佳性能。因此基準(zhǔn)電壓電路對(duì)于溫漂,以及于精度有關(guān)的指標(biāo)要求比較高。由于帶隙基準(zhǔn)源能夠?qū)崿F(xiàn)高電源抑制比和低溫度系數(shù),是目前各種基準(zhǔn)電壓源電路中性能最佳的基準(zhǔn)源電路。

為了實(shí)現(xiàn)高精度,通常都用硅半導(dǎo)體材料本身固有的特征電壓作為基準(zhǔn)電壓,但由于硅半導(dǎo)體材料具有一定的溫度系數(shù),所以為解決溫漂問(wèn)題,通常選擇一種與基準(zhǔn)電壓的溫度系數(shù)極性相反但絕對(duì)值相近的器件或電路(如△VBE電路),使兩者結(jié)合起來(lái),相互溫度補(bǔ)償,使總體溫度系數(shù)近似為零。

2 能隙基準(zhǔn)電壓的基本原理

能隙基準(zhǔn)電壓的基本原理如圖1所示。

采用曲率補(bǔ)償技術(shù)實(shí)現(xiàn)高抑制比的電壓基準(zhǔn)電路的設(shè)計(jì)

雙極晶體管的基極-發(fā)射極電壓VBE(PN結(jié)二極管的正向電壓),具有負(fù)溫度系數(shù),其溫度系數(shù)在室溫下-2.2 mV/K。而熱電壓VT具有正溫度系數(shù),其溫度系數(shù)在室溫下為+O.085 mV/K。將VT乘以常數(shù)K并和VBE相加可得到輸出電壓VREF:

VREF=VBE+KVT (1)

將式(1)對(duì)溫度T微分并代人VBE和VT的溫度系數(shù)可求得K,他使VREF的溫度系數(shù)在理論上為0。VBE受電源電壓變化的影響很小,因而帶隙基準(zhǔn)電壓的輸出電壓受電源的影響也很小。由于在這種情況下得到的基準(zhǔn)電壓的值接近于材料的帶隙電壓,所以稱為帶隙基準(zhǔn)源。

3 電路設(shè)計(jì)與實(shí)現(xiàn)

3.1 經(jīng)過(guò)曲率補(bǔ)償后改進(jìn)的基準(zhǔn)核心電路

圖2(a)為典型的帶隙基準(zhǔn)電壓產(chǎn)生電路,對(duì)其進(jìn)行改進(jìn),如圖2(b)所示,其核心部分由Q1~Q6,R1~R5組成。A1,A2和A3是Q1,Q2和Q3的發(fā)射極面積,且A2是A1的N倍,A3是A1的M倍。橫向PNP管Q4,Q5,Q6構(gòu)成恒流源。

將這個(gè)壓差加在R1上,則流過(guò)的電流Ie2等于Q1發(fā)射極的電流Ie1為:

設(shè)流過(guò)R3上的電流可以近似為Q3的發(fā)射極電流Ie3,則有:

所以:

其中N是Q2,Q1的發(fā)射級(jí)面積的比值,M為Q3,Q1的發(fā)射級(jí)面積的比值。

經(jīng)過(guò)R2的電流設(shè)為IR2,則:

式(3)右邊前兩項(xiàng)是IR2的PTAT部分設(shè)為IPTAT,而第三項(xiàng)為非線性部分設(shè)為,INL,于是IR2可以表示為:

可見(jiàn),圖2的電路結(jié)構(gòu)可以對(duì)VBE中隨溫度變化的非線性部分進(jìn)行補(bǔ)償,以達(dá)到較好的溫度特性。

由文獻(xiàn)[5]可知:

其中,r,a,E,G為與溫度無(wú)關(guān)的常數(shù)。

令:

把IPTAT與JNL的值代入,并聯(lián)立式(7),(8)得一不定方程,經(jīng)過(guò)不斷迭代和仿真,總是可以找到一個(gè)工作點(diǎn)實(shí)現(xiàn)較好的溫度補(bǔ)償。

從圖(2),可以得出:

把式(4)代入式(9)中,得最終的基準(zhǔn)電壓為:

3.2 啟動(dòng)電路

如圖3所示,NJFET,Q15構(gòu)成啟動(dòng)電路。當(dāng)加電源后,NJFET處于常通狀態(tài),溝道較長(zhǎng),相當(dāng)與一個(gè)大電阻,Q15導(dǎo)通,于是給Q1,Q2提供基極電流,同時(shí),Q10的集電極有電流通過(guò),由于Q9與Q10的鏡像作用,Q9的集電極電流使得Q8管打開(kāi),給基準(zhǔn)電路提供一個(gè)工作電壓,電路開(kāi)始工作,通過(guò)改變R6與R7的比值,可以調(diào)整VOUT的輸出電壓。作為啟動(dòng)電路,為了不影響電路正常工作,在基準(zhǔn)建立以起來(lái)以后,要能自動(dòng)關(guān)掉。Q11~Q14是用來(lái)關(guān)斷啟動(dòng)電路,當(dāng)基準(zhǔn)建立起來(lái)之后,B點(diǎn)的電位被鉗至到兩個(gè)BE節(jié)壓降,Q15截止,此時(shí)Q10的集電極電流由Q16,Q17組成的電流鏡提供,從而保證基準(zhǔn)電路正常工作。電容C用來(lái)是濾波,可以提高了電路的電源抑制比。

由于電路中沒(méi)有采用運(yùn)算放大器,可避免引入失調(diào)對(duì)基準(zhǔn)電壓精度產(chǎn)生影響。

4 電路仿真結(jié)果

在SUN工作站上用CADAENCE的HSPICE仿真工具對(duì)電路進(jìn)行了對(duì)基準(zhǔn)電壓源分別進(jìn)行溫度分析及電源變化分析仿真,如圖4所示,當(dāng)溫度從-55~125℃溫度范圍變化時(shí),Vref從1.277~1.282 V變化,最大變化為5 mV,在25℃時(shí)達(dá)到最大1.282 V。Vout從5.022~

5.043 V變化,溫度系數(shù)達(dá)到20 ppm/℃。25℃時(shí),VCC從7~40 V變化時(shí),Vref在1.281 69~1.282 12 V之間變化,變化量為0.43 mV,如圖4所示。他能滿足PWM電路對(duì)基準(zhǔn)源要求,溫漂較小和電源電壓抑制比高。經(jīng)流片測(cè)試,其完全滿足PWM對(duì)基準(zhǔn)源各種參數(shù)的要求。

由于是模擬電路,版圖設(shè)計(jì)需要很高的精度,器件應(yīng)該匹配,布局布線要合理。為了得到精確基準(zhǔn)電壓,Q1與Q2發(fā)射極面積的比值要做到很精確,版圖設(shè)計(jì)中,采用了相同面積的發(fā)射極版圖的組合結(jié)構(gòu)。此外為了提高電阻的相對(duì)精度,把要求成比例的電阻用完全相同的條形電阻間隔放置,再通過(guò)串聯(lián)或并聯(lián)而成,并盡量遠(yuǎn)離發(fā)熱量大的器件。用該基準(zhǔn)實(shí)現(xiàn)的脈寬調(diào)制電路的版圖。如圖6所示。

5 結(jié) 語(yǔ)

本文在分析典型帶隙基準(zhǔn)結(jié)構(gòu)的基礎(chǔ)上,采用曲率補(bǔ)償,設(shè)計(jì)了一種具有高電源抑制比,低溫度系數(shù)的電壓基準(zhǔn)電路,7 V電源供電時(shí),功耗大約有9 mw。將其用于PWM電路中,并流片實(shí)現(xiàn),能夠滿足PWM對(duì)基準(zhǔn)的要求。

責(zé)任編輯:gt

聲明:本文內(nèi)容及配圖由入駐作者撰寫(xiě)或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問(wèn)題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
  • 電源
    +關(guān)注

    關(guān)注

    184

    文章

    17807

    瀏覽量

    251057
  • 轉(zhuǎn)換器
    +關(guān)注

    關(guān)注

    27

    文章

    8738

    瀏覽量

    147568
  • 晶體管
    +關(guān)注

    關(guān)注

    77

    文章

    9723

    瀏覽量

    138605
收藏 人收藏

    評(píng)論

    相關(guān)推薦

    基于新型二階曲率補(bǔ)償方法實(shí)現(xiàn)基準(zhǔn)電壓源的設(shè)計(jì)

    基準(zhǔn)電壓是集成電路設(shè)計(jì)中的一個(gè)重要部分,特別是在高精度電壓比較器、數(shù)據(jù)采集系統(tǒng)以及A/D和 D/A轉(zhuǎn)換器等中,基準(zhǔn)
    的頭像 發(fā)表于 02-22 10:36 ?4797次閱讀
    基于新型二階<b class='flag-5'>曲率</b><b class='flag-5'>補(bǔ)償</b>方法<b class='flag-5'>實(shí)現(xiàn)</b><b class='flag-5'>基準(zhǔn)</b><b class='flag-5'>電壓</b>源的設(shè)計(jì)

    如何去設(shè)計(jì)一種運(yùn)用曲率補(bǔ)償的帶隙基準(zhǔn)電路

    曲率補(bǔ)償的帶隙基準(zhǔn)源的原理是什么?它與傳統(tǒng)帶隙基準(zhǔn)源相比有何不同?
    發(fā)表于 04-09 06:35

    求大神分享一種用于高速高精度ADC的電壓基準(zhǔn)源設(shè)計(jì)

    本文對(duì)電壓基準(zhǔn)源引起的ADC系統(tǒng)的DNL誤差進(jìn)行了建模分析,提出了一種采用二階曲率補(bǔ)償技術(shù)
    發(fā)表于 04-20 06:51

    一種采用曲率補(bǔ)償技術(shù)的高精度帶隙基準(zhǔn)電壓源的設(shè)計(jì)

    本文設(shè)計(jì)了采用曲率補(bǔ)償,具有較高的溫度穩(wěn)定性的高精度帶隙基準(zhǔn)電壓源。設(shè)計(jì)中沒(méi)有使用運(yùn)算放大器,電路
    發(fā)表于 08-31 11:29 ?26次下載

    一種電源抑制帶隙基準(zhǔn)電壓源的設(shè)計(jì)

    摘要:采用共源共柵運(yùn)算放大器作為驅(qū)動(dòng),設(shè)計(jì)了一種電源抑制和低溫度系數(shù)的帶隙基準(zhǔn)電壓
    發(fā)表于 10-18 01:17 ?56次下載

    基于汽車環(huán)境的帶隙基準(zhǔn)電壓源的設(shè)計(jì)

    比較了傳統(tǒng)帶運(yùn)算放大器的帶隙基準(zhǔn)電壓電路采用曲率補(bǔ)償技術(shù)
    發(fā)表于 12-22 17:22 ?23次下載

    電源抑制的CMOS亞閾值多輸出電壓基準(zhǔn)

    基于工作在亞閾值區(qū)的MOS器件,運(yùn)用CMOS電流模基準(zhǔn)對(duì)CATA和PTAT電流求和的思想,提出一種具有低溫漂系數(shù)、電源抑制(PSRR)的CMOS
    發(fā)表于 12-30 10:25 ?26次下載

    新型電流模式曲率補(bǔ)償帶隙基準(zhǔn)源設(shè)計(jì)

    本文提出了一種新穎的曲率補(bǔ)償帶隙基準(zhǔn)結(jié)構(gòu)。通過(guò)3個(gè)具有不同溫度依賴性質(zhì)的電流的適當(dāng)疊加,從而產(chǎn)生一個(gè)具有極低溫度系數(shù)的參考電壓
    發(fā)表于 05-09 09:20 ?2185次閱讀
    新型電流模式<b class='flag-5'>曲率</b><b class='flag-5'>補(bǔ)償</b>帶隙<b class='flag-5'>基準(zhǔn)</b>源設(shè)計(jì)

    CMOS帶隙基準(zhǔn)電壓曲率校正方法

    基準(zhǔn)電壓源是集成電路系統(tǒng)中一個(gè)非常重要的構(gòu)成單元。結(jié)合近年來(lái)的設(shè)計(jì)經(jīng)驗(yàn),首先給出了帶隙基準(zhǔn)曲率產(chǎn)生的主要原因,而后介紹了在高性能CMOS
    發(fā)表于 05-25 14:52 ?34次下載
    CMOS帶隙<b class='flag-5'>基準(zhǔn)</b><b class='flag-5'>電壓</b>源<b class='flag-5'>曲率</b>校正方法

    一種電源抑制全工藝角低溫漂CMOS基準(zhǔn)電壓

    基于SMIC0.35 m的CMOS工藝,設(shè)計(jì)了一種電源抑制,同時(shí)可在全工藝角下的得到低溫漂的帶隙基準(zhǔn)電路。首先
    發(fā)表于 01-22 14:52 ?52次下載
    一種<b class='flag-5'>高</b>電源<b class='flag-5'>抑制</b><b class='flag-5'>比</b>全工藝角低溫漂CMOS<b class='flag-5'>基準(zhǔn)</b><b class='flag-5'>電壓</b>源

    一種電源抑制的CMOS帶隙基準(zhǔn)電壓源設(shè)計(jì)

    介紹一種基于CSMC0.5 m工藝的低溫漂電源抑制帶隙基準(zhǔn)電路。本文在原有Banba帶隙基準(zhǔn)
    發(fā)表于 05-27 16:29 ?71次下載
    一種<b class='flag-5'>高</b>電源<b class='flag-5'>抑制</b><b class='flag-5'>比</b>的CMOS帶隙<b class='flag-5'>基準(zhǔn)</b><b class='flag-5'>電壓</b>源設(shè)計(jì)

    一種帶曲率補(bǔ)償的高精度帶隙基準(zhǔn)

    一種帶曲率補(bǔ)償的高精度帶隙基準(zhǔn)源_李連輝
    發(fā)表于 01-07 21:45 ?0次下載

    一種高低溫高階曲率補(bǔ)償帶隙基準(zhǔn)

    一種高低溫高階曲率補(bǔ)償帶隙基準(zhǔn)源_張華拓
    發(fā)表于 01-07 21:45 ?0次下載

    新型電源抑制CMOS電流基準(zhǔn)

    一種新型的電源抑制基準(zhǔn)電流源電路的設(shè)計(jì)
    發(fā)表于 05-03 15:02 ?9次下載

    基于曲率補(bǔ)償的電流基準(zhǔn)源的設(shè)計(jì)

    一種曲率補(bǔ)償電流值準(zhǔn)源的設(shè)計(jì)
    發(fā)表于 05-03 14:55 ?4次下載
    主站蜘蛛池模板: 男啪女r18肉车文| 黄网页在线观看| 午夜精品久久久久久久99| 在线播放免费观看| 五月天婷婷亚洲| 天天操天天操天天射| 四虎1515hh永久久免费| 日本在线看小视频网址| 国产午夜在线观看视频| a看片| 日韩激情淫片免费看| 特黄aaaaa日本大片免费看| 国产高清在线精品一区| 网www天堂资源在线| 色婷婷激情| 男人都懂得网址| 国产色综合一区二区三区| 俺去在线| 色视频免费| 欧美在线区| 久久精品国产99国产精品澳门| 亚洲干综合| 欧美zooz人禽交免费观看| 国产精品久久久久久久免费大片| 久久777国产线看观看精品卜| jizjizjizjiz日本护士出水| 99pao强力打造免费高清色| 黄网站在线观看高清免费| 性久久久久久久久| 日本三级电影在线观看| 亚洲最大成人综合网| 四虎国产精品永免费| 免费看黄色片的软件| 成人精品亚洲| www.亚洲综合| 日韩一级片在线免费观看| 午夜啪啪网站| 国产亚洲一区二区三区啪| 色香蕉视频| 色福利视频| 狠狠色丁香久久综合婷婷|