在线观看www成人影院-在线观看www日本免费网站-在线观看www视频-在线观看操-欧美18在线-欧美1级

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內(nèi)不再提示

基于A/D變換器CS5396/97實現(xiàn)數(shù)據(jù)采集系統(tǒng)的應用方案

電子設計 ? 來源:電子技術應用 ? 作者:潘明海 ? 2021-03-22 16:42 ? 次閱讀

在測量、工業(yè)控制系統(tǒng)中,A/D變換器的數(shù)據(jù)采集精度對系統(tǒng)的性能有著至關重要的影響。傳統(tǒng)的A/D器件,大都采用逐次逼近方式,而CS5396/97采用了∑-Δ技術,可實現(xiàn)24位的高分辨率?!?Δ技術的本質(zhì)是采用負反饋方式逐步減小輸入模擬信號DAC反饋信號的差值,∑-Δ A/D器件比傳統(tǒng)的逐次逼近方式的A/D器件性能好。CS5396/97構(gòu)成的數(shù)據(jù)采集系統(tǒng)具有高分辨率、寬動態(tài)范圍、高信噪比等特點,特別適合于高精度數(shù)據(jù)采集的場合。

基于A/D變換器CS5396/97實現(xiàn)數(shù)據(jù)采集系統(tǒng)的應用方案

1 CS5396/97的主要性能

CS5396/97是一個完整的數(shù)字視頻模/數(shù)轉(zhuǎn)換系統(tǒng),它能完成采樣、模/數(shù)轉(zhuǎn)換、數(shù)字濾波等,對左/右兩個模擬信號輸入通道進行約100kHz的采樣,并以24位串行數(shù)據(jù)(校正和濾波后,動態(tài)范圍為120dB)輸出轉(zhuǎn)換結(jié)果。CS5396/97具有一個七階三態(tài)∑-Δ調(diào)制器(可選擇64位或128倍的過采樣率),A/D變換器的輸入采用差動結(jié)構(gòu)以便消除共模噪聲干擾。CS5396/97主要性能特點是:

(1)高精度24位輸出;

(2)120dB動態(tài)范圍;

(3)低噪聲、噪聲分離度》105dB THD+N;

(4)CMOS工藝器件;

(5)可變頻率的采樣時鐘;

(6)差動的模擬信號輸入;

(7)具有線性相位數(shù)字濾波器;

(8)具有10節(jié)點的可編程序噪聲抑制濾波器;

(9)單一+5V DC供電。

CS5396/97可工作于兩種工作方式:獨立工作方式和受控工作方式。至于選擇哪一種工作方式,取決于系統(tǒng)加電時CS5396的“SDATA1”引腳的狀態(tài)(1:對應于“受控方式”;0:對應于“獨立工作方式”)。在獨立工作方式下,CS5396的時鐘主/從方式選擇、省電模式控制、標定過程控制等均由CS5396的外部引腳狀態(tài)確定。在受控工作方式,CS5396的時鐘主/從方式選擇、省電模式控制、SDATA1/SDATA2數(shù)據(jù)輸出選擇、同步方式、過采樣率(64倍或128倍)、高通濾波器的使能/禁止、A/D輸出數(shù)據(jù)的位數(shù)(24位、16位、18位或20位)及數(shù)據(jù)對齊方式(左對齊格式/I2S數(shù)據(jù)格式)等均由A/D內(nèi)部的控制寄存器中的控制字確定。受控工作方式可實現(xiàn)DSP(或其它微控制器)對A/D變換器的全面控制;而獨立工作方式僅能部分地選擇A/D變換器的工作參量。所以在一般情況下,應選擇受控工作方式。本文將對受控工作方式進行比較詳細的討論。CS5396器件的引腳及意義描述如圖1所示。

2 基于CS5396/97的DSP高精度數(shù)據(jù)采集系統(tǒng)

圖2是由DSP(TMS320C32)、程序/數(shù)據(jù)存儲器、24位FIFO存儲器、現(xiàn)場可編程序器件FPGA(完成A/D變換的串行數(shù)據(jù)并行數(shù)據(jù)的轉(zhuǎn)換及各存儲器的地址譯碼/讀寫控制等邏輯控制功能)和CS5396/97等構(gòu)成的高精度數(shù)據(jù)采集數(shù)據(jù)。

2.1 A/D數(shù)據(jù)緩沖器FIFO及FPGA電路

A/D數(shù)據(jù)緩沖器FIFO的長度為4K,位數(shù)為24位,對應于TMS320C32的數(shù)據(jù)總線的低25位,即D[24:0]。其中低24位(D[23:0])為A/D數(shù)據(jù),最高1位(D[24])為通道號。A/D輸入 有2個通道,數(shù)據(jù)安排為:先左(第1通道)后右(第2通道),數(shù)據(jù)編碼為二進制補碼。

因為CS5396的24位A/D轉(zhuǎn)換結(jié)果是以串行數(shù)據(jù)(以時鐘SCLK為基準)輸出的,為了存儲A/D轉(zhuǎn)換結(jié)果,必須將這24位串行數(shù)據(jù)轉(zhuǎn)換為并行數(shù)據(jù),然后再存儲到24位FIFO RAM中。串-并轉(zhuǎn)換電路是由FPGA器件XC3064[2]來完成的。

2.2 A/D控制口

系統(tǒng)有兩個模擬輸入通道,用1片CS5396-KS實現(xiàn),工作在受控方式。TMS320C32(A/D控制)通過A/D控制口,可設置它們的工作模式(過采樣率、主/從模式、數(shù)據(jù)格式選擇、高通濾波禁止等)。

系統(tǒng)要求:過采樣率為64倍;工作在主模式;數(shù)據(jù)格式為I2S;禁止高通濾波。

2.2.1 控制寄存器

CS5396/97器件內(nèi)部含有若干個控制寄存器,DSP可對其進行讀/寫,用于設置CS5396的工作方式。

(1)模擬控制寄存器(地址00000001)

FSTART:置1開始同步工作,自動清零;

GNDCAL:置1使模擬輸入接Vcom,用于自校正;

AAPD:置1使模擬部分進入省電模式;

ADPD:置1使數(shù)字部分進入省電模式;

1BIT:測試位,必須保持為0。

(2)模式寄存器(地址00000010)

128x/64x:過采樣率選擇

0為64位過采樣率;1為120倍過采樣率。

CAL:置1,初始化自校正,自動清零。

SIGN:置1使模擬輸入反向。

LR/LL:輸出模式選擇

0為輸出先左后右;1為SDATA1輸出左通道,

SDATA2輸出右通道。

HPEN:高通濾波器

0為允許高通濾波器;1為禁止高通濾波器。

S/M:主/從模式選擇

0為主模式;1為從模式。

DFS:數(shù)據(jù)格式選擇

0為左對齊格式;1為I2C格式。

MUTE:置1,輸出全為0.

2.2.2 A/D控制口操作流程

(1)上電后DSP設置控制字,使A/D工作。

(2)檢查A/D控制寄存器滿標志,滿則等待,不滿則進行下一步。

(3)對A/D控制口作寫操作,16位數(shù)據(jù)。高8位為寄存器地址,低8位為相應的數(shù)據(jù)。

2.2.3 A/D自動正流程

(1)置FSTART位。

(2)置GNDCAL位。

(3)置CAL位。

(4)等160ms。

(5)清GNDCAL位。

2.2.4 TMS320C32對A/D的操作流程

(1)設置控制字。

(2)設置A/D工作模式。

(3)置FSTART位。

(4)延遲10s,使Vref達到穩(wěn)定。

(5)對A/D進行自校正。

(6)等A/D采樣數(shù)據(jù)。

2.2.5 控制字

(1)模式控制字:

020AH,高通濾波器無效、主模式、I2C格式;

020EH,高通濾波器無效、從模式、I2C格式工。

(2)多片A/D同步控制字:0180H。

(3)置GHDCAL控制字:0140H。

(4)自校正控制字:024AH,主模式;024EH,從模式。

3 采樣結(jié)果分析

當用標準的信號源設定模擬輸入信號頻率為1kHz、幅度為3V時,A/D變換器的采樣結(jié)果與功率譜估計結(jié)構(gòu)(采樣數(shù)據(jù)通過DSP系統(tǒng)中的USB總線接口傳送至PC機后的處理結(jié)果)如圖3和圖4所示。這里將CS5396設置成主動工作方式(模式控制字為020AH)、24位輸出、主時鐘MCLK=MCLKA=MCLKD=12.288MHz、64倍的過采樣率(采樣頻率Fs=MCLK/64=48kHz,串行時鐘SCLK=MCLK/4=3.072MHz),采樣點數(shù)N=1024。在上述條件下,A/D變換器采樣數(shù)據(jù)在頻率域(功率譜密度)的動態(tài)范圍并且信噪比在95dB以上,達到了非常高的采樣精度。由此可見,基于CS5396/97的數(shù)據(jù)采集系統(tǒng)可用于需要較高采樣精度、且信號帶寬在20kHz以內(nèi)的場合。這種系統(tǒng)具有較高的使用價值和推廣價值。

責任編輯:gt

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學習之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
收藏 人收藏

    評論

    相關推薦

    基于24位高精度A/D轉(zhuǎn)換實現(xiàn)多通道數(shù)據(jù)采集系統(tǒng)的設計

    ∑一△A/D轉(zhuǎn)換技術以其高分辨率和大的動態(tài)范圍在數(shù)據(jù)采集系統(tǒng)中得到了廣泛應用:但∑一△A/D轉(zhuǎn)換
    發(fā)表于 06-26 09:51 ?2667次閱讀
    基于24位高精度<b class='flag-5'>A</b>/<b class='flag-5'>D</b>轉(zhuǎn)換<b class='flag-5'>器</b><b class='flag-5'>實現(xiàn)</b>多通道<b class='flag-5'>數(shù)據(jù)采集</b><b class='flag-5'>系統(tǒng)</b>的設計

    基于STC12C5A60S2的雙向DC-DC變換器系統(tǒng)設計

    :    測試結(jié)果: 根據(jù)表 4 所示數(shù)據(jù)變換器的效率大于 90% ,滿足基本要求?! 。?4) 電流測量測試  測試方法: 根據(jù)用萬用表測量在 1 ~ 2A 范圍內(nèi)的充電電流的值以及單片機經(jīng)過
    發(fā)表于 10-18 16:50

    基于NIOS-II系統(tǒng)實現(xiàn)A/D數(shù)據(jù)采集接口設計

    在FPGA系統(tǒng)中,實現(xiàn)對外部A/D數(shù)據(jù)采集電路的控制接口邏輯,由于其邏輯功能不是很復雜,因此可采用自定義的方式。采用這種方法進行設計有兩種途
    發(fā)表于 04-17 07:00

    基于NIOS-II系統(tǒng)A/D數(shù)據(jù)采集接口設計方案

    在FPGA系統(tǒng)中,實現(xiàn)對外部A/D數(shù)據(jù)采集電路的控制接口邏輯,由于其邏輯功能不是很復雜,因此可采用自定義的方式。采用這種方法進行設計有兩種途
    發(fā)表于 04-25 07:00

    采用LabVIEW和聲卡的數(shù)據(jù)采集系統(tǒng)實現(xiàn)

    。關鍵詞:LabVIEW,聲卡,數(shù)據(jù)采集1. 引言 數(shù)據(jù)采集系統(tǒng)的主要任務是將被測對象的各種參數(shù)做A/D轉(zhuǎn)換后送入計算機,并對采到的信號做相
    發(fā)表于 05-13 09:40

    怎么設計新型8通道數(shù)據(jù)采集系統(tǒng)?

    或者DSP為核心,控制數(shù)據(jù)采集并對數(shù)據(jù)進行相應處理,A/D轉(zhuǎn)換的啟動、通道選擇、數(shù)據(jù)傳輸和讀取
    發(fā)表于 08-16 06:57

    采用單片機AT89S52與24位A/D芯片CS5532設計的多路數(shù)據(jù)采集系統(tǒng)

    /D芯片(CS5532)構(gòu)成數(shù)據(jù)采集系統(tǒng),實現(xiàn)了四路模擬量到數(shù)字量的轉(zhuǎn)換。將轉(zhuǎn)化完的數(shù)據(jù)通過數(shù)碼
    發(fā)表于 02-19 07:21

    24位A/D轉(zhuǎn)換CS5381怎么用在高速高精度數(shù)據(jù)采集系統(tǒng)里面?

    24位A/D轉(zhuǎn)換CS5381怎么用在高速高精度數(shù)據(jù)采集系統(tǒng)里面?
    發(fā)表于 04-14 07:04

    請問怎么實現(xiàn)A/D數(shù)據(jù)采集接口的設計?

    怎么實現(xiàn)A/D數(shù)據(jù)采集接口的設計?
    發(fā)表于 04-20 07:19

    基于LABVIEW與DSP串口的數(shù)據(jù)采集系統(tǒng)

    介紹一種利用TMS320F240數(shù)字處理芯片(DSP)集成的片內(nèi)A/D轉(zhuǎn)換實現(xiàn)數(shù)據(jù)采集,LABVIEW作為開發(fā)平臺,兩者之間通過串口
    發(fā)表于 07-31 08:26 ?489次下載

    基于A/D和DSP的高速數(shù)據(jù)采集技術

    基于A/D和DSP的高速數(shù)據(jù)采集技術 中頻信號分為和差兩路,高速AD與DSP組成的數(shù)據(jù)采集
    發(fā)表于 10-17 10:17 ?1303次閱讀
    基于<b class='flag-5'>A</b>/<b class='flag-5'>D</b>和DSP的高速<b class='flag-5'>數(shù)據(jù)采集</b>技術

    基于CS5451A的多路同步數(shù)據(jù)采集系統(tǒng)

    針對目前低電壓等級的繼電保護以及測控裝置對數(shù)據(jù)采集的高精度、低成本的要求,提出一種多路同步數(shù)據(jù)采集系統(tǒng)的設計方案。該方案采用MPC8313為
    發(fā)表于 03-07 15:22 ?66次下載
    基于<b class='flag-5'>CS5451A</b>的多路同步<b class='flag-5'>數(shù)據(jù)采集</b><b class='flag-5'>系統(tǒng)</b>

    單片機系統(tǒng)中高速數(shù)據(jù)采集實現(xiàn)

    介紹一種單片機系統(tǒng)中 高速數(shù)據(jù)采集實現(xiàn)方法,在單片機與高速A/D轉(zhuǎn)換之間以靜態(tài)存儲
    發(fā)表于 07-18 16:59 ?193次下載
    單片機<b class='flag-5'>系統(tǒng)</b>中高速<b class='flag-5'>數(shù)據(jù)采集</b>的<b class='flag-5'>實現(xiàn)</b>

    基于A/D和DSP的高速數(shù)據(jù)采集系統(tǒng)方案介紹

      中頻信號分為和差兩路,高速AD與DSP組成的數(shù)據(jù)采集系統(tǒng)要分別對這兩路信號進行采集。對于兩路數(shù)據(jù)采
    發(fā)表于 03-28 10:41 ?5526次閱讀
    基于<b class='flag-5'>A</b>/<b class='flag-5'>D</b>和DSP的高速<b class='flag-5'>數(shù)據(jù)采集</b><b class='flag-5'>系統(tǒng)</b><b class='flag-5'>方案</b>介紹

    基于數(shù)字視頻模/數(shù)轉(zhuǎn)換實現(xiàn)高精度數(shù)據(jù)采集的設計

    120dB)輸出轉(zhuǎn)換結(jié)果。CS5396/97具有一個七階三態(tài)∑-Δ調(diào)制(可選擇64位或128倍的過采樣率),A/D
    的頭像 發(fā)表于 11-28 10:12 ?2011次閱讀
    基于數(shù)字視頻模/數(shù)轉(zhuǎn)換<b class='flag-5'>器</b><b class='flag-5'>實現(xiàn)</b>高精度<b class='flag-5'>數(shù)據(jù)采集</b>的設計
    主站蜘蛛池模板: 女同毛片| 亚洲国产精品久久网午夜| 中日韩一级片| caobi在线观看| www.欧美成| 毛片基地在线| 欧美第一色| 天天操操操操| 日本一区二区不卡在线| 日本黄色免费大片| 国产成人在线播放视频| 亚洲精品久久久久午夜三| 免费91视频| 色狠狠狠狠综合影视| 免费毛片大全| 最新福利网站| 亚洲三区视频| 欧美很很干| 免费看黄在线| 一级做a爱 一区| 国产美女激情视频| 天堂最新版中文网| 精品一区二区三区视频| 久久综合九色综合欧美狠狠| 免费午夜视频| 亚洲六月丁香六月婷婷花| 国产亚洲新品一区二区| 天天干天天综合| 男人操女人的网站| 日本天堂影院在线播放| 天天干天天做天天射| 中文字幕天堂网| 国产一级特黄的片子| 五月丁五月丁开行停停乱| 色老头在线视频| 手机看片福利日韩国产| 在线天堂中文有限公司| 精品卡1卡2卡三卡免费视频| 日日干夜夜欢| 久久婷婷激情| 丁香婷婷九月|