在线观看www成人影院-在线观看www日本免费网站-在线观看www视频-在线观看操-欧美18在线-欧美1级

0
  • 聊天消息
  • 系統消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發帖/加入社區
會員中心
創作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內不再提示

利用Anadigm FPGA實現EMG信號采集系統的設計

電子設計 ? 來源:電子產品世界 ? 作者:周智勇 ? 2021-04-20 09:37 ? 次閱讀

一、引言

在生物信號采集的過程中,信號的幅度因被測對象、不同種類的生物電勢的頻譜、不同的肌肉群以及皮膚電極耦合等因素而異,所以,通常需要根據不同的被測對象調節模擬前端的放大器放大倍數以及帶寬。實現這類調節的一種可能選擇就是采用可編程模擬陣列(FPAA),通過采用可編程模擬陣列實現一個RMS-DC轉換器或把經放大的EMG(肌電)信號數字化并在微處理器中處理RMS數值。FPAA讓需要的全部模擬電路在一個可編程組件中實現,它確保更大的系統靈活性以及可靠性,并縮小電路的尺寸和降低成本。

在EMG信號的處理中,前端利用模擬電路完成的好處在于,被采集的EMG信號的幅度范圍從10 μV至1 mV,這些信號需要放大至60-100dB,因此,利用具有高共模抑制比(CMRR)的集成儀表放大器可以最小化共模干擾的影響。濾波器一級也采用模擬電路實現,當帶外頻率需要進一步的衰減時,通常采用二階或四階低通和高通濾波器。

本文介紹利用Anadigm FPGA對EMG信號進行采集和模擬處理的電路實現方案,這個模擬信號處理方案的目的就是為了從EMG信號獲得足夠的生物特征,以控制諸如假肢或電刺激器這樣的外部設備。

二、FPAA的特性

正如可編程門陣列(FPGA)已經變革了數字電路設計一樣,FPAA給模擬電路設計引入了方便的原型設計方法并縮短了設計時間。在FPAA中最重要的單元是可配置模擬模塊(CAB),由它巧妙地處理各種信號并把路由網絡連接起來。FPAA是一種可以被編程和再次編程的集成電路,可以對模擬電路功能執行路由端的調整。電路配置文件由個人電腦、系統控制器或附帶的EEPROM下載至FPAA之中,從而產生功能完整的電路。該電路配置在任何時間均可變,對于已經完成的功能配置可以通過新的下載進行改變或實時升級進行重新配置。

基于開關電容技術的Anadigm AN221E04 FPAA具有可配置特性的若干CAB,并能夠被編程為執行不同的功能,如濾波器、放大器、乘法器、比較器以及其它功能。這些功能可以被用于對生物學信號的采集和處理。此外,FPAA斷續放大器具有102dB的CMRR,從而把共模干擾信號以及60Hz電源線干擾最小化。

1 電路描述

電路的實現利用AnadigmDesigner 2軟件實現,其中,包括電路仿真器以及一個可編程器件,利用在AN220D04評估板上的串行接口實現工作測試。由電池供電的評估板利用光學接口被連接至一臺計算機以確保病人的安全性。

上述系統的方框圖如圖1所示。

利用Anadigm FPGA實現EMG信號采集系統的設計

圖1 用于EMG信號采集和處理的系統的方框圖

2 對EMG信號的采集

通過表面電極采集的EMG信號的幅度在10 μV至1 mV范圍內,然而,共模信號(干擾)可能高達幾伏。研究人員以前推薦采用幾種技術把FPAA與其它模擬電路接口,但是,它們均不適合于對生物電勢的采集,因此,研究人員提出了一種新的配置,其中,參考電極被連接至FPAA的參考引腳(VMRR),而有源電極被直接連接至斷續輸入。

斷續放大器被用于放大具有直流成分的、非常小和非常低頻的信號,這些信號不會因放大器的偏置而改變。對于肌電信號來說,在10Hz以下它具有可以忽略不計的成分,但是,正是由FPAA提供的模擬前端選項提供較好的采集結果。

把干擾源最小化是通過采用屏蔽技術、利用更短的電纜、防止出現地環路、在電極區準備好被測皮膚以及采用自粘貼的Ag-AgCl電極來實現的。這些措施使得對信號的采集具有足夠的信噪比,以便于在模擬域實現連續的信號處理。

3 模擬信號濾波

EMG信號的帶寬被定義為從50 Hz至350 Hz。作為一個設計選項,可以采用低階濾波器配置,從而以足夠的信噪比來捕獲EMG信號。這是利用一個二階切比雪夫帶通濾波器以及一個雙線性濾波器來實現的,因此,對低頻的衰減為每十倍頻程20dB,對高于帶寬的頻率的衰減是每十倍頻程40dB。

輸入級利用被配置為具有64倍增益的斷續放大器來實現。第一個濾波器級是中心頻率為200Hz、5倍增益、帶寬300Hz的帶通濾波器;第二級是一個截止頻率為500Hz、增益為20的低通濾波器。信號調理電路的總增益為6400(76dB)。所有的參數可以在任何時間被重新配置。

采集電路的傳輸函數如方程1和2所示,它們分別代表了斷續輸入級、雙二次帶通濾波器以及低通雙線性濾波器的轉移函數。

其中,GChopper是斷續放大器的增益;GBP是帶通濾波器的增益;GLP是低通濾波器的增益;fBP是帶通濾波器的中心頻率;fLP是低通濾波器的截止頻率;Q是帶通濾波器的品質因子。

如圖2所示為方程1的頻率響應,繪圖是利用信號發生器(HP 33120A)獲得,而在AnadigmDesigner 2軟件中的仿真Matlab繪出。從圖中可見,理論和實驗結果類似,兩者之差源于實驗誤差或FPAA電路的容差。仿真也證明FPAA開發工具是可靠的。

圖2 頻率響應圖:實線為Matlab仿真結果;(□)線為AnadigmDesigner 2仿真和實驗結果

4 RMS數值的確定

RMS數值的確定是利用經典拓撲完成的。乘法和平方根提取是利用FPAA中的CAB實現的。外部的一個RC被用作一階濾波器,被直接連接至FPAA差分輸出并再次注入同一個FPAA之上,如圖3所示。

圖3 利用模擬電路產生RMS數值的經典拓撲

利用從志愿者的二頭肌采集的EMG信號以及采用自粘貼的Ag-AgCl電極,以便于獲得具有低紋波的RMS信號,與此同時,確保電路的響應時間,如圖4所示。RC在實驗中可以被調節,最終的數值是R = 220 k且C = 470 nF,定義的截止頻率為1.5Hz。

圖4 RMS數值(Channel 2: 500 mV/div)和二頭肌信號(Channel 1: 1 V/div)

模擬信號處理的最后一級由產生觸發脈沖的比較器電路或由—當EMG RMS電平超過已調節設置點門限時—要控制外部設備的開關控制電路組成。FPAA電路具有一個可變的參考比較器來執行這一功能,而參考電壓作為靈敏度閥值。

完整的電路如圖5所示。在圖5右上角的輸出3和4對應于經放大和濾波的EMG信號的平方,而右下角的輸出7和8對應于模擬信號處理之后的EMG信號的RMS。

圖5 用于采集EMG信號的完整的FPAA電路

FPAA電路(AN221E04)的高共模抑制比使得以高共模噪聲抑制能力對極小幅度的生物電勢(10 μV至500 μV)進行采集成為可能。接下來,通過采用干擾最小化技術產生低噪聲的信號,該信號可以足夠的質量被用作假肢或電刺激器的控制信號。

通過上述例子證明,可編程模擬陣列具有靈活性,它能夠修改模擬電路的特性,如利用軟件修改濾波器的截止頻率、增益、參考電壓,并且可以在電路工作期間進行修改,因此,FPAA有助于快速和可靠地實現醫療電子系統的模擬前端的原型設計。

三、可編程模擬器件的發展趨勢

大規模現場可編程模擬陣列(FPAA)在模擬領域具有很大的發展潛力。業內專家表示,FPAA帶來的好處在于:1. 模擬預處理可以減輕A/D轉換器存在的瓶頸問題,并減輕后級的DSP運算的負擔;2. FPAA有巨大的潛力來縮短小型模擬電路設計的原型建立時間,能夠滿足大規模陣列的要求,可以為大多數模擬應用甚至綜合儀器提供足夠的性能;3. 與DSP方案相比,FPAA的主要優勢是整個FPAA的功耗比單獨一個模數轉換器模塊還要低;4.與全定制ASIC相比的主要優勢是靈活性,以及更快的設計、開發和部署周期。

然而,在這種FPAA技術也存在需要繼續解決的許多問題。例如,因走線和開關增加而帶來的噪聲會限制模擬電路的性能,并降低信噪比。然而,業內專家認為,FPAA技術將隨著時間的推移變得越來越成熟,從而有望帶來一場模擬設計革命。目前,Anadigm和Lattice公司均提供可編程模擬陣列。

此外,TI凌力爾特等公司提供基于電子表格的濾波器設計程序。目前,可用的在線模擬濾波器設計程序有美國國家半導體公司的有源濾波器設計工具(Active Filter Designer),借助該工具可以方便地針對貝塞爾、巴特沃、切比雪夫或高斯濾波器特性來選擇高通或低通濾波器的參數,這些可編程模擬設計工具的應用,也將為醫療電子系統模擬前端的設計提供更大的靈活性。

責任編輯:gt

聲明:本文內容及配圖由入駐作者撰寫或者入駐合作網站授權轉載。文章觀點僅代表作者本人,不代表電子發燒友網立場。文章及其配圖僅供工程師學習之用,如有內容侵權或者其他違規問題,請聯系本站處理。 舉報投訴
  • FPGA
    +關注

    關注

    1629

    文章

    21736

    瀏覽量

    603425
  • 計算機
    +關注

    關注

    19

    文章

    7494

    瀏覽量

    87963
  • 微處理器
    +關注

    關注

    11

    文章

    2263

    瀏覽量

    82457
收藏 人收藏

    評論

    相關推薦

    利用FPGA實現雙口RAM的設計及應用

    利用FPGA實現雙口RAM的設計及應用 概述:為了在高速采集時不丟失數據,在數據采集系統
    發表于 04-16 14:08 ?1.2w次閱讀
    <b class='flag-5'>利用</b><b class='flag-5'>FPGA</b><b class='flag-5'>實現</b>雙口RAM的設計及應用

    利用FPGA做一個多通道超聲信號采集分析的系統的基本工作原理

    我想用FPGA做一個多通道超聲信號采集分析的系統,純新手,老板讓我用FPGA但是我完全不懂。。。希望好心人能幫助我一下我要做的第一部分是一個
    發表于 02-04 12:38

    如何利用FPGA實現高速連續數據采集系統設計?

    高速連續數據采集系統的背景及功能是什么?如何利用FPGA實現高速連續數據采集
    發表于 04-08 06:19

    基于FPGA 技術的模擬地震信號采集系統設計

    數據采集系統是整個地震勘探物理模擬實驗系統的關鍵環節。文章介紹運用FPGA 芯片控制,實現對高速模擬地震
    發表于 07-08 16:30 ?21次下載

    基于FPGA的振動信號采集系統設計及實現

    針對機械設備運行中的振動監控,設計振動信號采集系統,提出了一種基于FPGA的振動信號采集
    發表于 11-17 11:04 ?7200次閱讀
    基于<b class='flag-5'>FPGA</b>的振動<b class='flag-5'>信號</b><b class='flag-5'>采集</b><b class='flag-5'>系統</b>設計及<b class='flag-5'>實現</b>

    基于FPGA的振動信號采集處理系統設計并實際驗證

    在振動信號采集和處理系統設計中,信號的處理時間與可靠性決定著系統應用的可行性。本文設計了一種基于FPGA
    發表于 11-18 05:26 ?4048次閱讀
    基于<b class='flag-5'>FPGA</b>的振動<b class='flag-5'>信號</b><b class='flag-5'>采集</b>處理<b class='flag-5'>系統</b>設計并實際驗證

    基于Zedboard FPGA的VGA圖像信號采集系統的設計

    的效果,依據該原理,可以實現圖像的采集及在VGA顯示屏上顯示的實現利用FPGA產生VGA時序信號
    發表于 11-18 12:42 ?2336次閱讀

    基于STM32+FPGA的數據采集系統的設計與實現

    本文主要介紹了一種基于STM32+FPGA的數據采集系統的設計與實現利用STM32硬件中的FSMC、ETHERNETMAC、定時器等外設功
    發表于 12-23 15:43 ?4w次閱讀
    基于STM32+<b class='flag-5'>FPGA</b>的數據<b class='flag-5'>采集</b><b class='flag-5'>系統</b>的設計與<b class='flag-5'>實現</b>

    利用FPGA和DSP實現信號檢測系統設計

    整個系統的組成如圖1所示。當啟爆電路在DSP和FPGA的控制下啟爆時,感應線圈取出啟爆電流,首先是高速數據采集與存儲電路,以FPGA為核心,對數據進行高速
    的頭像 發表于 10-07 12:03 ?3300次閱讀
    <b class='flag-5'>利用</b><b class='flag-5'>FPGA</b>和DSP<b class='flag-5'>實現</b><b class='flag-5'>信號</b>檢測<b class='flag-5'>系統</b>設計

    如何使用ARM處理器和FPGA進行高速信號采集系統設計

    本文提出了一種實現信號采集方案,介紹了由ARM 處理器S3C2410 和EP2C8 FPGA 組成的高速信號
    發表于 11-02 15:46 ?11次下載
    如何使用ARM處理器和<b class='flag-5'>FPGA</b>進行高速<b class='flag-5'>信號</b><b class='flag-5'>采集</b><b class='flag-5'>系統</b>設計

    如何使用FPGA和ARM設計和實現多路視頻采集系統

    提出了一種基于FPGA+ARM的多路視頻采集系統的設計與實現方法。該視頻采集系統不僅能對多路快速
    發表于 11-19 15:51 ?21次下載
    如何使用<b class='flag-5'>FPGA</b>和ARM設計和<b class='flag-5'>實現</b>多路視頻<b class='flag-5'>采集</b><b class='flag-5'>系統</b>

    如何使用FPGA實現ADC采集系統的設計

    基于FPGA 的數據采集系統FPGA 的IO 口可以自由定義,沒有固定總線限制更加靈活變通。本文中所提出的數據采集
    發表于 08-21 16:16 ?31次下載
    如何使用<b class='flag-5'>FPGA</b><b class='flag-5'>實現</b>ADC<b class='flag-5'>采集</b><b class='flag-5'>系統</b>的設計

    如何使用FPGA實現多路模擬信號自適應采集系統

    主要介紹基于FPGA實現多路模擬信號自適應采集系統的設計。該系統主要包括軟件和硬件兩部分:硬件主
    發表于 02-02 15:52 ?5次下載
    如何使用<b class='flag-5'>FPGA</b><b class='flag-5'>實現</b>多路模擬<b class='flag-5'>信號</b>自適應<b class='flag-5'>采集</b><b class='flag-5'>系統</b>

    基于FPGA的X射線脈沖信號數據采集系統

    片多通道高速串行ADC用于X射線脈沖信號采集利用數字電位計及高壓電源模塊實現探測器偏置電壓的精細調節,利用數據存儲校正電路等完成
    發表于 06-01 09:37 ?13次下載

    使用EMG信號控制機械臂

    電子發燒友網站提供《使用EMG信號控制機械臂.zip》資料免費下載
    發表于 12-29 11:40 ?2次下載
    使用<b class='flag-5'>EMG</b><b class='flag-5'>信號</b>控制機械臂
    主站蜘蛛池模板: 黄色污网站在线观看| 国产 日韩 欧美 高清| 一级特黄a免费大片| 国产手机在线观看视频| 中文天堂在线视频| 欧美性天天影视| 亚洲精品久久久久午夜| se01亚洲| 三级网站在线看| 小优视频在线| 亚洲一区二区在线播放| 日本黄色片在线观看| 天天拍天天色| 色啦啦影院| 免费国产在线视频| 欧美猛交喷潮在线播放| 99久久精品国产免费| 寄宿日记免费看| 国产香蕉免费精品视频| 亚洲入口无毒网址你懂的| 国产精品四虎| 日本69xxxxxxxx69| 色尼玛亚洲综合| 午夜国产精品福利在线观看| 亚洲视频一区网站| 欧美爱爱网| 九九热最新| 天天插天天色| 国色天香网在线| 国模龙园园私拍337p| 天天操91| 欧美综合一区二区三区| 免费看国产精品久久久久| 亚洲色图在线播放| 18年大片免费在线观看| 日本免费不卡一区| 经典三级第一页| 日本日本69xxxx| 免费番茄社区性色大片| 2020av在线播放| 欧美在线观看视频一区|