在线观看www成人影院-在线观看www日本免费网站-在线观看www视频-在线观看操-欧美18在线-欧美1级

0
  • 聊天消息
  • 系統消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發帖/加入社區
會員中心
創作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內不再提示

基于模數轉換器實現寬帶接收機的設計及參數分析

電子設計 ? 來源:電子工程網 ? 作者:電子工程網 ? 2021-05-25 10:12 ? 次閱讀

寬帶接收機設計需要采用外差體系結構,以便在有干擾或者阻塞信號的情況下獲得最佳靈敏度。以蜂窩cdma2000?多載波接收機設計為例,本文討論某些影響模數轉換器ADC)選擇的重要參數—IF頻率、接收機模擬功率增益、信號帶寬和ADC采樣時鐘頻率等參數。通過這一設計實例,還討論了以下ADC參數:滿量程(FS)功率、小信號噪聲底(SSNF)、信噪比(SNR)和無雜散動態范圍(SFDR)。16位、80Msps MAX19586 ADC在當今所有的ADC中具有最低的噪聲底,在接收機設計中不需要降低增益或采用自動增益控制(AGC)。MAX19586優異的噪聲性能以及SFDR性能能夠滿足甚至由于此類應用對ADC的要求。

外差接收機包括一級混頻器(LO1),將RF波形轉換為第一中頻(IF)信號(圖1)。可以對這一IF信號進行數字化處理或送入第二級混頻器(LO2),將其轉換為頻率更低的IF。把信號轉換到更低IF利用了ADC良好的噪聲和線性性能,這些性能一般在低頻輸入時才能夠獲得。采用欠采樣技術數字化真實的帶通信號,其采樣速率在信號帶寬內符合Nyquist定律,而不針對其絕對頻率。使用這一方法,ADC對真實信號進行數字化,然后利用數字信號處理(DSP)技術,在數字域將其轉換為合成分量。這種方法的優勢在于能夠降低硬件的復雜性和成本,因為欠采樣技術承擔了部分下變頻任務。但是,這種體系結構需要時鐘速率較高的ADC,以及較寬的動態范圍(即低噪聲和高線性)。欠采樣技術除了這些優點之外,一個重要的缺點是噪聲混疊,如果輸入信號沒有進行充分的帶寬限制,將對帶內的混疊噪聲進行數字化處理并和有用信號一起轉換成基帶信號,噪聲混疊將導致ADC的SNR下降。

基于模數轉換器實現寬帶接收機的設計及參數分析

圖1所示框圖是蜂窩基站系統采用的典型二次下變頻接收機,這類接收機一般包含兩個相同的接收通道,提供分集接收。如果取消第二級混頻器,則可得到一次變頻架構。假設ADC需要量化三個相鄰的cdma2000載波,每個載波的帶寬約為1.23MHz。這些載波信號轉換后將通過數字信號處理器(DSP)進行濾波。例如,ADC的時鐘速率為cdma2000載波碼率1.2288Msps的64倍,即78.64Msps。對于欠采樣接收機,時鐘速率決定了奈奎斯特帶寬(fCLK/2),該指標是計算ADC等效噪聲系數(NF)的重要參數。

假定系統噪聲系數(NF)的設計目標是4dB,模擬電路部分提供的噪聲系數為3.8dB。在忽略阻塞干擾的情況下,為了滿足系統接收靈敏度的要求,只允許ADC為系統增加0.2dB的噪聲系數。需要注意的是4dB的噪聲系數遠遠優于3GPP2 cdma2000標準的要求,但它代表了眾多蜂窩基站制造商的設計目標,以便與最低要求相比留出足夠的裕量。圖1給出了在滿足系統噪聲系數設計目標的條件下,模擬功率增益和ADC NF與天線端所能容許的帶內干擾(阻塞)的對應關系曲線(沒有使用自動增益控制)。對模擬電路功率增益的要求取決于ADC的等效噪聲系數,而等效噪聲系數是由已知的滿量程功率電平(以dBm為單位)、SSNF、轉換速率計算得到的。

圖2表示沒有濾除的噪聲混疊到有用信號頻帶的過程,這將提高ADC的SSNF,降低信噪比(SNR)。上述示例中,三個cdma2000射頻載波信號下變頻至135MHz、帶寬為5MHz,并送入ADC的輸入端。輸入信號經ADC產生的2次與3次諧波不會混疊到有用信號頻帶內,可以忽略不計。圖2僅給出了5個奈奎斯特頻段,實際上直到16倍奈奎斯特頻率的信號都會混疊到有用信號帶寬內,這里假定ADC的滿功率輸入帶寬達到了600MHz。這些混疊信號如果不進行適當衰減,將會降低ADC的噪聲性能。

假定采樣頻率為78.64Msps,有用信號帶寬為5MHz,混疊頻帶從DC至629.12MHz (8 x fCLK),中心頻率分別為22.28MHz、56.36MHz、100.92MHz、179.56MHz……,606.84MHz。3次和5次混疊頻帶的中心頻率分別偏離奈奎斯特頻率邊緣f1和f2。總的來說,除了在135MHz存在有用信號外,另外還有15個混疊信號,如果只有一個混疊信號進入ADC的輸入端口,將使ADC噪聲系數NF增大10 x log(2) ,或3dB。如果帶內所有噪聲均進入ADC,理論上ADC的有效噪聲系數(NF)將會增大10 x log(15),或11.8dB,此時假定ADC對有用信號和各混疊噪聲信號的量化效果相同。

為了濾除混疊頻帶內的噪聲,靠近高邊混疊(》177.06MHz)和低邊混疊(《103.42MHz)頻帶的衰減量應該不低于16dB,以便使混疊信號對ADC噪聲系數的影響低于0.2dB。更高的衰減量可以更大程度地降低混疊信號對ADC噪聲系數(NF)的影響。

以cdma2000為例,圖3給出了在以下兩個條件下對ADC性能的要求:a)不存在阻塞時的接收靈敏度;b)存在阻塞時指標降低后的接收靈敏度。

為了計算以上兩種情況下ADC的等效噪聲系數,假定ADC輸入等效匹配電阻為200,計算其滿量程(FS)功率電平。如果滿量程輸入電壓峰值為2.56VP-P,對應的滿量程輸入功率為+6dBm (RMS)。不存在阻塞信號時,假定ADC的SSNF為-82dBFS,對于78.64Msps的采樣頻率,奈奎斯特帶寬內的ADC噪聲基底電平為-76dBm。折合到1Hz帶寬內,其基底噪聲電平為-152dBm;與常溫下-174dBm/Hz的熱噪聲基底相比較,ADC的等效噪聲系數為22dB,此時假定在奈奎斯特頻帶內所有頻率的噪聲頻譜保持平坦。由此看來,達到這一噪聲系數指標非常困難,但是,MAX19586完全能夠滿足該設計要求。

從圖1可以看出,當ADC等效噪聲系數為22dB時,為了使系統的噪聲系數達到4dB,模擬電路必須提供31.4dB的功率增益。考慮到這些因素,在不采用自動增益控制的前提下,系統可容許的最高有效值阻塞功率為-27.4dBm,如圖3中給出的功率電平所示:

FS - 余量 - 增益 = +6dBm - 2dB - 31.4dB = -27.4dBm

在很多接收機中,如果存在較高電平的阻塞,則需使用自動增益控制電路,以便存在較強阻塞信號時降低接收機的模擬增益。然而,降低增益會導致整個接收機噪聲系數的增加,從而降低所要達到的接收靈敏度。多載波接收機中,強阻塞信號條件下,降低靈敏度對弱載波信號提取非常不利。如果ADC有非常低的噪聲基底(如MAX19586),則在達到同樣靈敏度的條件下對射頻前端的增益要求較低,從而使接收機可以在不使用AGC的情況下容許更強的阻塞信號。

當帶內阻塞信號和cdma2000載波同時出現在天線端口時,3GPP2標準允許接收靈敏度降低3dB。該指標的降低考慮到了模擬電路以及ADC電路的噪聲+失真的提高。假定分配1dB給模擬電路,2dB給ADC,系統的噪聲系數(考慮失真)將從4dB提高到7dB,增益仍然為31.4dB;模擬電路的噪聲系數(考慮失真)為4.8dB。由此,可以計算出系統噪聲系數為7dB時,ADC的噪聲系數(包括失真)為34.4dB,或-139.6dB/Hz (圖3所示)。在奈奎斯特頻帶內,等效噪聲(包括失真)電平為-63.6dBm。

假定ADC的噪聲和雜散功率對整個ADC噪聲系數的影響為3dB,即在奈奎斯特頻帶內的噪聲功率為-66.6dBm。將此功率電平與在ADC輸入端口的4dBm阻塞信號相比較,可以得到其信噪比要求,70.6dB。有用信號頻帶內噪聲功率的計算可以采用如下方式,將cdma2000信號帶寬除以整個奈奎斯特帶寬即可。這種情況下,載波頻帶內的噪聲功率比-66.6dBm低10 x log (1.23MHz / 39.32MHz)或-15dB (即-81.6dBm)。因為假定噪聲和失真功率相等,雜散功率同樣為-81.6dBm,因此ADC的SFDR指標為-85.6dB,如圖3所示。

綜上所述,本文討論了欠采樣接收機中最重要的系統級參數,并給出了計算FS、SSNF、SNR、SFDR的方法,為合理選擇ADC提供參考。Maxim的MAX19586是以上欠采樣接收機設計中的最佳選擇。

責任編輯:gt

聲明:本文內容及配圖由入駐作者撰寫或者入駐合作網站授權轉載。文章觀點僅代表作者本人,不代表電子發燒友網立場。文章及其配圖僅供工程師學習之用,如有內容侵權或者其他違規問題,請聯系本站處理。 舉報投訴
  • 轉換器
    +關注

    關注

    27

    文章

    8703

    瀏覽量

    147186
  • 接收機
    +關注

    關注

    8

    文章

    1181

    瀏覽量

    53478
  • 混頻器
    +關注

    關注

    10

    文章

    679

    瀏覽量

    45691
收藏 人收藏

    評論

    相關推薦

    數模和模數轉換器

    數模和模數轉換器數模和模數轉換器能將模擬量轉換為數字量的電路稱為模數轉換器,簡稱A/D轉換器或ADC;能將數字量
    發表于 09-16 15:59

    AD9690BCPZ-500模數轉換器(ADC)

    是一款14位、1 GSPS模數轉換器(ADC)。 該器件內置片內緩沖和采樣保持電路,專門針對低功耗、小尺寸和易用性而設計。 該器件設計用于高達2 GHz的寬帶模擬信號采樣。 AD9690針對寬輸入帶寬
    發表于 06-05 14:33

    AD9690BCPZ-500 14位 1 GSPS模數轉換器(ADC)

    AD9690BCPZ-500 AD9690是一款14位、1 GSPS模數轉換器(ADC)。 該器件內置片內緩沖和采樣保持電路,專門針對低功耗、小尺寸和易用性而設計。 該器件設計用于高達2 GHz的寬帶模擬信號采樣
    發表于 06-05 14:44

    AD9445BSVZ-105模數轉換器

    AD9445BSVZ-105是一款14位單芯片采樣模數轉換器(ADC),內置一個片內IF采樣保持電路,專門針對低功耗、小尺寸和易用性進行了優化。該產品的轉換速率最高可達105 MSPS,且針對多載波、多模式接收機
    發表于 10-31 10:11

    AD9444BSVZ-80模數轉換器

    AD9444BSVZ-80是一款14位單芯片采樣模數轉換器(ADC),內置一個片內采樣保持電路,專門針對低功耗、小尺寸和易用性進行了優化。該產品的轉換速率最高可達80 MSPS,且針對多載波、多模式接收機進行優化,如蜂窩
    發表于 11-01 10:02

    AD6645ASVZ-105模數轉換器

    AD6645ASVZ-105是一款高速、高性能、14位單芯片模數轉換器。芯片上集成了全部必需功能,包括采樣保持(T/H)和基準電壓源,可提供完整的信號轉換解決方案。該器件提供CMOS兼容型數字輸出。它是
    發表于 11-02 10:13

    AD6644ASTZ-40模數轉換器

    AD6644ASTZ-40是一款高速、高性能、14位單芯片模數轉換器(ADC)。芯片上集成了全部必需功能,包括采樣保持(TH)和基準電壓源,可提供完整的信號轉換解決方案。該器件提供CMOS兼容型數字輸出。它是
    發表于 11-02 14:44

    AD9691BCPZ-1250模數轉換器現貨

    , AD9691BCPZ-1250是一款雙通道、14位、1.25 GSPS模數轉換器(ADC)。 該器件內置片內緩沖和采樣保持電路,專門針對低功耗、小尺寸和易用性而設計。 該器件設計用于高達1.5 GHz的寬帶
    發表于 11-09 10:09

    AD9467BCPZ-200模數轉換器現貨

    AD9467BCPZ-200是一款16位、單芯片、中頻(IF)采樣模數轉換器(ADC),針對高性能、寬帶寬和易用性而優化。這款產品以250 MSPS的轉換速率工作,設計用于要求高動態范圍的無線
    發表于 11-09 14:49

    AD9627ABCPZ-105模數轉換器現貨

    AD9627ABCPZ-105模數轉換器產品介紹AD9627ABCPZ-105詢價熱線AD9627ABCPZ-105現貨AD9627ABCPZ-105代理王先生 深圳市首質誠科技有限公司
    發表于 11-14 10:02

    AD9627ABCPZ-125模數轉換器現貨

    AD9627ABCPZ-125模數轉換器產品介紹AD9627ABCPZ-125詢價熱線AD9627ABCPZ-125現貨AD9627ABCPZ-125代理王先生 深圳市首質誠科技有限公司
    發表于 11-14 10:05

    AD9691BCPZ-1250模數轉換器

    , AD9691BCPZ-1250是一款雙通道、14位、1.25 GSPS模數轉換器(ADC)。 該器件內置片內緩沖和采樣保持電路,專門針對低功耗、小尺寸和易用性而設計。 該器件設計用于高達1.5 GHz的寬帶
    發表于 05-15 11:50

    電流積分模數轉換器(ADC),什么是電流積分模數轉換器(AD

    電流積分模數轉換器(ADC),什么是電流積分模數轉換器(ADC) 模數轉換器(Analog to digital Converter,簡稱ADC)是模擬與數字世界的接口,為了適應計算機、通
    發表于 03-24 13:31 ?3170次閱讀

    模數轉換器SC2245-10在寬帶通信接收機中的應用優勢

    寬帶接收機設計需要采用外差體系結構,以便在有干擾或者阻塞信號的情況下獲得最佳靈敏度。其中在模數轉換器(ADC)選型中,IF頻率、接收機模擬功率增益、信號帶寬和ADC采樣時鐘頻率是通信系
    發表于 04-04 11:23 ?384次閱讀

    模數轉換器的技術參數詳解

    模數轉換器(ADC,Analog-to-Digital Converter)作為電子系統中的重要組成部分,負責將連續的模擬信號轉換為離散的數字信號,以供數字系統進行處理和分析模數轉換器
    的頭像 發表于 05-21 16:06 ?1402次閱讀
    主站蜘蛛池模板: 亚洲美女啪啪| 欧美一级免费观看| 美女被免费视频网站九色| 一级黄色录像毛片| 亚洲www| 久久精品国产2020观看福利色| 一级视频在线免费观看| 正在播放欧美| 中文字幕一区在线| 天堂中文字幕在线| 高清国产一区二区三区| 国产精品成人一区二区三区| 在线成人aa在线看片| 狠狠要| 成人精品福利| 亚洲福利一区| 欧美日韩一区二区三区视频在线观看| 亚洲三级色| 日本免费不卡一区| 欧美成人午夜| www.最色| 毛片污| 亚洲国产高清人在线| 国产三级网站在线观看| 91久久福利国产成人精品| 香蕉视频啪啪| 亚洲午夜影视| 男男gay高h文| 精品综合久久88色鬼首页| 国产精品网站在线进入| 天天色色网| 天天射天| 最新色站| 欧美黄色三级视频| 国产精品午夜在线观看| 特级毛片网站| 天天爽夜夜爽夜夜爽精品视频| 狠狠色色综合网站| 国产精品久久新婚兰兰| 27pao强力打造高清免费高| 嫩草影院国产|