在线观看www成人影院-在线观看www日本免费网站-在线观看www视频-在线观看操-欧美18在线-欧美1级

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內(nèi)不再提示

基于VIVADO的PCIE IP的使用

麻辣軟硬件 ? 來源:CSDN技術(shù)社區(qū) ? 作者:朽月 ? 2021-08-09 16:22 ? 次閱讀

基于VIVADO的PCIE IP的使用

項目簡述

上一篇內(nèi)容我們已經(jīng)對PCIE協(xié)議進行了粗略的講解。那么不明白具體的PCIE協(xié)議,我們就不能在FPGA中使用PCIE來進行高速數(shù)據(jù)傳輸了嗎?答案是否定的。因為Xilinx官方給我們提供了完善的PCIE IP,基于這些IP我們設置不需要知道TLP包的組包原理我們便可以把PCIE使用起來。

這篇博客我們主要把FPGA作為endpoint來進行講解,當然也對作為root port進行簡單的描述。我們使用的主要IP是XDMA,主要參考資料是米聯(lián)客。如果對IP的使用感覺到疑惑可以參考米聯(lián)客的資料

因為手頭上硬件條件不夠,沒辦法進行下板測試,我們主要進行介紹IP的定制和Block Design的搭建。

XDMA IP的定制

為什么使用XDMA IP而不使用我們前面介紹的PCIE IP,因為前面介紹的IP需要我們自己構(gòu)建TLP包,還有分散收集策略,基于該IP使用起來PCIE還是有點困難。但是XDMA就特別簡單了,他不需要FPGA設計者熟悉PCIE協(xié)議,直接將PCIE協(xié)議轉(zhuǎn)換成AXI4與AXI_Lite協(xié)議,可以直接對DDR進行操作。

XDMA內(nèi)部的分散收集操作、TLP組包、DMA操作等等進行了完整的封裝。我們可以把XDMA IP看成我們經(jīng)常使用的ZYNQ IP,他的BAR空間被AXI_Lite總線進行讀寫操作用于寄存器的配置,AXI總線用于大數(shù)據(jù)的傳輸直接與DDR對接。

XDMA的內(nèi)部額框圖如下:

550679e6-f872-11eb-9bcf-12bb97331649.png

對XDMA的內(nèi)部描述如下:

1、AXI4、 AXI4-Stream,必須選擇其中一個,用來數(shù)據(jù)傳輸

2、 AXI4-Lite Master,可選,用來實現(xiàn)PCIE BAR 地址到 AXI4-Lite 寄存器地址的映射,可用來讀寫用戶邏輯寄存器

3、 AXI4-Lite Slave,可選,用來將XDMA 內(nèi)部寄存器開放給用戶邏輯,用戶邏輯可以通過此接口訪問 XDMA內(nèi)部寄存器,不會映射到BAR

4、AXI4 Bypass 接口,可選,用來實現(xiàn)PCIE 直通用戶邏輯訪問,可用于低延遲數(shù)據(jù)傳輸

首先選擇XDMA IP如下:

5814d632-f872-11eb-9bcf-12bb97331649.png

雙擊點開該IP的配置:

1、該IP是作為Endpoint來進行PCIE操作的

2、IP定制的模式是高級,這樣一來可供選擇的IP定制選項就會增多

3、PCIE硬核的位置,這里我們的芯片只有一個硬核,所以這里默認即可

4、lane的個數(shù),與開發(fā)板相對應,這里選擇2個

5、XDMA將PCIE轉(zhuǎn)換成AXI協(xié)議,這個就是AXI協(xié)議的位寬

6、該片子的高速串行接口是GTP口,支持PCIE Gen1 Gen2協(xié)議,速度分別是2.5GT/s 5GT/s,這里選擇最大速度5 GT/s

7、PCIE參考時鐘的頻率,與板子的時鐘情況有關(guān),這里是100MHz

8、AXI總線的時鐘頻率,這里我們選擇125MHz

9、這里我們直接將PCIE協(xié)議轉(zhuǎn)換成AXI協(xié)議,而不選擇AXI Stream協(xié)議,簡化我們的操作

1、廠商ID,專屬于Xilinx的PCIE的ID,是固定的。

2、設備ID,與廠商ID一起指明數(shù)據(jù)的類型,被使用選擇PCIE上位機的軟件驅(qū)動。

3、版本ID,指明使用該PCIE IP進行設置的版本

4、子廠商ID,用來更近一步的區(qū)分Xilinx旗下的廠商

5、子系統(tǒng)ID,用來識別板卡的的ID

6、PCIE在實驗中承擔的角色,這里我們選擇默認即可

1、首先使能 PCIE to AXI Lite Master Interface ,這樣可以在主機一側(cè)通過PCIE 來訪問用戶邏輯側(cè)寄存器或者其他AXI4-Lite 總線設備

2、主機側(cè)PCIE BAR 地址與用戶邏輯側(cè)地址是不一樣的,這個設置就是進行BAR 地址到AXI 地址的轉(zhuǎn)換,比如主機一側(cè) BAR 地址為0, IP 里面轉(zhuǎn)換設置為 0x80000000,則主機訪問 BAR 地址 0 轉(zhuǎn)換到AXI LIte 總線地址就是0x80000000,這點的理解特別重要

3、選擇64bit 使能

4、用來實現(xiàn)PCIE 直通用戶邏輯訪問,可用于低延遲數(shù)據(jù)傳輸,這里不選擇。

1、選擇消息中斷,因為下面的工程中使用了2個中斷,所以這里我們選擇2

2、引腳中斷,這里選不選擇意義不大

其余的默認設置即可。

1、2、Number of DMA Read Channel(H2C)和Number of DMA Write Channel(C2H)通道數(shù),對于PCIE2.0 來說最大 只能選擇 2,也就是 XDMA 可以提供最多兩個獨立的寫通道和兩個獨立的讀通道,獨立的通道對于實際應用中 有很大的作用,在帶寬允許的前提前,一個PCIE 可以實現(xiàn)多種不同的傳輸功能,并且互不影響。這里我們選擇1。

其余的默認即可。

這里我們不共享任何邏輯。

經(jīng)過上面的設置,我們已經(jīng)定制了常規(guī)的XDMA IP,接下來講解常用的Block Design設計。

PCIE Endpoint的工程框圖

這里我們使用米聯(lián)客中的一個例子,個人認為這是上面最難的例子了,涉及到了XDMA中斷的使用。(這里只做粗略介紹,想詳細學習的還是得看米聯(lián)客官方的資料)

本例子主要講述基于 PCIE XDMA IP 實現(xiàn)的一個圖像傳輸應用,圖像的數(shù)據(jù)流控制主要用到了 VDMA IP。整個項目的框圖如下:

5b664abe-f872-11eb-9bcf-12bb97331649.png

由上圖可以看出,圖像數(shù)據(jù)是由 PC 端產(chǎn)生,然后用過 XDMA 傳輸?shù)?ZYNQ 的 DDR3(通過 HP 接口),數(shù)據(jù)再經(jīng)過一個 MM2S 的 VDMA 從 ZYNQ 的 DDR(通過 HP 接口)讀出到 AXIS 接口,經(jīng)過 AXIS to VIDEO 轉(zhuǎn)換到視頻時序,可以做視頻處理,之后再經(jīng)過 VIDEO to AXIS 轉(zhuǎn)換到 AXIS 接口,經(jīng)過 MM2S 的 VDMA 存入 DDR, XDMA再從 DDR 將圖像數(shù)據(jù)讀出到底 PC。這里面實際上包含了兩條傳輸路徑,一條是 PCIE 到視頻,一條是視頻到 PCIE,一個工程,兩個操作例子,很有參考意義。

從上面的工程我們可以學到,F(xiàn)PGA 端主要實現(xiàn)如下功能

1、 XDMA 與 DDR 數(shù)據(jù)通信

2、 VDMA 實現(xiàn)視頻數(shù)據(jù)搬運

3、 可編程 VTC(Video Timing Control)模塊,提供視頻時序功能

4、 AXIS to Video 模塊,實現(xiàn) axis 到視頻時序的轉(zhuǎn)換

5、 圖像處理模塊,用戶可自定義圖像處理功能,例程中實現(xiàn)彩色圖像的飽和度調(diào)整算法

6、 Video to AXIS 模塊,實現(xiàn)視頻時序到 AXIS 的轉(zhuǎn)換

7、 用戶邏輯寄存器模塊,可橋接到 XDMA,實現(xiàn)上位機通過 XDMA 對 FPGA 的寄存器控制

8、 讀取本地圖像生成圖像傳輸鏈表

9、 通過 VDMA 的 MM2S 中斷來從 WIN64 傳輸圖像到 FPGA DDR

10、通過 VDMA 的 S2MM 中斷來從 FPGA DDR 獲取圖像數(shù)據(jù),這些中斷是經(jīng)過XDMA傳輸?shù)缴衔粰C

關(guān)于可以學到的XDMA部分我們已經(jīng)加粗。

項目的Block Design設計圖如下:

5bcc4c60-f872-11eb-9bcf-12bb97331649.png

這里主要介紹一下XDMA在上面的Block Design設計中起到的作用。

1、使用PCIE轉(zhuǎn)AXI的總線將圖像數(shù)據(jù)存儲到DDR、將DDR中的數(shù)據(jù)搬移到DDR中

2、通過AXI_Lite接口來配置兩個VDMA的IP,使其能夠正常工作起來,配置數(shù)據(jù)是PC機發(fā)送來的數(shù)據(jù)

3、通過AXI_Lite接口來配置Bram,通過這個ram來與PC機進行一定的數(shù)據(jù)交互,解決圖像斷幀的現(xiàn)象

4、通過兩個VDMA的中斷信號使得XDMA產(chǎn)生中斷信號,告訴PC機進行一定的處理

上面的Block Design的設計,我們只講解了XDMA的作用,至于VDMA的作用,這里不再講解,因為個人認為VDMA IP還是有點雞肋,因為需要進行配置、數(shù)據(jù)也需要上游模塊主動進行讀取寫入。這個完全可以用自定義的AXI IP來代替。

如果真把上面的流程搞明白了,那么可以熟練的實現(xiàn)FPGA開發(fā)板通過XDMA與PC機之間的通信。可以熟練掌握PCIE的使用。但是,上面的使用需要經(jīng)過上位機的配合,至于上位機的書寫,我沒有掌握的太好,就不多加解釋,這個例子在米聯(lián)客的PCIE教程中有,同學們可以去學習。

PCIE IP的定制

上面我們已經(jīng)講解了PCIE作為endpoint如何進行配置與Block Design的搭建。接下來,我們講解PCIE作為rootpoint如何來進行PCIE的配置與Block Design的設置。

首先點擊PCIE IP核:

1、這里選擇root port

2、選擇開發(fā)板上的時鐘100MHz

1、這里選擇硬核PCIE所在的位置

2、選擇PCIE的lane的個數(shù)為2個

3、選擇PCIE的通信速度為5GT/s

1、廠商ID,專屬于Xilinx的PCIE的ID,是固定的。

2、設備ID,與廠商ID一起指明數(shù)據(jù)的類型,被使用選擇PCIE上位機的軟件驅(qū)動。

3、版本ID,指明使用該PCIE IP進行設置的版本

4、子廠商ID,用來更近一步的區(qū)分Xilinx旗下的廠商

5、子系統(tǒng)ID,用來識別板卡的的ID

6、PCIE在實驗中承擔的角色,這里我們選擇默認即可

1、PCIE To AXI的BAR地址空間設置,用于IO的配置空間,也是endpoint to rootport的方向

默認即可

1、2、AXI TO PCIE的BAR空間,也就是rootport to endpoint可以看見的方向。

1、2、AXI總線的最低地址與最高地址

默認即可

默認即可。

PCIE root port的Block Design搭建

1、是endpoint讀寫rootport的數(shù)據(jù)通路

2、是rootport讀寫endpoint的數(shù)據(jù)通路

上面Block design的搭建其實我一直不明白centerDMA Ip的作用,也沒真正下板實現(xiàn)過,這里也就不多說了。因為FPGA作為rootport來使用,本身就很少見。

上面的內(nèi)容,我們主要介紹了VIVADO中PCIE IP的使用,介紹的比較粗略。尤其是第一個很常用,想進一步了解的同學可以找一找原本的資料,這里我只是介紹了自己的想法。

參考文獻

[1]、V3學院

[2]、米聯(lián)客

本文轉(zhuǎn)自:https://blog.csdn.net/zhangningning1996

本文內(nèi)容僅代表作者觀點,不代表平臺觀點。

如有任何異議,歡迎聯(lián)系我們。

編輯:jq

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學習之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • FPGA
    +關(guān)注

    關(guān)注

    1629

    文章

    21736

    瀏覽量

    603419
  • PCIe
    +關(guān)注

    關(guān)注

    15

    文章

    1239

    瀏覽量

    82658
  • dma
    dma
    +關(guān)注

    關(guān)注

    3

    文章

    561

    瀏覽量

    100587

原文標題:基于FPGA的PCIE設計(2)

文章出處:【微信號:VOSDeveloper,微信公眾號:麻辣軟硬件】歡迎添加關(guān)注!文章轉(zhuǎn)載請注明出處。

收藏 人收藏

    評論

    相關(guān)推薦

    AMD Vivado Design Suite 2024.2全新推出

    AMD Vivado Design Suite 2024.2 全新推出,使用 AMD Versal Adaptive SoC 進行設計的重大改進。此版本為 AMD Versal 自適應 SoC
    的頭像 發(fā)表于 11-22 13:54 ?264次閱讀

    vivado導入舊版本的項目,IP核心被鎖。

    vivado導入其他版本的項目的時候,IP核被鎖,無法解開,請問該如何解決。 使用軟件:vivado 2019.2 導入項目使用版本:vivado 2018
    發(fā)表于 11-08 21:29

    Vivado中FFT IP核的使用教程

    本文介紹了Vidado中FFT IP核的使用,具體內(nèi)容為:調(diào)用IP核>>配置界面介紹>>IP核端口介紹>>MATLAB生成測試數(shù)據(jù)>>測試verilogHDL>>TestBench仿真>>結(jié)果驗證>>FFT運算。
    的頭像 發(fā)表于 11-06 09:51 ?861次閱讀
    <b class='flag-5'>Vivado</b>中FFT <b class='flag-5'>IP</b>核的使用教程

    Cadence展示完整的PCIe 7.0 IP解決方案

    十多年來,Cadence 對 PCIe 技術(shù)的堅定承諾和支持,在業(yè)界有目共睹。我們深知強大 PCIe 生態(tài)系統(tǒng)的重要性,并感謝 PCI-SIG 提供的平臺。在 PCI-SIG 開發(fā)者大會迎來 32 周年之際,Cadence 宣布面向 HPC/AI 市場推出完整的
    的頭像 發(fā)表于 08-29 09:14 ?533次閱讀
    Cadence展示完整的<b class='flag-5'>PCIe</b> 7.0 <b class='flag-5'>IP</b>解決方案

    新思科技PCIe 7.0驗證IP(VIP)的特性

    在近期的博文《新思科技率先推出PCIe 7.0 IP解決方案,加速HPC和AI等萬億參數(shù)領域的芯片設計》中,新思科技宣布推出綜合全面的PCIe Express Gen 7(PCIe 7
    的頭像 發(fā)表于 07-24 10:11 ?700次閱讀
    新思科技<b class='flag-5'>PCIe</b> 7.0驗證<b class='flag-5'>IP</b>(VIP)的特性

    PCIe插槽竟然能玩出花樣?多個最新PCIe擴展硬盤方式!#PCIe擴展 #PCIe #硬盤盒

    硬盤PCIe
    ICY DOCK硬盤盒
    發(fā)布于 :2024年07月11日 17:21:28

    新思科技推出業(yè)界首款PCIe 7.0 IP解決方案

    PCIe 7.0 IP解決方案,加速萬億參數(shù)領域的芯片設計 新思科技推出業(yè)界首款完整的PCIe 7.0 IP解決
    的頭像 發(fā)表于 06-29 15:13 ?632次閱讀

    新思科技推出業(yè)界首款PCIe 7.0 IP解決方案

    新思科技(Synopsys)近日宣布,推出業(yè)界首款完整的PCIe 7.0 IP解決方案,包括控制器、IDE安全模塊、PHY和驗證IP。該解決方案可以助力芯片制造商滿足計算密集型AI工作負載在傳輸海量
    的頭像 發(fā)表于 06-25 09:46 ?509次閱讀

    FPGA的PCIE接口應用需要注意哪些問題

    之間傳輸時可能會受到衰減、反射、串擾等問題的影響,從而影響性能和可靠性。 PCIe IP核和設計優(yōu)化 : 使用的PCIe IP核可能有其自身的性能限制,而設計中的數(shù)據(jù)路徑優(yōu)化程度也會
    發(fā)表于 05-27 16:17

    AMD Versal? Adaptive SoC CPM PCIE PIO EP設計CED示例

    本文可讓開發(fā)者們看懂 AMD Vivado Design Tool 2023.2 中的“AMD Versal Adaptive SoC CPM PCIE PIO EP 設計”CED 示例。?
    的頭像 發(fā)表于 05-10 09:39 ?590次閱讀
    AMD Versal? Adaptive SoC CPM <b class='flag-5'>PCIE</b> PIO EP設計CED示例

    如何利用Tcl腳本在Manage IP方式下實現(xiàn)對IP的高效管理

    Vivado下,有兩種方式管理IP。一種是創(chuàng)建FPGA工程之后,在當前工程中選中IP Catalog,生成所需IP,這時相應的IP會被自動
    的頭像 發(fā)表于 04-22 12:22 ?824次閱讀
    如何利用Tcl腳本在Manage <b class='flag-5'>IP</b>方式下實現(xiàn)對<b class='flag-5'>IP</b>的高效管理

    高性能NVMe主機控制器,Xilinx FPGA PCIe 3

    NVMe Host Controller IP1介紹NVMe Host Controller IP可以連接高速存儲PCIe SSD,無需CPU和外部存儲器,自動加速處理所有的NVMe協(xié)議命令,具備
    發(fā)表于 04-20 14:41

    基于安路PCIe SGDMA高速數(shù)據(jù)傳輸方案

    安路科技提供基于PCIe 硬核控制器開發(fā)的SGDMA IP。SGDMA可作為一個PCIe2AXI4系列接口的橋或者一個高性能DMA使用。
    的頭像 發(fā)表于 04-08 14:29 ?667次閱讀
    基于安路<b class='flag-5'>PCIe</b> SGDMA高速數(shù)據(jù)傳輸方案

    PCIe可以添加哪些定位手段?PCIe需要的debug設計

    如圖所示,PCIe IP作為endpoint與RC對接,用戶實現(xiàn)了應用邏輯,與PCIe IP進行交互,交互信號中data格式為TLP報文格式,且交互信號包含相應的控制信號,例如
    的頭像 發(fā)表于 02-26 18:19 ?1355次閱讀

    如何禁止vivado自動生成 bufg

    操作: 打開Vivado工程,并進入項目導航器窗口。 選擇下方的"IP"選項卡,展開"Clocking"選項。在這
    的頭像 發(fā)表于 01-05 14:31 ?2188次閱讀
    主站蜘蛛池模板: 快播久久| se在线播放| 午夜8050| 手机在线完整视频免费观看| 99久久综合国产精品免费| 日韩理论电影2021第1页| 艹逼视频免费| 西西人体44renti大胆亚洲| 亚洲成人观看| 国产图片区| 成人午夜免费视频毛片| 成人一级毛片| 国内一级毛片| 国产成人精品影视| 午夜乩伦| 91激情| 黄网站观看| 人与禽性视频77777| 天天天狠天天透天天制色| 性过程很黄的小说男男| 欧美视频区| 久久国产午夜精品理论片34页| 正在播放国产乱子伦视频| 狠狠狠狠狠狠狠狠| 成人剧场| 色在线免费视频| 天天视频观看| 老熟女毛片| 国产一级特黄aa大片免费| 中国高清色视频www| 色老头在线视频| 手机看片日韩在线| 中日韩精品视频在线观看| 国产或人精品日本亚洲77美色| 2021久久精品国产99国产精品| 色综合天天色综合| 手机成人在线视频| 亚洲国产成人精彩精品| 夜夜爽毛片| a黄网站| 永久在线观看视频|