在线观看www成人影院-在线观看www日本免费网站-在线观看www视频-在线观看操-欧美18在线-欧美1级

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫(xiě)文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

關(guān)于FPGA設(shè)計(jì)的幾項(xiàng)重要原則

C29F_xilinx_inc ? 來(lái)源:賽靈思 ? 作者:賽靈思 ? 2022-02-16 16:21 ? 次閱讀

面積通常指一個(gè)設(shè)計(jì)消耗FPGA/CPLD的邏輯資源的數(shù)量,通常用可消耗的FF(觸發(fā)器)和LUT(查找表)來(lái)衡量。速度指設(shè)計(jì)在芯片上穩(wěn)定運(yùn)行所能達(dá)到的最高頻率,這個(gè)頻率由設(shè)計(jì)的時(shí)序狀況來(lái)決定,以及設(shè)計(jì)滿足的時(shí)鐘要求:PAD to PAD time 、Clock Setup Time、Clock Hold Time、Clock-to-Output Delay等眾多時(shí)序特征量密切相關(guān),具體示意圖如下圖所示:

pYYBAGIMpFmAQ6CkAAB6msrfeKQ093.png

要求同時(shí)具備設(shè)計(jì)面積最小、運(yùn)行頻率最高是不現(xiàn)實(shí)的。更科學(xué)的設(shè)計(jì)目標(biāo)應(yīng)該是在滿足設(shè)計(jì)時(shí)序要求(包括對(duì)設(shè)計(jì)頻率要求)的前提下,占用最小的芯片面積。或者在所規(guī)定的面積下,使設(shè)計(jì)的時(shí)序余量更大、頻率跑得更高。這兩種目標(biāo)充分體現(xiàn)了面積和速度的平衡思想。

作為矛盾的兩個(gè)組成部分,面積和速度的地位是不一樣的。相比之下,滿足時(shí)序、工作頻率的要求更重要一些,當(dāng)兩者沖突時(shí),采用速度優(yōu)先的準(zhǔn)則。

02. 硬件和系統(tǒng)原則

硬件原則主要針對(duì)HDL代碼編寫(xiě)而言:Verilog是采用了C語(yǔ)言形式的硬件的抽象,它的本質(zhì)作用在于描述硬件;它的最終實(shí)現(xiàn)結(jié)果是芯片內(nèi)部的實(shí)際電路。所以評(píng)判一段HDL代碼優(yōu)劣的最終標(biāo)準(zhǔn)是:其描述并實(shí)現(xiàn)的硬件電路性能,包括面積和速度兩個(gè)方面。

評(píng)價(jià)一個(gè)設(shè)計(jì)的代碼水平較高,僅僅是說(shuō)這個(gè)設(shè)計(jì)是由硬件向HDL代碼這種表現(xiàn)形式的轉(zhuǎn)換更加流暢、合理。而一個(gè)設(shè)計(jì)最終性能,在更大程度上取決于設(shè)計(jì)工程師所構(gòu)想的硬件實(shí)現(xiàn)方案的效率以及合理性。(HDL代碼僅僅是硬件設(shè)計(jì)的表達(dá)形式之一)。

初學(xué)者片面追求代碼的整潔、簡(jiǎn)短是錯(cuò)誤的,是與HDL的標(biāo)準(zhǔn)背道而馳的。正確的編碼方法首先要做到對(duì)所需實(shí)現(xiàn)的硬件電路胸有成竹,對(duì)該部分的硬件的結(jié)構(gòu)和連接十分清晰,然后再用適當(dāng)?shù)腍DL語(yǔ)句表達(dá)出來(lái)即可。

系統(tǒng)原則包含兩個(gè)層次的含義:更高層面上看,是一個(gè)硬件系統(tǒng),一塊單板如何進(jìn)行模塊劃分和任務(wù)分配、什么樣的算法和功能適合放在FPGA里面實(shí)現(xiàn)、什么樣的算法和功能適合放在DSP/CPU里面實(shí)現(xiàn)、以及FPGA的規(guī)模估算數(shù)據(jù)接口設(shè)計(jì)等。具體到FPGA設(shè)計(jì)就要對(duì)設(shè)計(jì)的全局有個(gè)宏觀上的合理安排,比如時(shí)鐘域、模塊復(fù)用、約束、面積、速度等問(wèn)題,在系統(tǒng)上模塊的優(yōu)化最為重要。

一般來(lái)說(shuō)實(shí)時(shí)性要求高,頻率快的功能模塊適合FPGA實(shí)現(xiàn)。而FPGA和CPLD相比,更適合實(shí)現(xiàn)規(guī)模較大、頻率較高、寄存器較多的設(shè)計(jì)。使用FPGA/CPLD設(shè)計(jì)時(shí),應(yīng)該對(duì)芯片內(nèi)部的各種底層硬件資源和可用的設(shè)計(jì)資源有一個(gè)較深刻的認(rèn)識(shí)。

03. 同步設(shè)計(jì)原則

異步電路的邏輯核心是用組合邏輯電路實(shí)現(xiàn),比如異步的FIFO/RAM讀寫(xiě)信號(hào),地址譯碼等電路。電路的主要信號(hào)、輸出信號(hào)等并不依賴于任何一個(gè)時(shí)鐘性信號(hào),不是由時(shí)鐘信號(hào)驅(qū)動(dòng)FF產(chǎn)生的。異步時(shí)序電路的最大缺點(diǎn)是容易產(chǎn)生毛刺,毛刺產(chǎn)生的機(jī)理主要有爭(zhēng)和冒險(xiǎn)導(dǎo)致毛刺、組合延時(shí)和布線延時(shí)不平衡導(dǎo)致譯碼輸出毛刺以及線間的信號(hào)耦合導(dǎo)致毛刺。具體如下圖所示:

pYYBAGIMpFuAYQiFAAFrAEeKxa8235.png

同步時(shí)序電路的核心邏輯是用各種各樣的觸發(fā)器實(shí)現(xiàn),電路的主要信號(hào)、輸出信號(hào)都是由某個(gè)時(shí)鐘沿驅(qū)動(dòng)觸發(fā)器產(chǎn)生出來(lái)的。同步時(shí)序電路可以很好的避免毛刺。

同步時(shí)序電路的延時(shí)一般是通過(guò)時(shí)序控制完成的,換句話說(shuō),同步時(shí)序電路的延時(shí)被當(dāng)做一個(gè)電路邏輯來(lái)設(shè)計(jì)。對(duì)于比較大的和特殊定時(shí)要求的延時(shí),一般用高速時(shí)鐘產(chǎn)生一個(gè)計(jì)數(shù)器,通過(guò)計(jì)數(shù)器的計(jì)數(shù)控制延遲;對(duì)于比較小的延時(shí),可以用D觸發(fā)器打一下,這種做法不僅僅使信號(hào)延時(shí)了一個(gè)時(shí)鐘周期,而且完成了信號(hào)與時(shí)鐘的初次同步,在輸入信號(hào)采樣和增加時(shí)序約束余量中使用。

同步時(shí)序電路的時(shí)鐘如何產(chǎn)生?時(shí)鐘的質(zhì)量和穩(wěn)定性直接決定著同步時(shí)序電路的性能。輸入信號(hào)的同步時(shí)序電路要求對(duì)輸入信號(hào)進(jìn)行同步化,如果輸入數(shù)據(jù)的節(jié)拍和本級(jí)芯片的處理時(shí)鐘同頻,并且建立保持時(shí)間匹配,可以直接用本級(jí)芯片的主時(shí)鐘對(duì)輸入數(shù)據(jù)寄存器采樣,完成輸入數(shù)據(jù)的同步化。如果輸入數(shù)據(jù)和本級(jí)芯片的處理時(shí)鐘是異步的,特別是頻率不匹配的時(shí)候,則要用處理時(shí)鐘對(duì)輸入數(shù)據(jù)做兩次寄存器采樣,才能完成輸入數(shù)據(jù)的同步化。

是不是定義為Reg型,就一定綜合成寄存器,并且是同步時(shí)序電路呢?答案是否定的。Verilog中最常用的兩種數(shù)據(jù)類型Wire和Reg,一般來(lái)說(shuō),Wire型指定輸數(shù)據(jù)和網(wǎng)線通過(guò)組合邏輯實(shí)現(xiàn),而reg型指定的數(shù)據(jù)不一定就是用寄存器實(shí)現(xiàn)。

04. 乒乓操作及串并轉(zhuǎn)換設(shè)計(jì)

“ 乒乓操作 ”是一個(gè)常常應(yīng)用于數(shù)據(jù)流控制的處理技巧。乒乓操作的處理流程為:輸入數(shù)據(jù)流通過(guò)“ 輸入數(shù)據(jù)選擇單元 ”將數(shù)據(jù)流等時(shí)分配到兩個(gè)數(shù)據(jù)緩沖區(qū),數(shù)據(jù)緩沖模塊可以為任何存儲(chǔ)模塊,比較常用的存儲(chǔ)單元為雙口 RAM(DPRAM) 、單口 RAM(SPRAM) 、 FIFO 等。

在第一個(gè)緩沖周期,將輸入的數(shù)據(jù)流緩存到“ 數(shù)據(jù)緩沖模塊 1”;在第 2 個(gè)緩沖周期,通過(guò)“ 輸入數(shù)據(jù)選擇單元 ”的切換,將輸入的數(shù)據(jù)流緩存到“ 數(shù)據(jù)緩沖模塊 2”,同時(shí)將“ 數(shù)據(jù)緩沖模塊 1”緩存的第 1 個(gè)周期數(shù)據(jù)通過(guò)“ 輸入數(shù)據(jù)選擇單元 ”的選擇,送到“ 數(shù)據(jù)流運(yùn)算處理模塊 ”進(jìn)行運(yùn)算處理;在第 3 個(gè)緩沖周期通過(guò)“ 輸入數(shù)據(jù)選擇單元 ”的再次切換,將輸入的數(shù)據(jù)流緩存到“ 數(shù)據(jù)緩沖模塊 1”,同時(shí)將“ 數(shù)據(jù)緩沖模塊 2”緩存的第 2 個(gè)周期的數(shù)據(jù)通過(guò)“ 輸入數(shù)據(jù)選擇單元 ”切換,送到“ 數(shù)據(jù)流運(yùn)算處理模塊 ”進(jìn)行運(yùn)算處理。如此循環(huán)。

pYYBAGIMpF2AUbjDAADIS_rvBFQ518.png

典型的乒乓操作方法

乒乓操作的最大特點(diǎn)是,通過(guò)輸入數(shù)據(jù)選擇單元和輸出數(shù)據(jù)選擇單元進(jìn)行運(yùn)算和處理。把乒乓操作模塊當(dāng)成一個(gè)整體,站在兩端看數(shù)據(jù),輸入數(shù)據(jù)和輸出數(shù)據(jù)流都是連續(xù)不斷的,沒(méi)有任何停頓,因此非常適合對(duì)數(shù)據(jù)流進(jìn)行流水線式處理。所以乒乓操作常常應(yīng)用于流水線式算法,完成數(shù)據(jù)的無(wú)縫緩沖和處理。另外,巧妙運(yùn)用乒乓操作還可以達(dá)到用低速模塊處理高速數(shù)據(jù)流的效果。如下圖所示:

pYYBAGIMpF6AFRaKAACCfE1Sqy8565.png

從理論上講,如果一個(gè)設(shè)計(jì)時(shí)序余量較大,所能跑的速度遠(yuǎn)遠(yuǎn)高于設(shè)計(jì)要求,那么就通過(guò)功能模塊的復(fù)用來(lái)減少整個(gè)設(shè)計(jì)消耗的芯片面積,這就是用速度的優(yōu)勢(shì)換取面積的節(jié)約。反之,如果一個(gè)設(shè)計(jì)的時(shí)序要求很高,普通方法達(dá)不到設(shè)計(jì)頻率,那么一般可以通過(guò)將數(shù)據(jù)流串并轉(zhuǎn)換,并行復(fù)制多個(gè)操作模塊,對(duì)整個(gè)設(shè)計(jì)采取乒乓操作和串并轉(zhuǎn)換的思想運(yùn)行。

串并轉(zhuǎn)換是 FPGA 設(shè)計(jì)的一個(gè)重要技巧,它是數(shù)據(jù)流處理的常用手段,也是面積與速度互換思想的直接體現(xiàn)。串并轉(zhuǎn)換的實(shí)現(xiàn)方法多種多樣,根據(jù)數(shù)據(jù)的排序和數(shù)量的要求,可以選用寄存器、 RAM 等實(shí)現(xiàn)。

前面在乒乓操作的圖例中,就是通過(guò) FIFO 實(shí)現(xiàn)了數(shù)據(jù)流的串并轉(zhuǎn)換,而且由于使用了 FIFO ,數(shù)據(jù)的緩沖區(qū)可以開(kāi)得很大,對(duì)于數(shù)量比較小的設(shè)計(jì)可以采用寄存器完成串并轉(zhuǎn)換。如無(wú)特殊需求,應(yīng)該用同步時(shí)序設(shè)計(jì)完成串并之間的轉(zhuǎn)換。比如數(shù)據(jù)從串行到并行,數(shù)據(jù)排列順序是高位在前,可以用下面的編碼實(shí)現(xiàn):prl_temp

05. 流水線操作設(shè)計(jì)思想

流水線處理是高速設(shè)計(jì)中的一個(gè)常用設(shè)計(jì)手段。如果某個(gè)設(shè)計(jì)的處理流程分為若干步驟,而且整個(gè)數(shù)據(jù)處理是“ 單流向 ”的,即沒(méi)有反饋或者迭代運(yùn)算,前一個(gè)步驟的輸出是下一個(gè)步驟的輸入,則可以考慮采用流水線設(shè)計(jì)方法來(lái)提高系統(tǒng)的工作頻率。

流水線設(shè)計(jì)的結(jié)構(gòu)示意圖如圖所示。其基本結(jié)構(gòu)為:將適當(dāng)劃分的 n 個(gè)操作步驟單流向串聯(lián)起來(lái)。流水線操作的最大特點(diǎn)和要求是,數(shù)據(jù)流在各個(gè)步驟的處理從時(shí)間上看是連續(xù)的,如果將每個(gè)操作步驟簡(jiǎn)化假設(shè)為通過(guò)一個(gè) D 觸發(fā)器 ( 就是用寄存器打一個(gè)節(jié)拍 ) ,那么流水線操作就類似一個(gè)移位寄存器組,數(shù)據(jù)流依次流經(jīng) D 觸發(fā)器,完成每個(gè)步驟的操作。

poYBAGIMpGKAC5gIAAH-usPKKtk000.png

流水線設(shè)計(jì)的一個(gè)關(guān)鍵在于整個(gè)設(shè)計(jì)時(shí)序的合理安排,要求每個(gè)操作步驟的劃分合理。如果前級(jí)操作時(shí)間恰好等于后級(jí)的操作時(shí)間,設(shè)計(jì)最為簡(jiǎn)單,前級(jí)的輸出直接匯入后級(jí)的輸入即可;如果前級(jí)操作時(shí)間大于后級(jí)的操作時(shí)間,則需要對(duì)前級(jí)的輸出數(shù)據(jù)適當(dāng)緩存才能匯入到后級(jí)輸入端;如果前級(jí)操作時(shí)間恰好小于后級(jí)的操作時(shí)間,則必須通過(guò)復(fù)制邏輯,將數(shù)據(jù)流分流,或者在前級(jí)對(duì)數(shù)據(jù)采用存儲(chǔ)、后處理方式,否則會(huì)造成后級(jí)數(shù)據(jù)溢出。
流水線處理方式之所以頻率較高,是因?yàn)閺?fù)制了處理模塊,它是面積換取速度思想的又一種具體體現(xiàn)。

06. 異步時(shí)鐘處理原則

許多系統(tǒng)要求在同一設(shè)計(jì)內(nèi)采用多時(shí)鐘,最常見(jiàn)的例子是“兩個(gè)異步微處理器之間的接口”或“微處理器和異步通信通道的接口”。由于兩個(gè)時(shí)鐘信號(hào)之間要求一定的建立和保持時(shí)間, 所以上述應(yīng)用引進(jìn)了附加的定時(shí)約束條件, 它們會(huì)要求將某些異步信號(hào)同步化。

pYYBAGIMpGSAY3i3AACTgy3nixs005.png

如果一個(gè)系統(tǒng)中存在多個(gè)獨(dú)立(異步)時(shí)鐘,并且存在多時(shí)鐘域(clock domain)之間的信號(hào)傳輸,那么電路會(huì)出現(xiàn)亞穩(wěn)態(tài)。具體如下圖所示:

poYBAGIMpGaAcR7-AACwNOY_V78880.jpg

在許多應(yīng)用中只將異步信號(hào)同步化還是不夠的,當(dāng)系統(tǒng)中有兩個(gè)或兩個(gè)以上非同源時(shí)鐘的時(shí)候,數(shù)據(jù)的建立和保持時(shí)間很難得到保證,設(shè)計(jì)人員將面臨復(fù)雜的時(shí)間分析問(wèn)題。最好的方法是將所有非同源時(shí)鐘同步化。這時(shí)就需要使用帶使能端的D觸發(fā)器, 并引入一個(gè)高頻時(shí)鐘來(lái)實(shí)現(xiàn)信號(hào)的同步化。具體如下圖所示:

pYYBAGIMpGiAQS1tAADMrTt4iKk094.png

07. 數(shù)據(jù)接口的同步原則

數(shù)據(jù)接口的同步是 FPGA/CPLD 設(shè)計(jì)的一個(gè)常見(jiàn)問(wèn)題,也是一個(gè)重點(diǎn)和難點(diǎn),很多設(shè)計(jì)不穩(wěn)定都是源于數(shù)據(jù)接口的同步有問(wèn)題。輸入、輸出的延時(shí) ( 芯片間、 PCB 布線、一些驅(qū)動(dòng)接口元件的延時(shí)等 ) 不可測(cè),或者有可能變動(dòng)的條件下,如何完成數(shù)據(jù)同步?對(duì)于數(shù)據(jù)的延遲不可測(cè)或變動(dòng),就需要建立同步機(jī)制,可以用一個(gè)同步使能或同步指示信號(hào)。另外,使數(shù)據(jù)通過(guò) RAM 或者 FIFO 的存取,也可以達(dá)到數(shù)據(jù)同步目的。

pYYBAGIMpGmAQMaiAADTwh4h-vY624.png

設(shè)計(jì)數(shù)據(jù)接口同步是否需要添加約束?建議最好添加適當(dāng)?shù)募s束,特別是對(duì)于高速設(shè)計(jì),一定要對(duì)周期、建立、保持時(shí)間等添加相應(yīng)的約束。這里附加約束的作用有兩點(diǎn):提高設(shè)計(jì)的工作頻率,滿足接口數(shù)據(jù)同步要求;獲得正確的時(shí)序分析報(bào)告。

08. 總 結(jié)

數(shù)字系統(tǒng)設(shè)計(jì)應(yīng)該明確如下觀點(diǎn):

1. 無(wú)論是ASIC、FPGA還是DSP,都只是一種實(shí)現(xiàn)手段;

2. 無(wú)論采用哪種HDL或哪種開(kāi)發(fā)工具,都不能單純從語(yǔ)言或工具本身作出評(píng)價(jià);

3. 關(guān)鍵是看應(yīng)用環(huán)境,只有選擇最適合于應(yīng)用的實(shí)現(xiàn)方式和工具才是最好的設(shè)計(jì)方案;

4. 設(shè)計(jì)應(yīng)該注重硬件設(shè)計(jì)本身,只有先有了良好的設(shè)計(jì),才可能有高效的描述和實(shí)現(xiàn)。

5. 數(shù)字模擬電路、HDL語(yǔ)言等知識(shí)和實(shí)際經(jīng)驗(yàn)比了解軟件更重要。比如FPGA一般觸發(fā)器資源豐富,CPLD的組合邏輯資源更加豐富。FPGA/CPLD一般是由底層可編程硬件單元、BRAM、布線資源、可配置IO單元、時(shí)鐘資源等構(gòu)成。

?免責(zé)聲明:本文為網(wǎng)絡(luò)轉(zhuǎn)載文章,轉(zhuǎn)載此文目的在于傳播相關(guān)技術(shù)知識(shí),版權(quán)歸原作者所有,如涉及侵權(quán),請(qǐng)聯(lián)系小編刪除(聯(lián)系郵箱:service@eetrend.com )。

審核編輯:符乾江

聲明:本文內(nèi)容及配圖由入駐作者撰寫(xiě)或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問(wèn)題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
  • FPGA
    +關(guān)注

    關(guān)注

    1629

    文章

    21753

    瀏覽量

    604194
  • 設(shè)計(jì)
    +關(guān)注

    關(guān)注

    4

    文章

    818

    瀏覽量

    69911
收藏 人收藏

    評(píng)論

    相關(guān)推薦

    詳解SMT工藝的五球原則

    SMT(表面貼裝技術(shù))工藝中的五球原則,是工程師在選擇焊膏時(shí)的一個(gè)重要指導(dǎo)原則,它確保了焊接的可靠性和質(zhì)量。以下是對(duì)五球原則的詳細(xì)解釋:
    的頭像 發(fā)表于 12-04 09:11 ?187次閱讀
    詳解SMT工藝的五球<b class='flag-5'>原則</b>

    淺析FPGA重要用途

    FPGA 允許在單個(gè)芯片中實(shí)現(xiàn)大量數(shù)字邏輯,其運(yùn)行速度相對(duì)較高,并且只需很少或不需要在 CPU 內(nèi)核上運(yùn)行的傳統(tǒng)順序程序即可完成其工作。
    的頭像 發(fā)表于 11-05 15:49 ?1378次閱讀
    淺析<b class='flag-5'>FPGA</b>的<b class='flag-5'>重要</b>用途

    連接器選型的幾項(xiàng)基本原則

    在連接器的領(lǐng)域連接器的選型是每個(gè)連接器人都必須要經(jīng)歷的事情,在連接器選型的道路上有很多需要注意的東西,稍有不慎就會(huì)導(dǎo)致最終選擇的連接器無(wú)法投入使用。蓬生電子給大家整理了連接器選型的幾項(xiàng)基本原則,來(lái)
    的頭像 發(fā)表于 10-17 17:29 ?417次閱讀

    差動(dòng)保護(hù)動(dòng)作電流整定原則

    差動(dòng)保護(hù)動(dòng)作電流整定原則涉及多個(gè)方面,以下是對(duì)該原則的介紹: 一、基本原則 對(duì)稱性原則 :差動(dòng)保護(hù)動(dòng)作電流應(yīng)該在正、負(fù)序電流及零序電流相等時(shí)啟動(dòng)。這樣差動(dòng)保護(hù)在正常工作時(shí)不至于誤動(dòng)作,
    的頭像 發(fā)表于 10-08 15:45 ?1040次閱讀

    工業(yè)控制網(wǎng)絡(luò)的集成原則是什么

    引言 工業(yè)控制網(wǎng)絡(luò)是現(xiàn)代工業(yè)生產(chǎn)的核心,它負(fù)責(zé)實(shí)現(xiàn)設(shè)備的監(jiān)控、控制和管理。隨著工業(yè)4.0的推進(jìn),工業(yè)控制網(wǎng)絡(luò)的集成變得越來(lái)越重要。本文將詳細(xì)介紹工業(yè)控制網(wǎng)絡(luò)集成的原則和方法,以確保網(wǎng)絡(luò)的穩(wěn)定性
    的頭像 發(fā)表于 06-11 10:41 ?560次閱讀

    數(shù)控加工工藝處理的原則和步驟是什么

    數(shù)控加工工藝處理是數(shù)控機(jī)床加工過(guò)程中非常重要的一環(huán),它直接關(guān)系到加工質(zhì)量、生產(chǎn)效率和成本。本文將詳細(xì)介紹數(shù)控加工工藝處理的原則和步驟。 一、數(shù)控加工工藝處理的原則 保證加工精度和質(zhì)量 數(shù)控加工工藝
    的頭像 發(fā)表于 06-07 10:24 ?1027次閱讀

    FPGA學(xué)習(xí)筆記-關(guān)于FPGA資源

    在和別人討教FPGA的知識(shí)時(shí),初步得到的有關(guān)FPGA的印象是:通過(guò)程序或者其它設(shè)置,把集成在芯片中的各種邏輯電路組合起來(lái)使用。就像用CMOS、TTL門電路搭建處理邏輯更復(fù)雜的電路。帶著這個(gè)印象開(kāi)始
    發(fā)表于 05-22 18:27

    信號(hào)分析和信號(hào)處理必須遵循的原則

    在信息技術(shù)的快速發(fā)展中,信號(hào)分析與信號(hào)處理作為信息科學(xué)的重要組成部分,扮演著至關(guān)重要的角色。無(wú)論是通信、控制、圖像處理還是生物醫(yī)學(xué)等領(lǐng)域,信號(hào)分析與處理都發(fā)揮著不可或缺的作用。因此,深入探討信號(hào)分析與信號(hào)處理必須遵循的原則,對(duì)于
    的頭像 發(fā)表于 05-17 14:19 ?1110次閱讀

    fpga軟件是什么意思

    FPGA軟件通常指的是用于編程、配置和管理FPGA(現(xiàn)場(chǎng)可編程門陣列)芯片的工具和應(yīng)用程序的集合。FPGA是一種可編程的集成電路,它允許用戶通過(guò)編程來(lái)改變其硬件功能,以滿足各種不同的應(yīng)用需求。因此,
    的頭像 發(fā)表于 03-15 14:28 ?1193次閱讀

    fpga是嵌入式嗎

    FPGA(現(xiàn)場(chǎng)可編程門陣列)不是嵌入式系統(tǒng),但FPGA在嵌入式系統(tǒng)中有著重要的應(yīng)用。
    的頭像 發(fā)表于 03-14 17:19 ?2368次閱讀

    美國(guó)商標(biāo)與專利局近期批準(zhǔn)蘋果提出幾項(xiàng)設(shè)計(jì)專利

    WitDisplay消息,美國(guó)商標(biāo)與專利局近期批準(zhǔn)蘋果提出幾項(xiàng)設(shè)計(jì)專利,其中包含一項(xiàng)用于AirPods的清理工具設(shè)計(jì),另一項(xiàng)則是描述采用可凹折熒幕的裝置設(shè)計(jì)。
    的頭像 發(fā)表于 03-11 09:58 ?334次閱讀
    美國(guó)商標(biāo)與專利局近期批準(zhǔn)蘋果提出<b class='flag-5'>幾項(xiàng)</b>設(shè)計(jì)專利

    電源變壓器的設(shè)計(jì)原則

    電源變壓器的設(shè)計(jì)原則? 電源變壓器是電力系統(tǒng)中非常重要的設(shè)備之一,它起到將交流電壓轉(zhuǎn)換為需要的電壓或者將直流電壓變換為需要的電壓的作用。在設(shè)計(jì)電源變壓器的過(guò)程中,需要遵循一些原則和注意事項(xiàng),以確保
    的頭像 發(fā)表于 02-02 09:31 ?1828次閱讀

    這些關(guān)于直線電機(jī)模組選型要求與原則,你一定要知道

    直線電機(jī)模組作為現(xiàn)代工業(yè)自動(dòng)化領(lǐng)域中的重要組成部分,其選型要求十分嚴(yán)格。在進(jìn)行直線電機(jī)模組選型時(shí),需要遵循一定的要求和原則,以確保選型的合理性和適用性。
    的頭像 發(fā)表于 01-17 11:30 ?913次閱讀
    這些<b class='flag-5'>關(guān)于</b>直線電機(jī)模組選型要求與<b class='flag-5'>原則</b>,你一定要知道

    FPGA管教分配需要考慮因素

    FPGA驗(yàn)證是其中的重要的組成部分,如何有效的利用FPGA 的資源,管腳分配也是必須考慮的一個(gè)重要問(wèn)題。一般較好的方法是在綜合過(guò)程中通過(guò)時(shí)序的一些約束讓對(duì)應(yīng)的工具自動(dòng)分配,但是從研發(fā)的
    發(fā)表于 01-10 22:40

    關(guān)于FPGA的開(kāi)源項(xiàng)目介紹

    Hello,大家好,之前給大家分享了大約一百多個(gè)關(guān)于FPGA的開(kāi)源項(xiàng)目,涉及PCIe、網(wǎng)絡(luò)、RISC-V、視頻編碼等等,這次給大家?guī)?lái)的是不枯燥的娛樂(lè)項(xiàng)目,主要偏向老的游戲內(nèi)核使用FPGA進(jìn)行硬解,涉及的內(nèi)核數(shù)不勝數(shù),主要目標(biāo)是
    的頭像 發(fā)表于 01-10 10:54 ?1485次閱讀
    <b class='flag-5'>關(guān)于</b><b class='flag-5'>FPGA</b>的開(kāi)源項(xiàng)目介紹
    主站蜘蛛池模板: 天堂网在线www资源网| 最新人妖shemaletube人妖| 欧美色视频网| 日本三级香港三级人妇99视| 美女视频黄a视频美女大全| 亚洲一区二区视频| 李丽莎尤物福利视频| 中国三级视频| 亚洲成人777| 久久久婷婷| 一级毛片一级黄片| 日本不卡1| 99视频热| 上一篇26p国模| 亚洲毛片大全| 三级精品视频在线播放| 免费在线色| 日本福利网址| 久久99久久精品97久久综合| 国产精品一区二区三| 午夜精品一区二区三区在线视| 日韩一级片免费| 西西午夜影院| 激情五月社区| 色噜噜狠狠成人中文小说| 久久青草18免费观看网站| 77788色淫视频免费观看| 91寡妇天天综合久久影院| 天堂中文在线资源库用| mm131美女肉体艺术图片| 双性强迫开宫灌满h| 天天摸天天做| 国内自拍露脸普通话对白在线| 午夜影院免费视频| 97人摸人人澡人人人超一碰| 老师我好爽再深一点好大| 色婷婷社区| 国产拍拍视频| 九色亚洲| 99热最新在线观看| 欧美三级免费观看|