電子發燒友網報道(文/李誠)2月22日,有國外媒體在網上披露了高通正處于開發階段的兩款可穿戴處理器芯片相關信息。據悉,這兩款芯片將會被命名為Snapdragon Wear 5100和5100+。
目前該系列處理器芯片已經采用5nm工藝進行試生產,報道中明確地指出,該系列芯片到收尾階段將會以4nm工藝呈現,預計將會交由三星代工。與前代產品Wear 4100的12nm工藝相比,Wear 5100系列在生產工藝方面有著顯著的提升,芯片的性能和功耗有望得到新的突破。并且這兩款芯片將同時支持Android和Wear OS兩個操作系統。
Wear 5100系列芯片均采用了4顆基于ARM架構的Cortex-A53內核,峰值頻率可達1.7GHz的CPU,與前代產品Wear 4100使用的處理器內核一致。不過在圖形處理能力方面,Wear 5100系列采用了1顆峰值頻率可達700MHz的Adreno 702 GPU,與Wear 4100的320MHz Adreno 504相比,這將會是高通在可穿戴處理器芯片圖形處理方面邁出的一大步。并且該系列芯片
并沒有保留延用了兩代產品的LPDDR3內存技術,而是采用了讀寫速率更快的LPDDR4X RAM和eMMC 5.1閃存,其中LPDDR4X RAM最高支持4Gb內存擴展,內存將會以堆疊的形式集成在芯片上。
由于該系列芯片是面向可穿戴設備應用開發的處理器芯片,為滿足在智能手表的應用中,視頻錄像或圖片拍攝的功能需求,高通在這兩款芯片中內置了一個集成式的ISP,該ISP最高支持兩個圖像傳感器的信號輸入,每個圖像傳感器的最大分辨率為1300萬和1600萬像素。在啟用單攝像頭的情況下支持1080P的視頻錄制,在雙攝像頭同時啟用的情況下,支持最高分辨率為720P每秒30幀的視頻錄制。
以上是Wear 5100與Wear 5100+的相同之處,不同之處在于二者所采用的封裝工藝。Wear 5100采用的是模塑激光封裝(MLP),SoC和PMIC分別位于載體材料上,而Wear 5100+采用的是模塑嵌入式封裝(MEP),將SoC與PMIC集成在同一封裝內,設計更為緊湊。
并且Wear 5100+繼續沿用了主SoC+協處理器的系統架構,協處理器采用的是此前發布的QCC5100,其具有藍牙和Wi-Fi連接功能,可在單芯片運行情況下進行數據的處理。該處理器采用的是22nm的生產工藝,以及基于ARM的Cortex-M55超低功耗內核。
在該設計架構中,協處理器將會保持著始終在線的狀態,當主處理器處于工作狀態時,協處理器可以輔助完成一些輕量級的數據處理,當主處理器處于深度睡眠模式時,QCC5100將會保持藍牙與WiFi的穩定連接,實現在非交互的狀態下保證信息的實時更新。同時協處理器還具備獨立的GPU和屏幕驅動功能,即使主處理器在深度睡眠狀態下依舊能實現屏幕喚醒的操作?;赒CC5100內置的ARM Ethos機器學習內核,可以做到無需主處理機即可實現睡眠關注和全天候心率監測等功能,并降低電池電量的消耗。
總的來說,Wear 5100+的“+”就是采用的封裝工藝不同,同時還多了一個協處理器增強芯片的整體性能,能夠實現更低功耗的數據傳輸功能,以及延長設備的續航能力和電池使用壽命。
在芯片設計方面,Wear 5100系列沿用了很多歷代產品的設計架構,并且歷代產品的推出時間間隔也大多為兩年,盡管可穿戴設備芯片并不像手機SoC迭代節奏那么快,但也是時候要更新了。據爆料稱,Wear 5100系列有望在今年推出市場,但具體時間尚未確定,畢竟該系列芯片目前還處于研發階段。
結語
通過各項參數與歷代產品對比發現,高通新一代的可穿戴處理器在性能和功耗方面均有不小的提升,尤其是采用了4nm的生產工藝和超低功耗的協處理器內核,這可能將會是高通在可穿戴處理器方面對電池最為友好的一款產品了,也符合了可穿戴芯片低功耗的發展需求。畢竟作為一個產業鏈上游的芯片設計廠商,為延長可穿戴設備的電池續航能力,無法控制終端設備的電池容量,那就只能從降低芯片功耗入手了。
?
圖源:高通
圖源:高通
目前該系列處理器芯片已經采用5nm工藝進行試生產,報道中明確地指出,該系列芯片到收尾階段將會以4nm工藝呈現,預計將會交由三星代工。與前代產品Wear 4100的12nm工藝相比,Wear 5100系列在生產工藝方面有著顯著的提升,芯片的性能和功耗有望得到新的突破。并且這兩款芯片將同時支持Android和Wear OS兩個操作系統。
Wear 5100系列芯片均采用了4顆基于ARM架構的Cortex-A53內核,峰值頻率可達1.7GHz的CPU,與前代產品Wear 4100使用的處理器內核一致。不過在圖形處理能力方面,Wear 5100系列采用了1顆峰值頻率可達700MHz的Adreno 702 GPU,與Wear 4100的320MHz Adreno 504相比,這將會是高通在可穿戴處理器芯片圖形處理方面邁出的一大步。并且該系列芯片
并沒有保留延用了兩代產品的LPDDR3內存技術,而是采用了讀寫速率更快的LPDDR4X RAM和eMMC 5.1閃存,其中LPDDR4X RAM最高支持4Gb內存擴展,內存將會以堆疊的形式集成在芯片上。
由于該系列芯片是面向可穿戴設備應用開發的處理器芯片,為滿足在智能手表的應用中,視頻錄像或圖片拍攝的功能需求,高通在這兩款芯片中內置了一個集成式的ISP,該ISP最高支持兩個圖像傳感器的信號輸入,每個圖像傳感器的最大分辨率為1300萬和1600萬像素。在啟用單攝像頭的情況下支持1080P的視頻錄制,在雙攝像頭同時啟用的情況下,支持最高分辨率為720P每秒30幀的視頻錄制。
以上是Wear 5100與Wear 5100+的相同之處,不同之處在于二者所采用的封裝工藝。Wear 5100采用的是模塑激光封裝(MLP),SoC和PMIC分別位于載體材料上,而Wear 5100+采用的是模塑嵌入式封裝(MEP),將SoC與PMIC集成在同一封裝內,設計更為緊湊。
并且Wear 5100+繼續沿用了主SoC+協處理器的系統架構,協處理器采用的是此前發布的QCC5100,其具有藍牙和Wi-Fi連接功能,可在單芯片運行情況下進行數據的處理。該處理器采用的是22nm的生產工藝,以及基于ARM的Cortex-M55超低功耗內核。
在該設計架構中,協處理器將會保持著始終在線的狀態,當主處理器處于工作狀態時,協處理器可以輔助完成一些輕量級的數據處理,當主處理器處于深度睡眠模式時,QCC5100將會保持藍牙與WiFi的穩定連接,實現在非交互的狀態下保證信息的實時更新。同時協處理器還具備獨立的GPU和屏幕驅動功能,即使主處理器在深度睡眠狀態下依舊能實現屏幕喚醒的操作?;赒CC5100內置的ARM Ethos機器學習內核,可以做到無需主處理機即可實現睡眠關注和全天候心率監測等功能,并降低電池電量的消耗。
總的來說,Wear 5100+的“+”就是采用的封裝工藝不同,同時還多了一個協處理器增強芯片的整體性能,能夠實現更低功耗的數據傳輸功能,以及延長設備的續航能力和電池使用壽命。
在芯片設計方面,Wear 5100系列沿用了很多歷代產品的設計架構,并且歷代產品的推出時間間隔也大多為兩年,盡管可穿戴設備芯片并不像手機SoC迭代節奏那么快,但也是時候要更新了。據爆料稱,Wear 5100系列有望在今年推出市場,但具體時間尚未確定,畢竟該系列芯片目前還處于研發階段。
結語
通過各項參數與歷代產品對比發現,高通新一代的可穿戴處理器在性能和功耗方面均有不小的提升,尤其是采用了4nm的生產工藝和超低功耗的協處理器內核,這可能將會是高通在可穿戴處理器方面對電池最為友好的一款產品了,也符合了可穿戴芯片低功耗的發展需求。畢竟作為一個產業鏈上游的芯片設計廠商,為延長可穿戴設備的電池續航能力,無法控制終端設備的電池容量,那就只能從降低芯片功耗入手了。
聲明:本文內容及配圖由入駐作者撰寫或者入駐合作網站授權轉載。文章觀點僅代表作者本人,不代表電子發燒友網立場。文章及其配圖僅供工程師學習之用,如有內容侵權或者其他違規問題,請聯系本站處理。
舉報投訴
-
處理器
+關注
關注
68文章
19387瀏覽量
230551 -
高通
+關注
關注
76文章
7498瀏覽量
190900 -
可穿戴設備
+關注
關注
55文章
3818瀏覽量
167175
發布評論請先 登錄
相關推薦
臺積電4nm芯片量產
率和質量可媲美臺灣產區。 此外;臺積電還將在亞利桑那州二廠生產領先全球的2納米制程技術,預計生產時間是2028年。 臺積電4nm芯片量產標志著臺積電在美國市場的進一步拓展,也預示著全球半導體產業格局的深刻變化。 ?
比亞迪發布采用4nm工藝的自研汽車芯片,跑分高達115萬
自動駕駛芯片。而近日,國產汽車巨頭,推出了一顆國內最先進的汽車芯片,采用的是4nm的工藝,用于智能座艙。用于其方程豹豹這款車型上,這款車型以強大的配置陣容和創新的科技應
今日看點丨比亞迪推出定制芯片BYD 9000 采用4nm制程;OPPO、榮耀等中國手機商擬進軍歐洲高端市場
。 ? 據悉,該芯片采用先進的4nm制程工藝,基于全新的Arm v9架構。據安兔兔車機版數據顯示,BYD 9000的跑分區間穩定在114.9萬~115萬之間,滿足了車輛智能座艙對高性能計算的需求。連接技術方面,BYD 9000芯片集成5G基帶,支持最新的5G網絡標準,確保
發表于 11-19 10:40
?836次閱讀
臺積電美國廠預計2025年初量產4nm制程
臺積電在美國亞利桑那州的布局正逐步展開,其位于該地的一廠即將迎來重大進展。據悉,該廠將開始生產4nm制程芯片,并預計在2025年初正式實現量產。這一里程碑式的進展標志著臺積電在美國的生產能力得到了顯著提升,月產能有望達到2-3萬片,為全球半導體市場注入新的活力。
臺積電美國工廠4nm試產成功
近日,全球領先的半導體制造商臺積電傳來振奮人心的消息,其位于美國亞利桑那州的首座晶圓廠成功完成了4nm(N4)工藝的首次試產,標志著這一耗資巨大、歷經波折的項目邁出了關鍵性的一步。據外媒報道,此次
高通驍龍6 Gen 3處理器發布
高通公司近日正式推出了驍龍6 Gen 3處理器,這款芯片采用先進的三星4nm工藝打造,代號為SM6475-AB,標志著中端處理器市場的新一輪性能革新。
今日看點丨小米造芯曝料:驍龍 8 Gen 1 級別性能;比亞迪方程豹與華為智駕合作
,小米將在2025年上半年推出定制手機SoC芯片解決方案,據說該芯片的性能與高通驍龍8 Gen1相當,同時采用臺積電4nm“N4P”工藝。 ? 爆料人士@heyitsyogesh 沒有
發表于 08-28 11:42
?779次閱讀
4nm!小米 SoC芯片曝光!
SoC芯片解決方案,據說該芯片的性能與高通驍龍8 Gen1相當,同時采用臺積電4nm“N4P”工藝。 爆料人士@heyitsyogesh 沒有提供該定制芯片的名稱,但他提到了小米內部S
概倫電子NanoSpice通過三星代工廠3/4nm工藝技術認證
概倫電子(股票代碼:688206.SH)近日宣布其新一代大容量、高性能并行SPICE仿真器NanoSpice通過三星代工廠3/4nm工藝技術認證,滿足雙方共同客戶對高精度、大容量和高性能的高端電路仿真需求。
聯發科將發布4nm工藝天璣9300+芯片
4nm工藝打造,采用四顆超大核+四顆大核組合架構。天璣9300?Plus處理器作為天璣9300的升級加強版,在配置和性能上均有了顯著提升。采用了高性能的Cortex-X4超大核設計,主頻高達3.4GHz,無論是單線程還是多線程性
三星電子:加快2nm和3D半導體技術發展,共享技術信息與未來展望
在技術研發領域,三星電子的3nm與2nm工藝取得顯著進步,預計本季度內完成2nm設計基礎設施的開發;此外,4nm
臺積電升級4nm N4C工藝,優化能效與降低成本
在近日舉辦的 2024 年北美技術研討會上,業務發展副總裁張凱文發表講話稱:“盡管我們的 5nm 和 4nm 工藝尚未完全成熟,但從 N5 到 N4 的光學微縮密度已提升
三星電子澄清:3nm芯片并非更名2nm,下半年將量產
李時榮聲稱,“客戶對代工企業的產品競爭力與穩定供應有嚴格要求,而4nm工藝已步入成熟良率階段。我們正積極籌備后半年第二代3nm工藝及明年2nm
評論