在线观看www成人影院-在线观看www日本免费网站-在线观看www视频-在线观看操-欧美18在线-欧美1级

0
  • 聊天消息
  • 系統消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發帖/加入社區
會員中心
創作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內不再提示

晶體管很容易壞掉嗎

FPGA開源工作室 ? 來源:OpenIC ? 作者:OpenIC ? 2022-03-16 13:46 ? 次閱讀

在計算機的一生中,CPU壞的概率極小。正常使用的情況下,就算其他主要的電腦配件都壞了,CPU都不會壞。

CPU出現損壞的情況,多數都是外界原因。最主要的就是長期在超頻下工作,且散熱性差,引起電子熱遷移導致的損壞。

現在的個人電腦的更新換代基本不是由于CPU損壞才換的,主要是因為軟件不斷的升級、越來越大,造作系統的垃圾越來越多導致卡頓,讓你無法忍受,才換電腦的。

CPU在出廠之前,是經過非常嚴格的測試的,甚至在設計之初,就要考慮測試的問題。可以從pre-silicon、post-silicon和硅的物理性質等方面來解釋這個問題。

1、CPU被做成產品之前被檢出缺陷

這一個階段也就是芯片tape out之后,應用到系統或者產品之前。

事實上,在現在的芯片設計中,在設計之初就已經為芯片的制造,測試,以及良率做考慮了。保證這一步能檢測出芯片的缺陷,主要是DFT+ATE來保證。當然也有一些公司會做DFD和DFM

DFT = Design For Test

DFD = Design For Debug

DFM = Design for Manufacture

DFT指的是在芯片的設計階段即插入各種用于提高芯片可測試性(包括可控制性和可觀測性)的硬件電路,通過這部分邏輯,生成測試向量,使測試大規模芯片變得容易的同時,盡量減少時間以節約成本。

DFT--可測性設計,按流程劃分,依然屬于設計階段(pre-silicon),只不過是為測試服務的。

而ATE(Auto Test Equipment )則是在流片之后,也就是post-silicon階段。

ATE測試就是為了檢查制造缺陷過程中的缺陷。芯片測試分兩個階段,一個是CP(Chip Probing)測試,也就是晶圓(Wafer)測試。另外一個是FT(Final Test)測試,也就是把芯片封裝好再進行的測試。

CP測試的目的就是在封裝前就把壞的芯片篩選出來,以節省封裝的成本。同時可以更直接的知道Wafer 的良率。CP測試可檢查fab廠制造的工藝水平。現在對于一般的wafer成熟工藝,很多公司多把CP給省了,以減少CP測試成本。具體做不做CP測試,就是封裝成本和CP測試成本綜合考量的結果。

一片晶圓越靠近邊緣,die(一個小方格,也就是一個未封裝的芯片)出問題的概率越大。測出壞的芯片根據不同壞的情況不同,也會分bin,最終用作不同的用途。

所以在芯片被做成成品之前,每一片芯片都是經過量產測試才發貨給客戶的。

2、做成成品出廠以后,在使用過程中壞掉了

就單個晶體管來看,在正常使用過程中,真的那么容易壞掉嗎?其實不然。

硅由于物理性質穩定,禁帶寬度高(1.12ev),而且用作芯片的硅是單晶硅,也很難發生化學反應,在非外力因素下,晶體管出問題的概率幾乎為零。

即使如此,芯片在出場前,還要經過一項測試,叫“老化測試”,是在高/低溫的爐里經過 135/25/-45攝氏度不同溫度以及時間的測試,以保證其穩定性和可靠性。

根據芯片的使用壽命根據浴盆曲線(Bathtub Curve),分為三個階段,第一階段是初期失效:一個高的失效率。由制造,設計等原因造成。第二階段是本征失效:非常低的失效率,由器件的本征失效機制產生。第三個階段:擊穿失效,一個高的失效率。而在計算機正常使用的時候,是處在第二階段,失效的概率非常小。

但是,耐不住有上百億個晶體管啊。..。.. 所以,還是有壞的概率的。

就算是某個晶體管壞了,芯片設計中會引入容錯性設計,容錯性設計又可以從軟件和硬件兩個方面來實施。

比如多核CPU可以通過軟件屏蔽掉某個壞的核心,ATE測試后根據不同缺陷分bin的芯片,也會用在不同的產品上,畢竟流片是十分昂貴的。比如Intel的i3,i5,i7等。當然,也不是所有的i3都是i5、i7檢測出來的壞片。

再比如存儲器中一般存在冗余的信號線和單元,通過檢查發現有問題的單元,從而用冗余的模塊替換有缺陷的模塊,保證存儲的正常使用。

比如下面橙色的為冗余的memory,紅色的是壞的memory,我們便可以通過算法把紅色memory的地址映射到橙色備用的一個memory上。

芯片測試是極其重要的一環,有缺陷的芯片能發現的越早越好。如果把壞的芯片發給客戶,不僅損失巨大,對公司的聲譽也會造成負面的影響。

在芯片領域有個十倍定律,從設計--》制造--》封裝測試--》系統級應用,每晚發現一個環節,芯片公司付出的成本將增加十倍!!!

高質量的測試是由DFT,ATE,diagnosis,EDA等多方面協作完成的,尤其在超大規模集成電路時代,測試變得越來越難,越來越重要,其開銷在整個芯片流程中也占有很大的比重。芯片作為工業皇冠上的明珠,所有電子系統的大腦,是萬萬不能出問題的!

原文標題:CPU 為什么很少會壞?

文章出處:【微信公眾號:FPGA開源工作室】歡迎添加關注!文章轉載請注明出處。

審核編輯:彭菁
聲明:本文內容及配圖由入駐作者撰寫或者入駐合作網站授權轉載。文章觀點僅代表作者本人,不代表電子發燒友網立場。文章及其配圖僅供工程師學習之用,如有內容侵權或者其他違規問題,請聯系本站處理。 舉報投訴
  • 芯片
    +關注

    關注

    456

    文章

    50965

    瀏覽量

    424862
  • 封裝
    +關注

    關注

    127

    文章

    7948

    瀏覽量

    143114
  • 晶體管
    +關注

    關注

    77

    文章

    9708

    瀏覽量

    138507

原文標題:CPU 為什么很少會壞?

文章出處:【微信號:leezym0317,微信公眾號:FPGA開源工作室】歡迎添加關注!文章轉載請注明出處。

收藏 人收藏

    評論

    相關推薦

    晶體管與場效應的區別 晶體管的封裝類型及其特點

    晶體管與場效應的區別 工作原理 : 晶體管晶體管(BJT)基于雙極型晶體管的原理,即通過控制基極電流來控制集電極和發射極之間的電流。
    的頭像 發表于 12-03 09:42 ?313次閱讀

    晶體管的輸出特性是什么

    晶體管的輸出特性是描述晶體管在輸出端對外部負載的特性表現,這些特性直接關系到晶體管在各種電路中的應用效果和性能。晶體管的輸出特性受到多種因素的影響,包括輸入信號、電源電壓、溫度以及
    的頭像 發表于 09-24 17:59 ?704次閱讀

    晶體管的基本工作模式

    晶體管作為電子電路中的核心元件,其基本工作模式對于理解其工作原理和應用至關重要。晶體管的工作模式主要可以分為兩大類:放大模式和開關模式。這兩種模式基于晶體管內部PN結的特性,通過控制輸入電壓或電流來實現對輸出電流的控制。下面將詳
    的頭像 發表于 09-13 16:40 ?1009次閱讀

    NMOS晶體管和PMOS晶體管的區別

    NMOS晶體管和PMOS晶體管是兩種常見的金屬氧化物半導體場效應晶體管(MOSFET)類型,它們在多個方面存在顯著的差異。以下將從結構、工作原理、性能特點、應用場景等方面詳細闡述NMOS晶體管
    的頭像 發表于 09-13 14:10 ?4141次閱讀

    CMOS晶體管和MOSFET晶體管的區別

    CMOS晶體管和MOSFET晶體管在電子領域中都扮演著重要角色,但它們在結構、工作原理和應用方面存在顯著的區別。以下是對兩者區別的詳細闡述。
    的頭像 發表于 09-13 14:09 ?1875次閱讀

    晶體管處于放大狀態的條件是什么

    晶體管是一種半導體器件,廣泛應用于電子設備中。它具有三個主要的引腳:基極(B)、發射極(E)和集電極(C)。晶體管的工作原理是通過控制基極和發射極之間的電流,來控制集電極和發射極之間的電流。晶體管
    的頭像 發表于 07-18 18:15 ?1681次閱讀

    晶體管電流的關系有哪些類型 晶體管的類型

    晶體管是一種半導體器件,廣泛應用于電子電路中。晶體管的工作原理基于半導體材料的導電特性,通過控制基極電流來調節集電極電流,從而實現放大、開關等功能。晶體管的電流關系是其核心特性之一,對于理解
    的頭像 發表于 07-09 18:22 ?1788次閱讀
    <b class='flag-5'>晶體管</b>電流的關系有哪些類型 <b class='flag-5'>晶體管</b>的類型

    什么是NPN晶體管?NPN晶體管的工作原理和結構

    NPN晶體管是最常用的雙極結型晶體管,通過將P型半導體夾在兩個N型半導體之間而構成。 NPN 晶體管具有三個端子:集電極、發射極和基極。 NPN晶體管的行為類似于兩個背對背連接的PN
    的頭像 發表于 07-01 18:02 ?5440次閱讀
    什么是NPN<b class='flag-5'>晶體管</b>?NPN<b class='flag-5'>晶體管</b>的工作原理和結構

    PNP晶體管符號和結構 晶體管測試儀電路圖

    PNP晶體管是一種雙極性晶體管,用于電子電路中放大、開關和控制電流的器件。與NPN晶體管相對應,PNP晶體管的結構特點在于其三個不同的半導體區域:正極(P型)、負極(N型)、正極(P型
    的頭像 發表于 07-01 17:45 ?2787次閱讀
    PNP<b class='flag-5'>晶體管</b>符號和結構 <b class='flag-5'>晶體管</b>測試儀電路圖

    如何提高晶體管的開關速度,讓晶體管快如閃電

    咱們今天講講電子世界的跑步選手——晶體管。這小東西在電子產品里就像是繼電賽跑的選手,開關的速度決定了電子設備的快慢。那么,如何才能提高晶體管的開關速度呢?來一探究竟。如果把晶體管比作一名運動員,要想
    的頭像 發表于 04-03 11:54 ?736次閱讀
    如何提高<b class='flag-5'>晶體管</b>的開關速度,讓<b class='flag-5'>晶體管</b>快如閃電

    什么是達林頓晶體管?達林頓晶體管的基本電路

    達林頓晶體管(Darlington Transistor)也稱為達林頓對(Darlington Pair),是由兩個或更多個雙極性晶體管(或其他類似的集成電路或分立元件)組成的復合結構。通過這種結構,第一個雙極性晶體管放大的電流
    的頭像 發表于 02-27 15:50 ?5680次閱讀
    什么是達林頓<b class='flag-5'>晶體管</b>?達林頓<b class='flag-5'>晶體管</b>的基本電路

    晶體管的偏置定義和方式

    晶體管的偏置是指為了使晶體管正常工作,需要給晶體管的基極或發射極加上適當的電壓,從而使晶體管的工作點處于穩定的狀態。
    的頭像 發表于 02-05 15:00 ?2170次閱讀
    <b class='flag-5'>晶體管</b>的偏置定義和方式

    晶體管Ⅴbe擴散現象是什么?

    晶體管并聯時,當需要非常大的電流時,可以將幾個晶體管并聯使用。因為存在VBE擴散現象,有必要在每一個晶體管的發射極上串聯一個小電阻。電阻R用以保證流過每個晶體管的電流近似相同。電阻值R
    發表于 01-26 23:07

    MOS為什么容易失效?MOS管有哪些失效?

    在電子元件中,金屬-氧化物半導體場效應晶體管(MOS)是獨特且重要,然而相比其他元件,MOS容易失效,導致電路無法正常運行,因此工程師
    的頭像 發表于 01-23 09:21 ?1089次閱讀

    在特殊類型晶體管的時候如何分析?

    管子多用于集成放大電路中的電流源電路。 請問對于這種多發射極或多集電極的晶體管時候該如何分析?按照我的理解,在含有多發射極或多集電極的晶體管電路時,如果多發射極或多集電極的每一極分別接到獨立的電源回路中
    發表于 01-21 13:47
    主站蜘蛛池模板: 久久久久激情免费观看| 日木69xxxhd| 夜夜狠狠操| 亚洲乱亚洲乱妇13p| 夜夜草天天干| 午夜免费视频福利集合100| 天天干天天操天天操| 极品丰满翘臀后进啪啪| 2019天天干夜夜操| 亚洲综合图片人成综合网| 污女网站| 亚洲xxx视频| 色综合久久九月婷婷色综合| 日本大片成人免费播放| 久久99精品久久久久久久野外| 国产成年女一区二区三区| 欧亚色视频| 美女国产在线观看免费观看 | 人人精品| 丰满放荡岳乱妇91www| 欧美ccc| 在线观看视频网站| 手机在线亚洲| 手机在线黄色网址| 很黄很色网站| 亚洲午夜久久久久国产| 久操视屏| 无码一区二区三区视频| 亚洲成a人片在线观看尤物| 欧美三级一级| 99成人国产精品视频| 玖玖福利| 特黄特色大片免费播放路01| 五月婷婷六月色| 激情欧美一区二区三区中文字幕| 一级黄色片在线| 干干干日日日| 69国产成人综合久久精品| 日本在线视频精品| 99久久综合狠狠综合久久男同| 国产小视频在线高清播放|