在线观看www成人影院-在线观看www日本免费网站-在线观看www视频-在线观看操-欧美18在线-欧美1级

0
  • 聊天消息
  • 系統消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發帖/加入社區
會員中心
創作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內不再提示

Innolink-國產首個物理層兼容UCIe標準的Chiplet解決方案

旺材芯片 ? 來源:芯榜Pro ? 作者:芯榜Pro ? 2022-04-13 09:29 ? 次閱讀

前言

2022年3月,芯片制造英特爾、臺積電、三星聯合日月光、AMDARM高通、谷歌、微軟、Meta(Facebook)等十家行業巨頭共同推出了全新的通用芯片互聯標準——UCle。

幾乎與此同時,中國IP和芯片定制及GPU賦能型領軍企業芯動科技宣布率先推出國產自主研發物理層兼容UCIe標準的IP解決方案-Innolink Chiplet,這是國內首套跨工藝、跨封裝的Chiplet連接解決方案,且已在先進工藝上量產驗證成功!

3873cfc0-bac5-11ec-aa7f-dac502259ad0.png

▲ InnolinkChiplet架構圖

隨著高性能計算、云服務、邊緣端、企業應用、5G通信人工智能自動駕駛、移動設備等應用的高速發展,算力、內存、存儲和互連的需求呈現爆炸式增長,但同時,先進工藝芯片迭代也面臨著開發難度大、生產成本高、良品率低的窘境,即先進制程工藝下芯片面臨著性能與成本的矛盾,Chiplet技術在這一背景下得到快速發展。

38831a02-bac5-11ec-aa7f-dac502259ad0.png

▲ 制程工藝發展和晶體管密度增加導致開發成本急劇上升

Chiplet技術的核心是多芯粒(Die to Die)互聯,利用更短距離、更低功耗、更高密度的芯片裸die間連接方式,突破單晶片(monolithic)的性能和良率瓶頸,降低較大規模芯片的開發時間、成本和風險,實現異構復雜高性能SoC的集成,滿足不同廠商的芯粒之間的互聯需求,達到產品的最佳性能和長生命周期。

3894a9c0-bac5-11ec-aa7f-dac502259ad0.png

▲ Chiplet核心技術是多芯粒互聯

近年,AMD、蘋果和英偉達等國際巨頭都發布了標志性的Chiplet旗艦產品,并在各個應用領域取得極大成功,進一步驗證了Chiplet技術的可行性和發展前景,使得Chiplet互聯這一核心技術日益受到市場追捧!

38a29d96-bac5-11ec-aa7f-dac502259ad0.png

▲ 多芯粒互聯的Chiplet技術是實現高性能異構系統的發展趨勢

38acaeb2-bac5-11ec-aa7f-dac502259ad0.png

▲ 蘋果自研M1Ultra芯片應用Chiplet技術實現性能翻倍

Chiplet的早期發展協議混亂各個公司制定自己的私有標準

此前,眾多的芯片廠商都在推自己的互聯標準,比如Marvell在推出模塊化芯片架構時采用了Kandou總線接口;NVIDIA擁有用于GPU的高速互聯NV Link方案;英特爾推出了EMIB (Embedded Die interconnect bridge)接口;臺積電和Arm合作搞了LIPINCON協議;AMD也有Infinity Fabrie總線互聯技術等等。 芯動科技奮起直追緊隨其后,2020年在國內率先推出自主研發的Innolink Chiplet標準并實現授權量產。

Chiplet技術核心就是Die to Die互聯,實現大帶寬下的多芯片算力合并,形成多樣化、多工藝的芯片組合。顯然,如果各家芯片廠商都在推自己的標準,這將導致不同廠商的Chiplet之間的互聯障礙,限制Chiplet的發展。因此,實現各個芯粒之間高速互聯,需要芯片設計公司、EDA廠商、Foundry、封測廠商等上下游產業鏈協調配合、建立統一的接口標準,從而實現Chiplet技術的量產應用并真正降低成本,加速整個Chiplet生態的發展。于是,UCIe標準應運而生。

UCIe的建立將有力推動Chiplet連接標準發展

前不久,UCIe標準發布引起了業界高度關注與熱議,因為這是由一條比較完整的產業鏈提出的開放的、可互操作性的標準,能有效解決當前先進工藝芯片產業上下游發展的難題,降低成本、提升性能。

Universal Chiplet Interconnect Express (UCIe)是一個開放的、行業通用的Chiplet(芯粒)的高速互聯標準,由英特爾、AMD、ARM、高通、三星、臺積電、日月光、Google 、Meta、微軟等十大行業巨頭聯合推出。它可以實現小芯片之間的封裝級互連,具有高帶寬、低延遲、低成本、低功耗等優點,能夠滿足包括云端、邊緣端、企業級、5G、汽車、高性能計算和移動設備等在內的整個計算領域,對算力、內存、存儲和互連日益增長的高需求。通俗來講,UCIe是統一標準后的Chiplet,具有封裝集成不同Die的能力,這些Die可以來自不同的晶圓廠,也可以是采用不同的設計和封裝方式。

InnolinkChiplet方案解讀

就在Ucle標準發布后兩周,芯動科技就宣布推出首個國產自主研發物理層兼容UCIe標準的IP解決方案-Innolink Chiplet。芯動Chiplet架構師高專表示:芯動在Chiplet技術領域積累了大量的客戶應用需求經驗,并且和臺積電、intel、三星、美光等業界領軍企業有密切的技術溝通和合作探索,兩年前就開始了Innolink的研發工作,率先明確Innolink B/C基于DDR的技術路線,并于2020年的Design Reuse全球會議上首次向業界公開Innolink A/B/C技術。

得益于正確的技術方向和超前的布局規劃,Innolink的物理層與UCIe的標準保持一致,成為國內首發、世界領先的自主UCIe Chiplet解決方案。

38d496e8-bac5-11ec-aa7f-dac502259ad0.png

▲ InnolinkA/B/C實現方法

Innolink Chiplet的設計思路和技術特點:

1.業界很多公司認為Chiplet跨工藝、跨封裝的特性,會使其面臨復雜的信號衰減路徑,所以普遍使用SerDes差分技術以應對這一問題。芯動基于對Chiplet應用場景和技術趨勢的深刻理解,以及在DDR技術領域的絕對領先,認為相較于SerDes路線,DDR技術更適合Chiplet互聯和典型應用,而且不同封裝場景需要用到不同的DDR技術方案。

2.Chiplet(Die to Die)在短距PCB、基板、Interposer上連接時,路徑短、干擾少、信號完整性好,此時采用DDR技術路線在延時功耗和帶寬密度上更具優勢。在短距離PCB、基板、Interposer平臺上,DDR對比SerDes的優勢如下:

38e9f3a8-bac5-11ec-aa7f-dac502259ad0.png

Chiplet的核心目標就是高密度和低功耗,DDR技術滿足多芯粒互聯的高密度、低功耗、低延遲等綜合需求,可使多芯粒像單芯粒一樣工作,單芯粒總線延展至多芯粒。因此,芯動綜合考慮SerDes和DDR的技術特點,在Innolink-B/C 采用了DDR的方式實現,提供基于GDDR6/LPDDR5技術的高速、高密度、高帶寬連接方案。

3.標準封裝使用MCM傳統基板作為Chiplet互聯的介質,具備成本便宜等特點,是對成本較為敏感的Chiplet應用場景首選;先進封裝如Interposer,具備密度高、良品率低、成本高等特點,則是對價格不敏感的高性能應用場景首選。在UCIe定義正式發布前,Innolink-B/C就提前實現了這兩種封裝場景的應用,驗證了其對市場前景和Chiplet技術趨勢的準確判斷。

38fca584-bac5-11ec-aa7f-dac502259ad0.png

▲UCIe定義不同封裝標準的主要性能指標

4.針對長距離PCB、線纜的Chiplet連接,Innolink-A提供基于SerDes差分信號的連接方案,以補償長路徑的信號衰減。

5.總的來看,Innolink-A/B/C實現了跨工藝、跨封裝的Chiplet量產方案,成為業界領先!圍繞著Innolink Chiplet IP技術,芯動同時還提供封裝設計、可靠性驗證、信號完整性分析、DFT、熱仿真、測試方案等整套解決方案!

390aadf0-bac5-11ec-aa7f-dac502259ad0.png

▲ InnolinkChiplet的設計包含了UCIe的Chiplet連接先進、標準封裝定義

圖中顯示UCIe分了3個層次,Protocol Layer協議層、die to die Adapter互聯層、Physical Layer物理層。其中協議層就是常用的PCIE、CXL等上層協議,底層的Die to Die和PHY物理層,即是和Innolink同樣的實現方式。

總結:芯動準確地把握了Chiplet技術方向,并前瞻性地完成設計驗證,與后來推出的UCIe技術方向一致,為Innolink兼容UCIe標準奠定基礎,成為業界領先方案。

這聽起來像押中高考大題的故事,其實Innolink背后的技術極為復雜,正因為芯動掌握了高速SerDes、GDDR6/6X、LPDDR5/DDR5、HBM3、基板和Interposer設計方案、高速信號完整性分析、先進工藝封裝、測試方法等等世界領先的核心技術,并且經過大量客戶需求落地和量產驗證迭代。博觀而約取,厚積而薄發,“押中題”無疑是是芯動技術團隊長期投入和耕耘的成果!

芯動準備了滿滿一桌的大餐等著UCIe這個客人上桌!

Innolink Chiplet是芯動先進IP之集大成者,代表著國內乃至世界領先水平,聞之不如見之,我們來盤點一下其內部實現的基礎技術。

391a3450-bac5-11ec-aa7f-dac502259ad0.png

392783c6-bac5-11ec-aa7f-dac502259ad0.png

▲ 18GbpsGDDR6單端信號量產驗證

39331c22-bac5-11ec-aa7f-dac502259ad0.png

▲ 21Gbps PAM4 DQ eye, single ended

39450234-bac5-11ec-aa7f-dac502259ad0.png

▲ HBM3 6.4Gbps 高速眼圖

39554338-bac5-11ec-aa7f-dac502259ad0.png

▲ 全球首個GDDR6/6X combo IP量產

3969e4e6-bac5-11ec-aa7f-dac502259ad0.png

3976d35e-bac5-11ec-aa7f-dac502259ad0.png

▲ 32/56GSerDes眼圖

3991175a-bac5-11ec-aa7f-dac502259ad0.png

▲ 風華1號4K高性能GPU應用InnolinkChiplet實現性能翻倍

39a1582c-bac5-11ec-aa7f-dac502259ad0.png

▲ 先進封裝信號完整性分析

39b46dd6-bac5-11ec-aa7f-dac502259ad0.png

▲ 封裝熱效應仿真

看到這些賞心悅目的IP驗證測試眼圖,相信大家對Innolink Chiplet有了更加客觀的認知。追本溯源,這些成果反映的另一問題也值得探討,為什么芯動能在這么多先進技術上取得如此耀眼的成績?

為什么要做先進IP有哪些挑戰和困難?

芯動科技的CEO敖海先生是技術出身,長期保持和一線研發工程一起討論架構、改代碼、調電路、定方案的習慣,從領導人至一線員工,全公司都秉承踏實進取、勇于創新、務實精進的作風。見微知著,芯動研發團隊能持續攻克一個個技術難關、攀登一座座行業高峰也就不奇怪了。正因于此,芯動才能保持對市場的敏銳判斷和技術發展的持續領先!

敖海認為,現階段先進工藝芯片技術迅速發展、高性能應用需求急劇增加,只有不畏挑戰迎難而上、搶先占領技術高地,在Chiplet等先進IP技術上對標海外巨頭,并在某些領域實現彎道超越,才能在市場上站穩腳跟,有效賦能國產半導體發展!

首發先進IP技術具備很多優勢,可以快速贏得業界認可、第一時間導入客戶需求并設計驗證、廣泛獲得Foundry和封測等上下游的大力支持。在市場應用成熟時,還可以讓廣大芯片客戶用上量產驗證的、可靠安全的IP,從而根據新的升級方向迅速實現技術迭代,進一步推動業務增長。一步領先、步步領先,從IP切入是極具實際意義的。

當然,首發推出先進工藝IP面臨很多困難:

1.沒有參照對象,試錯成本高。

第一個吃螃蟹的人,先進道路的開拓者,總要付出加倍的努力。在很多大的技術節點上并沒摸石頭過河的說法,需要不斷的摸索嘗試。通俗點講就是一個個坑踩個遍,踩結實了,路就平了。

2.對團隊要求高。

一個先進IP,從數字到模擬、后端到工藝、流片到封測,每個環節都要資深的技術人員,芯動經過16年的積累,打造一支技術過硬的隊伍,后來居上,面對國外廠商的先發優勢毫不退讓,用實力贏得全球客戶認可。

3.先進工藝流片驗證成本高。

先進工藝的IP流片驗證成本很高昂,設計工時、FinFet工藝MPW或者流片費用、封測等累加,每次驗證的費用輕輕松松破百萬美元。

某種意義上,芯動在先進IP領域獲得的優勢和業界認可,以及6大合作晶圓廠在工藝、流片成本、產能上給予的巨大幫助,都是做先進工藝IP的好處。

先進IP的重要意義

有和沒有先進IP區別是很大的,有先進IP能夠使市場更加理性,同時滿足國產高端芯片自主可控、技術迭代的迫切需求!

芯動的先進IP技術,一方面引領行業技術的創新,塑造半導體企業的全球化長遠發展視野,另一方面填補國內高性能芯片的應用空白,助力國內高端芯片發展。

3a1a5b5a-bac5-11ec-aa7f-dac502259ad0.png

芯動16年來重兵投入全球先進工藝、專注國產自主IP研發,在高性能計算平臺、多媒體終端&汽車電子平臺、IoT物聯網平臺等應用領域打造了核心優勢,超過200次的流片記錄、逾60億顆授權量產芯片、10億顆以上高端定制SoC量產,默默耕耘、腳踏實地,為賦能高端芯片做出重要貢獻!

審核編輯 :李倩

聲明:本文內容及配圖由入駐作者撰寫或者入駐合作網站授權轉載。文章觀點僅代表作者本人,不代表電子發燒友網立場。文章及其配圖僅供工程師學習之用,如有內容侵權或者其他違規問題,請聯系本站處理。 舉報投訴
  • gpu
    gpu
    +關注

    關注

    28

    文章

    4761

    瀏覽量

    129143
  • chiplet
    +關注

    關注

    6

    文章

    434

    瀏覽量

    12609
  • UCIe
    +關注

    關注

    0

    文章

    47

    瀏覽量

    1636

原文標題:Innolink-國產首個物理層兼容UCIe標準的Chiplet解決方案

文章出處:【微信號:wc_ysj,微信公眾號:旺材芯片】歡迎添加關注!文章轉載請注明出處。

收藏 人收藏

    評論

    相關推薦

    國產高性能物理層以太網PHY收發器適用于數據中心、智能計算等應用市場

    國產高性能物理層以太網PHY收發器適用于數據中心、智能計算等應用市場
    的頭像 發表于 12-26 09:58 ?162次閱讀
    <b class='flag-5'>國產</b>高性能<b class='flag-5'>物理層</b>以太網PHY收發器適用于數據中心、智能計算等應用市場

    MultiGABSE-AU物理層PMA子及PMD子的相關機制

    在之前的文章中,我們介紹了IEEE 802.3cz[1]協議,MultiGABSE-AU物理層中XMII、PCS子以及兩個可選功能的相關內容,本篇將介紹MultiGABSE-AU物理層PMA子
    的頭像 發表于 12-23 10:20 ?231次閱讀
    MultiGABSE-AU<b class='flag-5'>物理層</b>PMA子<b class='flag-5'>層</b>及PMD子<b class='flag-5'>層</b>的相關機制

    CAN XL物理層揭秘(下):物理層組合與兼容

    CAN XL網絡憑借物理層革新,在汽車電子和工業通信中占據重要地位。在上篇中,我們深入探討了CAN XL網絡中的物理層革新與優勢(點擊回顧)。本文將繼續這一話題,重點介紹CAN XL網絡在實際應用中的組合與兼容性問題,以及如何選
    的頭像 發表于 11-29 15:27 ?251次閱讀
    CAN XL<b class='flag-5'>物理層</b>揭秘(下):<b class='flag-5'>物理層</b>組合與<b class='flag-5'>兼容</b>性

    SATA主機協議的物理層的實現過程

    這里講解SATA主機協議的物理層的實現過程。
    的頭像 發表于 10-22 15:17 ?383次閱讀
    SATA主機協議的<b class='flag-5'>物理層</b>的實現過程

    UCIe規范引領Chiplet技術革新,新思科技發布40G UCIe IP解決方案

    了近3倍,算力提升了6倍,這背后離不開Chiplet(小芯片)設計方案的引入。Chiplet技術,作為“后摩爾定律時代”提升芯片性能的關鍵解決方案之一,正逐漸受到業界的廣泛關注。
    的頭像 發表于 10-16 14:08 ?408次閱讀

    IEEE 1394物理層用晶體的選擇和規范

    電子發燒友網站提供《IEEE 1394物理層用晶體的選擇和規范.pdf》資料免費下載
    發表于 09-30 11:03 ?0次下載
    IEEE 1394<b class='flag-5'>物理層</b>用晶體的選擇和規范

    AI網絡物理層底座: 大算力芯片先進封裝技術

    的基礎。而Chiplet先進封裝技術讓AI訓練/推理芯片的量產成為可能,所以AI網絡的物理層底座即芯片先進封裝技術。“ AI技術的發展極大地推動了對先進封裝技術的需求,在高密度,高速度,高帶寬這“三高”方面提出了嚴苛的要求。 高密度:?AI芯片通常
    發表于 09-11 09:47 ?755次閱讀
    AI網絡<b class='flag-5'>物理層</b>底座: 大算力芯片先進封裝技術

    新思科技發布全球領先的40G UCIe IP,助力多芯片系統設計全面提速

    新思科技40G UCIe IP 全面解決方案為高性能人工智能數據中心芯片中的芯片到芯片連接提供全球領先的帶寬 摘要: 業界首個完整的 40G UCIe IP 全面
    發表于 09-10 13:45 ?427次閱讀

    LIN協議和物理層要求

    電子發燒友網站提供《LIN協議和物理層要求.pdf》資料免費下載
    發表于 08-30 09:36 ?1次下載
    LIN協議和<b class='flag-5'>物理層</b>要求

    如何將ESP8266-01模塊用作物理層設備?

    嗨,大家好。我想將 ESP8266-01 模塊用作物理層設備,就像射頻發射器和接收器一樣。 一個模塊將用作發射器,它在沒有 WI-Fi 連接的情況下工作,并將發送原始數據,第二個模塊將接收數據,并且
    發表于 07-19 12:18

    DP83865全功能物理層收發器數據表

    電子發燒友網站提供《DP83865全功能物理層收發器數據表.pdf》資料免費下載
    發表于 07-11 09:41 ?0次下載
    DP83865全功能<b class='flag-5'>物理層</b>收發器數據表

    DP83640寄存器及物理層接口開發指導

    DP83640寄存器及物理層接口開發指導
    發表于 07-08 14:58 ?0次下載

    裕太微首發國產車載百兆以太網物理層芯片,加碼車載領域

    裕太微,一家專注于高速有線通信芯片開發、設計及銷售的企業,堅持“市場導向、技術驅動”的策略,以太網物理層芯片作為市場切入點,逐步擴展至上層網絡處理產品,致力于OSI七架構的物理層、數據鏈路層和網絡
    的頭像 發表于 05-22 09:49 ?716次閱讀

    LitePoint與三星電子合作支持FiRa 2.0物理層安全測距測試用例

    先進無線測試解決方案提供商LitePoint與三星電子宣布緊密合作,支持FiRa 2.0物理層(PHY)一致性測試規范內定義的新安全測試用例。
    的頭像 發表于 05-16 11:26 ?606次閱讀

    MIPI D-PHY 物理層自動一致性測試

    對低功耗高清顯示器的需求,正推動著對高速串行總線的采用,特別是移動設備。MIPI D-PHY 是一種標準總線,是為在應用處理器、攝像機和顯示器之間傳送數據而設計的。 物理層 D-PHY 的物理層由一
    的頭像 發表于 04-26 09:09 ?569次閱讀
    MIPI D-PHY <b class='flag-5'>物理層</b>自動一致性測試
    主站蜘蛛池模板: 成年人黄色片视频| xxxxxx日本老师hd68| 手机在线看片你懂得| 亚洲综合春色另类久久| 一级特黄女人生活片| 在线观看三级网站| 亚洲爽爽网站| 色视频网站在线| 免费人成动漫在线播放r18| 女人被狂躁视频网站免费| 毛片日韩| 国产高清免费在线| 亚洲综合激情| 女bbbbxxxx毛片视频| 国产成人mv 在线播放| 天堂网站www天堂资源在线| 78摸在线| 天天射天天搞| 东北老女人啪啪对白| 91大神在线观看视频| 国产热视频| 色综合久久久久久久久五月性色| 日本三级特黄| 国产一级做a爰大片免费久久| freesex性欧美重口| 天堂自拍| 欧美性69| 一级毛片一片毛| 日本国产高清色www视频在线| 黄色的视频免费看| 天天做天天爱天天综合网 | 天天摸夜夜摸夜夜狠狠摸| 久久久久国产一级毛片高清板| 国产h在线| 国产性做久久久久久| 色天天综合久久久久综合片| 久久综合九九亚洲一区| 亚洲午夜久久久久国产| 国产精品午夜寂寞视频| 久久在线播放| 日本黄色片在线观看|