在线观看www成人影院-在线观看www日本免费网站-在线观看www视频-在线观看操-欧美18在线-欧美1级

0
  • 聊天消息
  • 系統消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發帖/加入社區
會員中心
創作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內不再提示

定制RISC-V處理器簡化設計驗證

星星科技指導員 ? 來源:嵌入式計算設計 ? 作者:Brandon Lewis,Saumi ? 2022-06-21 09:40 ? 次閱讀

RISC-V 被稱為開放標準指令集架構 (ISA),其基本指令已被凍結以最小化復雜性。但最近它添加了廣泛的自定義擴展和增強功能,使其在構建特定應用系統的 SoC 設計人員中越來越受歡迎。

這些架構中采用的定制功能通常通過硬件/軟件協同設計策略得到增強,該策略優化軟件以最大限度地發揮 RISC-V 處理器 IP 的專業能力。

但無論系統是否在軟硬件協同設計環境中開發,構建穩定的 SoC 設計和驗證流程的過程仍然涉及大量設置和耗時的手動更改。研究估計 SoC 驗證占用了 SoC 總設計時間和成本的 50-80%,而且使用 RISC-V 處理器的驗證工程師的工作量比 Arm SoC 還要多,因為 CPU 本身以及任何定制都必須經過驗證。

RISC-硬件設計驗證提供商 Imperas 最近的一份聲明稱:“開源 IP 的日益普及也促進了將驗證作為 SoC 項目初始階段的傳入質量檢查的團隊的增長。” V 處理器模型和用于軟件仿真的虛擬原型,讀取。“此外,修改或擴展基本核心功能的設計選項從一開始就取決于一個有效的設計驗證框架。”

圍繞可定制的 RISC-V IP 規范化驗證

事實上,隨著 RISC-V 的成熟,越來越多的設計團隊選擇“修改或擴展基本核心功能”,以至于 RISC-V 基金會已經組織了特殊興趣小組來規范目標用例的擴展功能集。這些工作組可以在下圖的左側看到,自春季發布該表以來,其中許多已經從待處理轉變為活動。

pYYBAGKxIgaAanVUAAFr6SGCCxc966.png

作為回應,ImperasDV 工具正在尋求通過與當前 UVM SystemVerilog 技術兼容的“黃金參考模型”來簡化 RISC-V SoC 設計驗證過程。它的環境采用鎖步比較設計驗證方法,允許在 Verilog 或 SystemVerilog 中編程的被測設備 (DUT) 運行和構建裝配級程序。這有助于解決異步事件,從而在發現錯誤時減少調試分析時間。

poYBAGKxIg-ANrAYAAJm9fDkFsM487.png

該工具的主要組成部分是:

指令測試生成器

RTL DUT 子系統

功能覆蓋測量

測試臺/線束

命令 DV 子系統

該工具的外殼可容納整個 RISC-V ISA,包括特權操作模式,并與最新的 Vector、DSP/SIMD、Bitmanip 和 Crypto (Scalar) 擴展兼容。從架構的角度來看,ImperasDV 提供了一個支持 RISC-V 驗證接口 (RVVI) 標準的驗證環境。這簡化了客戶 RTL、參考模型和測試平臺之間的集成。

pYYBAGKxIheAd1A_AAJ6f6OzbSE015.png

如前所述,該集成有助于復雜超標量流水線的鎖步和比較驗證,并且該平臺可以容納多個硬件線程并完成無序指令。Imperas 的黃金參考模型確保平臺評估的操作數據正確執行,即使跨不同版本,這要歸功于對特定修訂的可配置版本控制支持。

開源協同設計現在開始

ImperasDV RISC-V 驗證工具鏈已被許多半導體行業領先的 RISC-V 供應商采用,其中一些供應商已經擁有可工作的硅原型,目前正在開展第二代設計。其中包括 Codasip、EM Microelectronics (Swatch)、NSITEXE (Denso)、Nvidia Networking (Mellanox)、OpenHW Group、MIPS Technology、Seagate Technology、Silicon Labs 和 Valtrix Systems,以及其他尚未公開的公司

當然,我們還沒有解決硬件/軟件協同設計等式的另一面:嵌入式軟件開發。在這里,Imperas 還通過建模和仿真解決方案加快設計周期,只是這些解決方案基于開源開放虛擬平臺 (OVP) 模型。

該公司的riscvOVPsim 指令集模擬器 (ISS)允許以高達 1,000 MIPS 的速度開發和調試針對 RISC-V 處理器目標的代碼。它利用 Imperas 的 OVP 快速處理器模型庫來提供指令精確的單核 RISC-V 配置和變體,甚至被 RISC-V 基金會的合規性框架和測試套件使用。

pYYBAGKxIiGAMCknAAJyD__iF7M074.png

最重要的是,可以從 GitHub 免費下載riscvOVPsim,并且可以在www.ovpworld.org/riscvOVPsimPlus找到包含新 RISC-V 矢量擴展的增強測試套件。

riscvOVPsim 的可用升級包括虛擬平臺開發和仿真、多核軟件開發、可擴展平臺套件和多處理器主機 (MPonMP) 加速軟件上的 QuantumLeap 多處理器目標。

Imperas 產品組合以及來自快速發展的 RISC-V 生態系統的其他工具,為您今天開始自己的開放式處理器設計提供了足夠的資源。

作者:Brandon Lewis,Saumitra Jagdale

審核編輯:郭婷

聲明:本文內容及配圖由入駐作者撰寫或者入駐合作網站授權轉載。文章觀點僅代表作者本人,不代表電子發燒友網立場。文章及其配圖僅供工程師學習之用,如有內容侵權或者其他違規問題,請聯系本站處理。 舉報投訴
  • 處理器
    +關注

    關注

    68

    文章

    19313

    瀏覽量

    230072
  • soc
    soc
    +關注

    關注

    38

    文章

    4173

    瀏覽量

    218420
  • 仿真
    +關注

    關注

    50

    文章

    4093

    瀏覽量

    133684
收藏 人收藏

    評論

    相關推薦

    Andes晶心科技推出D45-SE RISC-V處理器

    Andes晶心科技(TWSE:6533; SIN US03420C2089; ISIN:US03420C1099)是全球高效能、低功耗 32/64 位 RISC-V 處理器的領導廠商,也是
    的頭像 發表于 12-26 10:54 ?177次閱讀

    Rivos全新產品采用Andes晶心科技NX45 RISC-V處理器

    專注于加速數據分析和生成式AI工作負載的RISC-V主要會員公司Rivos與32/64位RISC-V處理器內核的領先供貨商、RISC-V創始會員Andes晶心科技,宣布Rivos已獲得
    的頭像 發表于 12-04 10:37 ?242次閱讀

    RISC-V能否復制Linux 的成功?》

    提供商業RISC-V內核的廠商至少有七家。 Swift說,現在的專有ISA是由某個供應商管理,客戶只能使用一個專有ISA,因而處理器設計無法滿足特定的行業需求,除非獲得昂貴的架構許可來定制內核。而且,現在也不能再轉賣
    發表于 11-26 20:20

    RISC-V,即將進入應用的爆發期

    計算機由控制整體的CPU(中央處理器)和加速兩部分構成。在AI計算中,功耗和效率是兩個關鍵因素。RISC-V架構通過其簡潔的設計和定制化的擴展,可以實現高效的能量使用。該架構能夠通過
    發表于 10-31 16:06

    risc-v在人工智能圖像處理應用前景分析

    長時間運行或電池供電的設備尤為重要。 高性能 : 盡管RISC-V架構以低功耗著稱,但其高性能也不容忽視。通過優化指令集和處理器設計,RISC-V可以在處理復雜的人工智能圖像
    發表于 09-28 11:00

    RISC-V適合什么樣的應用場景

    設計使得開發者可以靈活選擇所需的指令集和模塊,以滿足嵌入式系統的各種性能要求。 3. 人工智能(AI)和機器學習(ML) 高性能計算:RISC-V結合AI加速或協處理器,可以提供高效的人工智能計算
    發表于 07-29 17:16

    RISC-V在中國的發展機遇有哪些場景?

    RISC-V結合AI加速,可以在AI領域提供高效的計算解決方案。 定制化需求:RISC-V允許添加專門的加速或協
    發表于 07-29 17:14

    淺析RISC-V領先ARM的優勢

    處理器,無需支付高額的授權費用。 相比之下,ARM雖然也基于精簡指令集計算(RISC)原理,但其指令集架構是閉源的,并且需要付費獲取授權。這種閉源性和商業授權模式限制了ARM在某些領域,尤其是學術研究
    發表于 06-27 08:45

    請問ESP32s3 ULP RISC-V處理器是否支持ADC的讀取?

    我在ULP RISC-V處理器的例程中,沒有發現有對ADC的操作,請問RISC-V處理器目前還不支持嗎?使用的IDF版本為4.4.2。 我想在ULP模式下,通過ADC來讀取外部器件
    發表于 06-14 07:38

    RISC-V有哪些優點和缺點

    模塊化設計提高了RISC-V的適應性和靈活性。 簡潔的指令集:RISC-V的設計簡潔,指令數量相對較少,這有助于提高處理器的執行速度和降低功耗。 強大的社區支持:RISC-V擁有龐大的
    發表于 04-28 09:03

    RISC-V有哪些優缺點?是堅持ARM方向還是投入risc-V的懷抱?

    。這種模塊化設計提高了RISC-V的適應性和靈活性。 簡潔的指令集 :RISC-V的設計簡潔,指令數量相對較少,這有助于提高處理器的執行速度和降低功耗。 強大的社區支持 :RISC-V
    發表于 04-28 08:51

    淺談RISC-V微架構驗證方式

    RISC-V 是一個開放的 ISA,任何人都可以接受它并實現處理器。但RISC-V市場的領導者知道,僅僅因為他們不需要支付許可使用費,并不意味著RISC-V是便宜的選擇。
    發表于 04-15 11:34 ?749次閱讀
    淺談<b class='flag-5'>RISC-V</b>微架構<b class='flag-5'>驗證</b>方式

    fpga和risc-v處理器的區別

    FPGA(現場可編程門陣列)和RISC-V處理器在多個方面存在顯著的區別。
    的頭像 發表于 03-27 14:21 ?1142次閱讀

    芯來科技正式發布基于RISC-V處理器的HSM子系統解決方案

    本土RISC-V CPU IP領軍企業——芯來科技正式發布基于RISC-V處理器的HSM子系統解決方案,提供專業有效的信息安全保護以及加解密功能。
    的頭像 發表于 03-11 11:01 ?1424次閱讀
    芯來科技正式發布基于<b class='flag-5'>RISC-V</b><b class='flag-5'>處理器</b>的HSM子系統解決方案

    RISC-V處理器對應什么開發環境?

    RISC-V處理器是開源的,那開發環境需要廠商自己開發還是沿用傳統的開發環境呢?比如keil
    發表于 01-13 19:18
    主站蜘蛛池模板: xx性欧美高清| 午夜视频福利在线观看| 久久狠狠干| 亚欧精品一区二区三区| 中文字幕一区二区三区免费看 | 欧美三级大片在线观看| 看黄视频网站| 天天综合亚洲| 天堂资源在线播放| 亚洲成a人片777777久久| 狠狠色丁香婷婷综合视频| 四虎国产在线| 日本美女中出| 天堂中文在线www| 思思久99久女女精品| 欧美网站视频| 国产网红精品| 亚洲黄色网址在线观看| 欧美seav在线| 国产黄色在线视频| gay超刺激污文| 日本不卡高清视频| 中文字幕婷婷| 色噜噜在线视频| 九月丁香婷婷| 午夜影院一区二区三区| 国产人成午夜免费看| 男人的网址| 欧洲另类一二三四区| 2021天天干| 精品国产午夜久久久久九九| 天天干天| 天天天做天天天天爱天天想| 久久久久国产| 国产精品嫩草影院人体模特| 男人天堂黄色| 在线观看jyzzjyzz| 淫欲高三| 琪琪午夜伦埋大全影院| www.四虎在线| 11111日本网站|