在线观看www成人影院-在线观看www日本免费网站-在线观看www视频-在线观看操-欧美18在线-欧美1级

0
  • 聊天消息
  • 系統消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發帖/加入社區
會員中心
电子发烧友
开通电子发烧友VIP会员 尊享10大特权
海量资料免费下载
精品直播免费看
优质内容免费畅学
课程9折专享价
創作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內不再提示

幾種簡單CMOS邏輯門電路原理圖

谷泰微 ? 來源:谷泰微 ? 作者:谷泰微 ? 2022-11-04 15:11 ? 次閱讀

PART.1

MOS管

MOS管又分為兩種類型:N型和P型。如下圖所示:

b9918f10-5c0b-11ed-a3b6-dac502259ad0.jpg

以N型管為例,2端為控制端,稱為“柵極”;3端通常接地,稱為“源極”;源極電壓記作Vss,1端接正電壓,稱為“漏極”,漏極電壓記作VDD。要使1端與3端導通,柵極2上要加高電平。

對P型管,柵極、源極、漏極分別為5端、4端、6端。要使4端與6端導通,柵極5要加低電平。

在CMOS工藝制成的邏輯器件或單片機中,N型管與P型管往往是成對出現的。同時出現的這兩個CMOS管,任何時候,只要一只導通,另一只則不導通(即“截止”或“關斷”),所以稱為“互補型CMOS管”。

PART.2

CMOS邏輯電平

高速CMOS電路的電源電壓VDD通常為+5V;Vss接地,是0V。

高電平視為邏輯“1”,電平值的范圍為:VDD的65%~VDD(或者VDD-1.5V~VDD)

低電平視作邏輯“0”,要求不超過VDD的35%或0~1.5V。

+1.5V~+3.5V應看作不確定電平。在硬件設計中要避免出現不確定電平。

近年來,隨著亞微米技術的發展,單片機的電源呈下降趨勢。低電源電壓有助于降低功耗。VDD為3.3V的CMOS器件已大量使用。在便攜式應用中,VDD為2.7V,甚至1.8V的單片機也已經出現。將來電源電壓還會繼續下降,降到0.9V,但低于VDD的35%的電平視為邏輯“0”,高于VDD的65%的電平視為邏輯“1”的規律仍然是適用的。

PART.3

非門

b9a471fc-5c0b-11ed-a3b6-dac502259ad0.jpg

非門(反向器)是最簡單的門電路,由一對CMOS管組成。其工作原理如下:

A端為高電平時,P型管截止,N型管導通,輸出端C的電平與Vss保持一致,輸出低電平;A端為低電平時,P型管導通,N型管截止,輸出端C的電平與VDD一致,輸出高電平。

PART.4

與非門

b9bdc2d8-5c0b-11ed-a3b6-dac502259ad0.jpg

與非門工作原理:

①、A、B輸入均為低電平時,1、2管導通,3、4管截止,C端電壓與VDD一致,輸出高電平。

②、A輸入高電平,B輸入低電平時,1、3管導通,2、4管截止,C端電位與1管的漏極保持一致,輸出高電平。

③、A輸入低電平,B輸入高電平時,情況與②類似,亦輸出高電平。

④、A、B輸入均為高電平時,1、2管截止,3、4管導通,C端電壓與地一致,輸出低電平。

PART.5

或非門

b9d0042a-5c0b-11ed-a3b6-dac502259ad0.jpg

或非門工作原理:

①、A、B輸入均為低電平時,1、2管導通,3、4管截止,C端電壓與VDD一致,輸出高電平。

②、A輸入高電平,B輸入低電平時,1、4管導通,2、3管截止,C端輸出低電平。

③、A輸入低電平,B輸入高電平時,情況與②類似,亦輸出低電平。

④、A、B輸入均為高電平時,1、2管截止,3、4管導通,C端電壓與地一致,輸出低電平。

注:

將上述“與非”門、“或非”門邏輯符號的輸出端的小圓圈去掉,就成了“與”門、“或”門的邏輯符號。而實現“與”、“或”功能的電路圖則必須在輸出端加上一個反向器,即加上一對CMOS管,因此,“與”門實際上比“與非”門復雜,延遲時間也長些,這一點在電路設計中要注意。

PART.6

三態門

b9e2d05a-5c0b-11ed-a3b6-dac502259ad0.jpg

三態門的工作原理:

當控制端C為“1”時,N型管3導通,同時,C端電平通過反向器后成為低電平,使P型管4導通,輸入端A的電平狀況可以通過3、4管到達輸出端B。

當控制端C為“0”時,3、4管都截止,輸入端A的電平狀況無法到達輸出端B,輸出端B呈現高電阻的狀態,稱為“高阻態”。

這個器件也稱作“帶控制端的傳輸門”。帶有一定驅動能力的三態門也稱作“緩沖器”,邏輯符號是一樣的。

注:

從CMOS等效電路或者真值表、邏輯表達式上都可以看出,把“0”和“1”換個位置,“與非”門就變成了“或非”門。對于“1”有效的信號是“與非”關系,對于“0”有效的信號是“或非”關系。

上述圖中畫的邏輯器件符號均是正邏輯下的輸入、輸出關系,即對“1”(高電平)有效而言。而單片機中的多數控制信號是按照負有效(低電平有效)定義的。例如片選信號CS(Chip Select),指該信號為“0”時具有字符標明的意義,即該信號為“0”表示該芯片被選中。因此,“或非”門的邏輯符號也可以畫成下圖。

b9fb1ed0-5c0b-11ed-a3b6-dac502259ad0.jpg

PART.7

組合邏輯電路

“與非”門、“或非”門等邏輯電路的不同組合可以得到各種組合邏輯電路,如譯碼器、解碼器、多路開關等。

組合邏輯電路的實現可以使用現成的集成電路,也可以使用可編程邏輯器件,如PAL、GAL等實現。

審核編輯 :李倩

聲明:本文內容及配圖由入駐作者撰寫或者入駐合作網站授權轉載。文章觀點僅代表作者本人,不代表電子發燒友網立場。文章及其配圖僅供工程師學習之用,如有內容侵權或者其他違規問題,請聯系本站處理。 舉報投訴
  • CMOS
    +關注

    關注

    58

    文章

    5844

    瀏覽量

    237004
  • 邏輯門電路
    +關注

    關注

    2

    文章

    67

    瀏覽量

    12121

原文標題:幾種簡單CMOS邏輯門電路原理圖

文章出處:【微信號:谷泰微,微信公眾號:谷泰微】歡迎添加關注!文章轉載請注明出處。

收藏 1人收藏
  • jf_879120311

評論

相關推薦

用表達式畫Coms電路,最近二周有比賽第一次接觸Cmos,主要用與或非門電路

用與或非門電路繪畫,通過表達式,來繪畫cmos門電路
發表于 12-04 16:02

如何搭建簡單的TTL電路

TTL(Transistor-Transistor Logic)電路,即晶體管-晶體管邏輯電路,是數字電子學中的一種基本組件。搭建簡單的TTL電路,可以按照以下步驟進行: 一、了解TT
的頭像 發表于 11-18 10:52 ?663次閱讀

什么是TTL邏輯電路 TTL與CMOS的區別和優缺點

在數字電子學中,TTL和CMOS是兩種基本的邏輯電路技術。它們各自有著獨特的特點和應用場景。 TTL邏輯電路 TTL(晶體管-晶體管邏輯)是一種基于雙極型晶體管(BJT)的數字
的頭像 發表于 11-18 10:26 ?2869次閱讀

簡單認識邏輯電路的用途

在數字電子的世界里,每一個決策、每一條指令、每一次數據處理,都離不開CMOS邏輯IC的掌控。CMOS邏輯IC大致包括兩種邏輯,即組合
的頭像 發表于 11-01 15:44 ?531次閱讀

CMOS和非門電路的輸入端電阻模式有什么區別

CMOS和非門電路的輸入端電阻模式之間存在一些關鍵的區別,這些區別主要體現在電阻的作用、連接方式以及對電路性能的影響上。
的頭像 發表于 10-01 17:32 ?1152次閱讀
<b class='flag-5'>CMOS</b>和非<b class='flag-5'>門電路</b>的輸入端電阻模式有什么區別

cmos和非門電路的輸入端電阻模式是什么

CMOS和非門電路的輸入端電阻模式涉及多個方面,包括電阻的作用、連接方式以及如何影響電路性能。以下是對CMOS和非門電路輸入端電阻模式的詳細
的頭像 發表于 10-01 17:30 ?1287次閱讀

TTL門電路的基本概念、工作原理及特性參數

TTL(晶體管-晶體管邏輯門電路是數字電子學中的一種基本組件,廣泛應用于計算機、通信和其他數字系統中。TTL門電路的工作原理基于晶體管的開關特性,通過控制輸入信號的邏輯關系來實現輸出
的頭像 發表于 08-11 11:03 ?5900次閱讀

輸入電流幾乎為零的門電路特點

門電路的基本概念 門電路是數字邏輯電路中的基本組成部分,它們通過邏輯運算實現對輸入信號的處理。常見的門電路有與門(AND)、或門(OR)、非
的頭像 發表于 07-30 15:15 ?883次閱讀

普通門電路的輸出端能否連在一起

討論門電路輸出端能否連在一起之前,我們首先需要了解門電路的基本概念。門電路是數字電路中的基本邏輯單元,用于實現基本的
的頭像 發表于 07-30 15:13 ?1350次閱讀

哪種門電路的輸出端可以并聯使用

門電路是數字邏輯電路的基本組成部分,它們用于實現基本的邏輯運算,如與(AND)、或(OR)、非(NOT)、異或(XOR)等。在數字電路設計中,門電路
的頭像 發表于 07-30 15:11 ?1641次閱讀

TTL門電路CMOS有什么特點及區別

TTL(晶體管-晶體管邏輯)和CMOS(互補金屬氧化物半導體)是兩種常見的數字邏輯電路技術,它們在電子設計和計算機科學領域中具有廣泛的應用。 一、TTL門電路的特點 工作原理 TTL
的頭像 發表于 07-30 14:54 ?3600次閱讀

怎么判斷cmos門電路的輸出狀態

CMOS(互補金屬氧化物半導體)是一種廣泛使用的集成電路技術,它利用了兩種類型的晶體管:N型和P型。CMOS門電路是數字邏輯電路的基本構建塊
的頭像 發表于 07-30 14:52 ?1970次閱讀

cmos門電路多余輸入端的處理方法

一、引言 CMOS(互補金屬氧化物半導體)門電路是現代數字電子系統中廣泛使用的關鍵組件。它們以其低功耗、高噪聲容限和易于集成等優點而著稱。然而,在設計CMOS門電路時,經常會遇到多余的
的頭像 發表于 07-30 14:50 ?4599次閱讀

CMOS門電路的輸入端為什么不能懸空?

CMOS(互補金屬氧化物半導體)門電路是數字電子系統中廣泛使用的基礎構件,因其低功耗、高噪聲容限和良好的擴展性而備受青睞。
的頭像 發表于 05-28 16:37 ?4799次閱讀

如何判斷TTL門電路的輸出狀態?

TTL(晶體管-晶體管邏輯門電路是數字電子學中常用的構建模塊,它們基于晶體管實現基本的邏輯功能。
的頭像 發表于 05-28 16:10 ?2476次閱讀
主站蜘蛛池模板: 高清不卡一区 | 成人最新午夜免费视频 | 国内精品久久久久影院薰衣草 | 香蕉色网| 一区二区不卡在线观看 | 好大好硬好长好爽a网站 | 夜夜操夜夜骑 | 色狠狠狠狠综合影视 | 天天干天天插 | 婷婷99精品国产97久久综合 | 国产成人精品亚洲日本在线观看 | 一区不卡 | 亚洲小视频在线播放 | 国产性片在线观看 | 国产精品第一页在线观看 | 一区二区三区伦理 | 天天拍夜夜操 | 高h 男男| 国产成人精品免费视频大全可播放的 | 中文字幕不卡一区 | 综合激情在线 | 男女www视频在线看网站 | 免费网站在线视频美女被 | 美女免费视频是黄的 | 亚洲人成影网站~色 | 国产高清美女一级a毛片 | 五月天天 | 2021久久精品国产99国产精品 | 亚洲 欧美 自拍 另类 欧美 | 天天天天天操 | 女人张开双腿让男人桶爽免 | 亚洲婷婷综合色高清在线 | 最新亚洲一区二区三区四区 | 欧美视频三区 | 黄视频网站入口 | 麻豆三级在线播放 | 全国男人天堂网 | 日本内谢69xxxx免费 | 波多野结衣三个女人蕾丝边 | 五月激情综合丁香色婷婷 | 韩国在线a免费观看网站 |

電子發燒友

中國電子工程師最喜歡的網站

  • 2931785位工程師會員交流學習
  • 獲取您個性化的科技前沿技術信息
  • 參加活動獲取豐厚的禮品