在线观看www成人影院-在线观看www日本免费网站-在线观看www视频-在线观看操-欧美18在线-欧美1级

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

IC設(shè)計(jì)流程概述

電路和微電子考研 ? 來(lái)源:電路和微電子考研 ? 作者:電路和微電子考研 ? 2022-11-10 16:25 ? 次閱讀

面試時(shí)被問(wèn)到了對(duì)IC設(shè)計(jì)流程的理解,隱約覺(jué)得和FPGA的整套流程有點(diǎn)像,但確實(shí)沒(méi)接觸過(guò),在此總結(jié)一下。

芯片開(kāi)發(fā)流程如下圖所示,芯片設(shè)計(jì)被分為兩個(gè)階段:前端設(shè)計(jì)和后端設(shè)計(jì)階段。

6df33e60-60c9-11ed-8abf-dac502259ad0.png

前端設(shè)計(jì)

1.1 市場(chǎng)需求分折文件

(Market Rcouirement Document,MRD)

芯片開(kāi)發(fā)的第一項(xiàng)工作,是一個(gè)市場(chǎng)調(diào)研報(bào)告,說(shuō)明了潛在市場(chǎng)規(guī)模和可獲取市場(chǎng)規(guī)模。

客戶向芯片設(shè)計(jì)公司(稱為Fabless,無(wú)晶圓設(shè)計(jì)公司)提出的設(shè)計(jì)要求,包括芯片需要達(dá)到的具體功能和性能方面的要求;

1.2 架構(gòu)文件

這是一個(gè)關(guān)于系統(tǒng)構(gòu)成和芯片架構(gòu)的高層次描達(dá)文件,涉及芯片的高層次操作、引腳分配與定義、軟件編程模型、可測(cè)性、寄存器定義以及應(yīng)用模型等。

1.3 微架構(gòu)文件

它包括芯片內(nèi)部操作的細(xì)節(jié)、時(shí)鐘和復(fù)位方案、主要模塊的功能描述、典型數(shù)據(jù)路徑描述、緩沖區(qū)需求分析、吞吐率和延遲分析、中斷和功率管理等問(wèn)題。

這是多個(gè)設(shè)計(jì)者在采用高級(jí)語(yǔ)言( Verilog或VHDL)進(jìn)行設(shè)計(jì)時(shí)所依照的藍(lán)圖。

1.4 RTL設(shè)計(jì)

芯片被劃分成多個(gè)塊,每個(gè)塊又被劃分成多個(gè)模塊。多個(gè)設(shè)計(jì)者使用Verilog 或VHDL共同承擔(dān)設(shè)計(jì)工作。使用Lint和其他結(jié)構(gòu)工具以保證所有的設(shè)計(jì)遵循共同的基本設(shè)計(jì)指導(dǎo)原則。

Lint工具用于檢查RTL代碼錯(cuò)誤,其檢查的范用從基本的矢量寬度不匹配到時(shí)鐘交叉和同步問(wèn)題。使用一個(gè)好的代碼分析工具對(duì)RTL代碼進(jìn)行檢查以便在早期就發(fā)現(xiàn)設(shè)計(jì)和代碼中的錯(cuò)誤是非常有益的。

常見(jiàn)的商用代碼分析工具有:Atrenta的Spyglass、Synopsys的Leda、Cadence的Surelint、Springsoft的nLint和eritools的HDLint等。

1.5 驗(yàn)證

1.5.1 功能驗(yàn)證

在RTL設(shè)計(jì)完成后,需要對(duì)其進(jìn)行功能驗(yàn)證。

它需要一個(gè)testbench驗(yàn)證環(huán)境,基于此環(huán)境可以生成測(cè)試激勵(lì)并進(jìn)行設(shè)計(jì)驗(yàn)證。

System Verilog, OVM/UVM是目前最新的驗(yàn)證語(yǔ)言和驗(yàn)證方法,可以進(jìn)行受約束的隨機(jī)化驗(yàn)證。

通常需要一個(gè)高層次的,對(duì)測(cè)試場(chǎng)景進(jìn)行描述的文件。

仿真工具用于通過(guò)各種測(cè)試用例對(duì)設(shè)計(jì)進(jìn)行仿真。每一種測(cè)試用例都會(huì)針對(duì)芯片的某些功能進(jìn)行測(cè)試。仿真工具記錄所有內(nèi)部信號(hào)在每個(gè)時(shí)鐘周期的狀態(tài)值,這對(duì)于發(fā)現(xiàn)設(shè)計(jì)錯(cuò)誤的內(nèi)部細(xì)節(jié)非常重要。商用的仿真工具有Silvaco的SILos、Mentor的Modelsim和Questa、Cadence的nCSim、Synopsys的VCS等。

1.5.2 模擬

芯片設(shè)計(jì)時(shí),經(jīng)常會(huì)使用FPGA進(jìn)行系統(tǒng)模擬驗(yàn)證。FPGA與芯片類似,都使用綜合后的網(wǎng)表實(shí)現(xiàn)所需要的功能,但FPGA更為靈活。FPGA最初是一塊空白的芯片,用戶的設(shè)計(jì)經(jīng)過(guò)綜合后得到比特文件,燒錄到FPGA中之后可以實(shí)現(xiàn)與芯片相同的功能。FPGA可以反復(fù)燒錄,易于進(jìn)行設(shè)計(jì)修改。

使用FPGA實(shí)現(xiàn)芯片功能,在系統(tǒng)中進(jìn)行實(shí)際驗(yàn)證,有助于從系統(tǒng)級(jí)對(duì)芯片的功能進(jìn)行實(shí)際驗(yàn)證,可以先期就開(kāi)發(fā)軟件和驅(qū)動(dòng)程序,這些都有助于在流片之前發(fā)現(xiàn)隱藏較深的設(shè)計(jì)缺陷。

目前,F(xiàn)PGA模擬已經(jīng)成為芯片開(kāi)發(fā)流程中的一個(gè)標(biāo)準(zhǔn)環(huán)節(jié)。

后端設(shè)計(jì)

2.1 綜合

綜合是使用軟件工具將RTL代碼(Verilog或VHDL)轉(zhuǎn)換為邏輯門(與門、或門和觸發(fā)器等)的過(guò)程。綜合工具可以按照某些原則,如最小面積或最佳定時(shí)特性,生成綜合后的網(wǎng)表。

在開(kāi)始綜合之前,我們需要編寫綜合約束文件。綜合約束文件中需要說(shuō)明的一些重要內(nèi)容包括以下幾點(diǎn):

時(shí)鐘頻率:這是綜合工具需要知道的最重要的信息,它決定了滿足定時(shí)要求的情況下兩個(gè)觸發(fā)器之間可以有多少級(jí)邏輯電路。

優(yōu)化目標(biāo):最小面積或最佳定時(shí)特性。如果工作頻率較低,定時(shí)不存在問(wèn)題,那么我們可以將綜合過(guò)程的優(yōu)化目標(biāo)確定為最小面積;如果定時(shí)要求苛刻,那么綜合的優(yōu)化目標(biāo)應(yīng)該為最佳定時(shí)特性,此時(shí)綜合工具可能會(huì)將某些電路設(shè)計(jì)為并行或流水線結(jié)構(gòu),這會(huì)增大芯片面積,但定時(shí)特性會(huì)更好。

輸出延遲和輸入延遲:當(dāng)一個(gè)模塊的輸出與另一個(gè)模塊的輸人相連接時(shí),我們需要對(duì)輸出引腳的輸出延遲和輸人引腳的輸入延遲進(jìn)行描述。

展平(fattening)與保持層次(keeping hierarchy):當(dāng)保持層次時(shí),RTL代碼在模塊級(jí)進(jìn)行綜合,其輸入輸出引腳被保留。當(dāng)設(shè)計(jì)被展平后,綜合時(shí)不考慮模塊之間的邊界。

一些常用的綜合工具有,

ASIC:Synopsys的DC(Design Compiler)、Cadence(RTL Compiler)和Magma的Talus等。

FPGA:Mentor的Precision、Synopsys的Synplify family、Xilinx的XST、AlteraQuartus、Magma的BlastFPGA等。

2.2 STA

STA ( Statie Timing Analysis., 靜態(tài)定時(shí)分析)是一種用于發(fā)現(xiàn)芯片在綜合或布局布線之后的邏輯是否滿足定時(shí)要求的方法。RTL代碼綜合和布局在線之后,就可以將邏輯門及邏輯門之間互聯(lián)信導(dǎo)線的延遲參數(shù)提取出來(lái),這一過(guò)程稱為延遲提取。在同步設(shè)計(jì)中,信號(hào)從一個(gè)觸發(fā)器的輸出、經(jīng)過(guò)多個(gè)邏輯門之后進(jìn)入另一個(gè)觸發(fā)器的輸入端。

STA工具可以計(jì)算出從一個(gè)觸發(fā)器的輸出到另一個(gè)觸發(fā)器入之間的最大延遲,最大延遲值應(yīng)小于1個(gè)時(shí)鐘周期,這樣才能保證輸出的信號(hào)在本周期內(nèi)到達(dá)下一個(gè)觸發(fā)器,并且不會(huì)出現(xiàn)建立時(shí)間不滿足要求的問(wèn)題。STA工具還會(huì)計(jì)算從一個(gè)觸發(fā)器的輸出到另一個(gè)觸發(fā)器輸入之間的最小延遲,最小延遲用于確保延遲值大于觸發(fā)器所需要的保持時(shí)間。

常見(jiàn)的STA工具有,Synopsys Prime Time、Cadence CTE(Common Timing Engine)、Mentor SST Velocity、Magma等。

2.3 門級(jí)仿真

門級(jí)仿真是在包含定時(shí)信息的情況下檢查芯片功能是否正確。

此時(shí)芯片內(nèi)部的所有延遲都放標(biāo)注出來(lái),因此所有內(nèi)部節(jié)點(diǎn)和邏輯門的邏輯值變化都包含了實(shí)際的延遲。這反映了真實(shí)芯片的操作行為。

2.4 布局布線(layout)

在這一階段,layout 工具將綜合后的網(wǎng)表讀入,所有邏輯門都以晶體管和其他基本元件的方式出現(xiàn)。

有些芯片的layout是由布局布線工具自動(dòng)完成的。

有些高頻設(shè)計(jì)需要以手工的方式進(jìn)行布局布線。

2.5 提交設(shè)計(jì)數(shù)據(jù)(tape-out)

芯片布局布線后,可以提取出精確的定時(shí)信息并反饋給STA工具進(jìn)行精確的定時(shí)特性檢查。此后還需要進(jìn)行設(shè)計(jì)規(guī)則檢查(Design Rule Check,DRC)。這些工作都完成后,就可以將設(shè)計(jì)數(shù)據(jù)提交給芯片制造廠了。早期進(jìn)行芯片設(shè)計(jì)時(shí),都是以磁帶來(lái)存儲(chǔ)芯片設(shè)計(jì)數(shù)據(jù)的,因此稱為tape-out。目前多以電子文檔的方式提交數(shù)據(jù),已經(jīng)不使用磁帶了,但這一稱呼沿用至今。

系統(tǒng)實(shí)現(xiàn)

3.1 實(shí)驗(yàn)室測(cè)試

芯片的工程樣片需要安裝在預(yù)先設(shè)計(jì)好的評(píng)估板上進(jìn)行實(shí)際應(yīng)用測(cè)試。

第一次所投的芯片被稱為工程樣片,目的是發(fā)現(xiàn)芯片在實(shí)際應(yīng)用時(shí)存在的問(wèn)題并解決這些問(wèn)題。

第二次所投芯片如果經(jīng)過(guò)全面測(cè)試后沒(méi)有發(fā)現(xiàn)任何問(wèn)題,那么這一批芯片就可以作為正式的產(chǎn)品

有些博客在前后端劃分有不一樣,有的前端將綜合和STA包括進(jìn)前端設(shè)計(jì)中。

因此其前端包括:規(guī)格制定、詳細(xì)設(shè)計(jì)、HDL編碼、仿真驗(yàn)證、邏輯綜合、STA和形式驗(yàn)證,前端設(shè)計(jì)的結(jié)果就是得到了芯片的門級(jí)網(wǎng)表電路;

后端劃分更細(xì),包括:

DFT:Design For Test,可測(cè)性設(shè)計(jì)。DFT的常見(jiàn)方法就是,在設(shè)計(jì)中插入掃描鏈,將非掃描單元(如寄存器)變?yōu)閽呙鑶卧?/p>

DFT工具有Synopsys的DFT Compiler。

布局規(guī)劃(FloorPlan):布局規(guī)劃就是放置芯片的宏單元模塊,在總體上確定各種功能電路的擺放位置,如IP模塊,RAM,I/O引腳等等;布局規(guī)劃能直接影響芯片最終的面積。

工具為Synopsys的Astro。

CTS:Clock Tree Synthesis,時(shí)鐘樹(shù)綜合,時(shí)鐘的布線;由于時(shí)鐘信號(hào)在數(shù)字芯片的全局指揮作用,它的分布應(yīng)該是對(duì)稱式的連到各個(gè)寄存器單元,從而使時(shí)鐘從同一個(gè)時(shí)鐘源到達(dá)各個(gè)寄存器時(shí),時(shí)鐘延遲差異最小,這也是為什么時(shí)鐘信號(hào)需要單獨(dú)布線的原因。

CTS工具有Synopsys的Physical Compiler。

布線(Place & Route):普通信號(hào)布線,包括各種標(biāo)準(zhǔn)單元(基本邏輯門電路)之間的走線;比如我們平常聽(tīng)到的0.13um工藝,或者說(shuō)90nm工藝,實(shí)際上就是這里金屬布線可以達(dá)到的最小寬度,從微觀上看就是MOS管的溝道長(zhǎng)度。

寄生參數(shù)提取:由于導(dǎo)線本身存在的電阻,相鄰導(dǎo)線之間的互感,耦合電容在芯片內(nèi)部會(huì)產(chǎn)生信號(hào)噪聲,串?dāng)_和反射;這些效應(yīng)會(huì)產(chǎn)生信號(hào)完整性問(wèn)題,導(dǎo)致信號(hào)電壓波動(dòng)和變化,如果嚴(yán)重就會(huì)導(dǎo)致信號(hào)失真錯(cuò)誤;提取寄生參數(shù)進(jìn)行再次的分析驗(yàn)證,分析信號(hào)完整性問(wèn)題是非常重要的。

工具Synopsys的Star-RCXT。

版圖物理驗(yàn)證:對(duì)完成布線的物理版圖進(jìn)行功能和時(shí)序上的驗(yàn)證,驗(yàn)證項(xiàng)目很多,如LVS(Layout Vs Schematic)驗(yàn)證,簡(jiǎn)單說(shuō),就是版圖與邏輯綜合后的門級(jí)電路圖的對(duì)比驗(yàn)證;DRC(Design Rule Checking),設(shè)計(jì)規(guī)則檢查,檢查連線間距,連線寬度等是否滿足工藝要求;ERC(Electrical Rule Checking),電氣規(guī)則檢查,檢查短路和開(kāi)路等電氣 規(guī)則違例。

工具為Synopsys的Hercules。

實(shí)際的后端流程還包括電路功耗分析,以及隨著制造工藝不斷進(jìn)步產(chǎn)生的DFM可制造性設(shè)計(jì))問(wèn)題。

物理版圖以GDS II的文件格式交給芯片代工廠(Foundry)在晶圓硅片上做出實(shí)際的電路,再進(jìn)行封裝和測(cè)試,就得到了實(shí)際看見(jiàn)的芯片。

【END】

審核編輯 :李倩

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問(wèn)題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
  • 芯片
    +關(guān)注

    關(guān)注

    456

    文章

    51157

    瀏覽量

    426558
  • IC設(shè)計(jì)
    +關(guān)注

    關(guān)注

    38

    文章

    1302

    瀏覽量

    104214

原文標(biāo)題:【科普】IC設(shè)計(jì)流程概述

文章出處:【微信號(hào):feifeijiehaha,微信公眾號(hào):電路和微電子考研】歡迎添加關(guān)注!文章轉(zhuǎn)載請(qǐng)注明出處。

收藏 人收藏

    評(píng)論

    相關(guān)推薦

    hdmi連接器生產(chǎn)流程

    HDMI連接器的生產(chǎn)流程涉及多個(gè)步驟,這些步驟共同確保了連接器的質(zhì)量和性能。以下是一個(gè)典型的HDMI連接器生產(chǎn)流程概述
    的頭像 發(fā)表于 01-28 13:44 ?79次閱讀

    ARM主板定制流程與成本

    ,企業(yè)往往需要對(duì)ARM主板進(jìn)行定制。本文將探討ARM主板的定制流程、影響定制成本的因素以及定制周期與時(shí)間成本。一、定制流程概述ARM主板的定制流程通常包括需求分析、設(shè)
    的頭像 發(fā)表于 01-06 13:21 ?131次閱讀
    ARM主板定制<b class='flag-5'>流程</b>與成本

    手機(jī)充電器IC U6218產(chǎn)品概述

    剛剛落下帷幕的2024年,國(guó)內(nèi)智能手機(jī)銷量和去年同期相比屬于大洗牌,國(guó)產(chǎn)手機(jī)依然抗打,占據(jù)了國(guó)內(nèi)市場(chǎng)的絕大部分。在充電器相關(guān)配件銷量榜中,深圳銀聯(lián)寶科技的手機(jī)充電器ic排名穩(wěn)步向前,是芯片市場(chǎng)不容小覷的實(shí)力廠商。今天給大家介紹一下銀聯(lián)寶的手機(jī)充電器ic U6218!
    的頭像 發(fā)表于 01-03 09:48 ?221次閱讀

    芯片封測(cè)架構(gòu)和芯片封測(cè)流程

    在此輸入導(dǎo)芯片封測(cè)芯片封測(cè)是一個(gè)復(fù)雜且精細(xì)的過(guò)程,它涉及多個(gè)步驟和環(huán)節(jié),以確保芯片的質(zhì)量和性能。本文對(duì)芯片封測(cè)架構(gòu)和芯片封測(cè)流程進(jìn)行概述。 ? ? 1 芯片封測(cè) 芯片封測(cè),即芯片封裝測(cè)試,是芯片制造
    的頭像 發(fā)表于 12-31 09:15 ?451次閱讀
    芯片封測(cè)架構(gòu)和芯片封測(cè)<b class='flag-5'>流程</b>

    數(shù)字設(shè)計(jì)ic芯片流程

    主要介紹芯片的設(shè)計(jì)流程 ? ? ? ? ? ? ? ? ? ? ? ? ? ? ? ? ? ? ? ?? ? ? ? ? ? ? ? ? ? ? ? ? ? &
    發(fā)表于 11-20 15:57 ?0次下載

    TI電池監(jiān)控器IC的高級(jí)電量監(jiān)測(cè)器固件流程

    電子發(fā)燒友網(wǎng)站提供《TI電池監(jiān)控器IC的高級(jí)電量監(jiān)測(cè)器固件流程圖.pdf》資料免費(fèi)下載
    發(fā)表于 10-12 10:07 ?0次下載
    TI電池監(jiān)控器<b class='flag-5'>IC</b>的高級(jí)電量監(jiān)測(cè)器固件<b class='flag-5'>流程</b>圖

    【「數(shù)字IC設(shè)計(jì)入門」閱讀體驗(yàn)】+ 數(shù)字IC設(shè)計(jì)流程

    上一篇對(duì)《數(shù)字IC設(shè)計(jì)入門》進(jìn)行了整書(shū)瀏覽,今天開(kāi)始研讀第1章“IC設(shè)計(jì)行業(yè)概述”。這章節(jié)還沒(méi)有涉及IC設(shè)計(jì)的理論知識(shí),因此閱讀起來(lái)還是比較輕松的,作者的目的可能是希望讀者先了解
    發(fā)表于 09-25 15:51

    電源管理IC U6217產(chǎn)品概述

    2024年預(yù)計(jì)家電市場(chǎng)的全年零售規(guī)模將同比增長(zhǎng)0.7%,顯示出回暖的跡象。在家電領(lǐng)域,電源管理ic展現(xiàn)出了穩(wěn)健復(fù)蘇的趨勢(shì)。因此,電源管理ic廠商應(yīng)該抓住這個(gè)好機(jī)會(huì),向家電廠商提供高質(zhì)量的產(chǎn)品。
    的頭像 發(fā)表于 09-12 10:05 ?307次閱讀

    MT6816磁編碼IC在自動(dòng)縮口機(jī)中的應(yīng)用

    MT6816磁編碼IC在自動(dòng)縮口機(jī)中的應(yīng)用,探討其如何提升設(shè)備性能,優(yōu)化生產(chǎn)流程。 一、MT6816磁編碼IC概述 MT6816是一款高性能的磁編碼
    的頭像 發(fā)表于 07-23 16:07 ?463次閱讀

    MT6501磁編碼IC在PACK產(chǎn)線中的應(yīng)用

    在現(xiàn)代工業(yè)自動(dòng)化和智能化生產(chǎn)的浪潮中,精確的數(shù)據(jù)采集和高效的生產(chǎn)流程控制是提升產(chǎn)品質(zhì)量、降低成本的關(guān)鍵。MT6501磁編碼IC作為一種高精度、高可靠性的傳感器設(shè)備,在PACK產(chǎn)線中發(fā)揮著不可替代
    的頭像 發(fā)表于 07-23 15:49 ?378次閱讀
    MT6501磁編碼<b class='flag-5'>IC</b>在PACK產(chǎn)線中的應(yīng)用

    人工智能概述

    人工智能關(guān)鍵技術(shù)概述
    發(fā)表于 07-17 17:17 ?0次下載

    LED驅(qū)動(dòng)電源IC U6773S概述和主要特性

    LED驅(qū)動(dòng)電源IC通常集成了電流調(diào)節(jié)、電壓調(diào)節(jié)、溫度保護(hù)等功能,以確保LED的穩(wěn)定工作和延長(zhǎng)LED的壽命,市場(chǎng)對(duì)于高效能、高可靠性的LED驅(qū)動(dòng)電源IC的需求日益增加。深圳銀聯(lián)寶科技的LED驅(qū)動(dòng)電源IC U6773S是一款高性能的
    的頭像 發(fā)表于 07-02 15:34 ?502次閱讀

    自動(dòng)化IC封裝模擬分析工作流程

    IC封裝制程的制程模擬中,為了同時(shí)提升工作效率與質(zhì)量,CAE團(tuán)隊(duì)常會(huì)面臨到許多挑戰(zhàn)。在一般的CAE分析流程中,仿真分析產(chǎn)生結(jié)構(gòu)性網(wǎng)格,是非常繁瑣且相當(dāng)花時(shí)間的。必須要先匯入2D(或3D)圖檔,接著
    的頭像 發(fā)表于 06-26 08:35 ?369次閱讀
    自動(dòng)化<b class='flag-5'>IC</b>封裝模擬分析工作<b class='flag-5'>流程</b>

    處理變頻器IC短路情況

    變頻器作為現(xiàn)代工業(yè)控制系統(tǒng)中不可或缺的一部分,其穩(wěn)定運(yùn)行對(duì)于整個(gè)生產(chǎn)流程具有至關(guān)重要的作用。然而,在實(shí)際應(yīng)用中,變頻器IC短路問(wèn)題時(shí)有發(fā)生,這不僅可能導(dǎo)致設(shè)備損壞,還可能引發(fā)更嚴(yán)重的安全事故。因此
    的頭像 發(fā)表于 06-11 11:50 ?737次閱讀

    什么是燒錄?怎么判別IC是否燒錄過(guò)

     IC燒錄的基本流程,有時(shí)候我們會(huì)買來(lái)新料,新料一般是空白的可以跳過(guò)清除這道程序。
    的頭像 發(fā)表于 02-02 14:14 ?7866次閱讀
    主站蜘蛛池模板: 免费在线播放毛片 | 国产亚洲精品激情都市 | 色天天干| 天天翘夜夜洗澡天天做 | 99色99| 中文字幕亚洲一区二区三区 | 天堂最新版在线www在线 | videosex久久麻豆 | 免费人成网站在线高清 | 欧美18xxoovideos | 国产农村三片免费网站 | 天天干天天舔 | 丁香婷婷久久大综合 | 丝袜美腿视频一区二区三区 | 免费午夜不卡毛片 | 插菊综合网 | 天堂成人在线观看 | 很黄很污的视频网站 | 奇米欧美 | 在线久综合色手机在线播放 | 黄色网视频 | 性做久久久久久免费观看 | 日韩成人影院 | 狠狠色噜噜狠狠狠狠五月婷 | 亚洲色图图片 | 2021国产精品自在拍在线播放 | 色吧综合网| 免费人成在线观看视频色 | 国产成人精品一区二区三区 | 午夜影视啪啪免费体验区深夜 | 四虎网址在线观看 | 免费观看四虎精品成人 | 久久久精品2021免费观看 | 久色国产| 亚洲成人免费在线 | 国模私拍一区二区三区 | 色视频在线观看完整免费版 | 男人和女人做a免费视频 | 久久综合偷偷噜噜噜色 | 黑人一区二区三区中文字幕 | 天天干天天天天 |