在线观看www成人影院-在线观看www日本免费网站-在线观看www视频-在线观看操-欧美18在线-欧美1级

0
  • 聊天消息
  • 系統消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發帖/加入社區
會員中心
創作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內不再提示

FPGA的經驗分享

FPGA研究院 ? 來源:FPGA研究院 ? 作者:FPGA研究院 ? 2022-12-09 10:47 ? 次閱讀

IC工業中有許多不同的領域,IC設計者的特征也會有些不同。在A領域的一個好的IC設計者也許會花很長時間去熟悉B領域的知識。在我們職業生涯的開始,我們應該問我們自己一些問題,我們想要成為怎樣的IC設計者?消費?PC外圍?通信微處理器DSP?等等?

IC設計的基本規則和流程是一樣的,無論啥樣的都會加到其中。HDL,FPGA和軟件等是幫助我們理解芯片的最好工具。IC的靈魂是知識。因此我們遇到的第一個挑戰將是獲得設計的相關信息,然后理解信息并應用它。

但是有些信息不是免費的,我們需要加入一些協會或從如IEEE/ISO等那些組織購買一些文檔。設計者應該有很強的背景知識來很快的理解他們,甚至能改進存在的標準或。一個好的設計者應該應該有足夠的設計技能和工具應用知識并且不斷的積累他們。

例如:8口以太網轉換HUB控制器

需要知識:IEEE802.3標準,包括10MHZ以太網和100MHZ快速以太網。

相關領域:異步傳輸模式(ATM),IEEE802.11無限局域網,IEEE1394,USB等。

HDL,計算機仿真和只能解決ASIC設計流程的數字部分。如果在IC中有任何模擬部分,他將依賴模擬設計者或從另外的廠家購買。甚至一些純數字部分也能從另外一些廠家購買以加速上市時間。那些不是被我們設計的部分稱為IP,包括HDL代碼,網表,硬核。對于我們設計的技術取決于硬核。一些IP是非常貴的,如在USB2.0中的 PHY。一些小的公司沒有足夠的人力和軟件資源來完成有些工作,甚至他們不能在缺貨期預定足夠的晶原,因此涉及服務公司取代了他們的工作。但并不是每個 IP都滿足我們的需要,有時我們需要在購買后作一些修改。我們要在設計前決定所要用到的IPs。

在設計開始,設計者必須理解所有相關的標準、規范和算法。但是有許多方法來應用這些規范和算法。最好的結構是快速和最小芯片尺寸的結合。不幸的是,快速的需求常常和最小芯片尺寸的需求是對立的。因此,在HDL編碼工作前規劃一個最優的結構也是一個重要的問題。

例如:1:除法器

除數被固定。最快的方法是查表,但是這個方法需要大的內存。我們可以可以從被除數中不斷的減去除數直到新的被除數比除數小。它會花更多的時間但用最少的硬件。還有許多的方法來構建除法器,每種方法都有他自己的優點和缺點。

2:圖像處理的動態評估器

從前一個圖片中發現最相似的8×8模塊,在整個電影剪輯中。最基本的有全搜索和三步搜索的方法。許多的論文已經討論過優化硬件復雜度和速度的結構,這里我不再祥解釋。

一個好的設計者應該要被實際經驗培訓和不斷的。我們要在每個設計工作中非常小心和耐心。因為一個NRE將會消耗大量的金錢和數周的時間,如果他不小心犯錯,設計者將會對金錢和計劃失敗負責。經驗和小心也許是來完成一個成功的設計項目最好的方法。

以下條款是一些對一個穩步的和成功的設計的建議:(可能有些朋友也指出了其中的部分,這里只作簡要說明,可能稍有不同)

命名風格:

1、不要用關鍵字做信號名;

2、不要在中用VERILOG關鍵字做信號名;

3、命名信號用含義;

4、命名I/O口用盡量短的名字;

5、不要把信號用高和低的情況混合命名;

6、信號的第一個字母必須是A-Z是一個規則;

7、使模塊名、實例名和文件名相同;

編碼風格:記住,一個好的代碼是其他人可以很容易閱讀和理解的。

1、盡可能多的增加說明語句;

2、在一個設計中固定編碼格式和統一所有的模塊,根從項目領導者定義的格式;

3、把全部設計分成適合數量的不同的模塊或實體;

4、在一個always/process中的所有信號必須相關;

5、不要用關鍵字或一些經常被用來安全綜合的語法;

6、不要用復雜邏輯;

7、在一個if語句中的所有條件必須相關;

設計風格

1、強烈建議用同步設計;

2、在設計時總是記住時序問題;

3、在一個設計開始就要考慮到地電平或高電平復位、同步或異步復位、上升沿或下降沿觸發等問題,在所有模塊中都要遵守它;

4、在不同的情況下用if和case;

5、在鎖存一個信號或總線時要小心;

6、確信所有寄存器的輸出信號能夠被復位/置位;

7、永遠不要再寫入之前讀取任何內部存儲器(如SRAM

8、從一個時鐘到另一個不同的時鐘傳輸數據時用數據緩沖,他工作像一個雙時鐘FIFO;

9、在VHDL中二維數組可以使用,它是非常有用的。在VERILOG中他僅僅可以使用在測試模塊中,不能被綜合;

10、遵守register-in register-out規則;

11、像synopsys的DC的綜合工具是非常穩定的,任何bugs都不會從綜合工具中產生;

12、確保FPGA版本與ASIC的版本盡可能的相似,特別是SRAM類型,若版本一致是最理想的;

13、在嵌入式存儲器中使用BIST;

14、虛單元和一些修正電路是必需的;

15、一些簡單的測試電路也是需要的,經常在一個芯片中有許多測試模塊;

16、除非低功耗不要用門控時鐘;

17、不要依靠腳本來保證設計。但是在腳本中的一些好的約束能夠起到更好的性能(例如前向加法器);

18、如果時間充裕,通過時鐘做一個多鎖存器來取代用MUX;

19、不要用內部tri-state, ASIC需要總線保持器來處理內部tri-state;

20、在top level中作pad insertion;

21、選擇pad時要小心(如上拉能力,施密特觸發器,5伏耐壓等);

22、小心由時鐘偏差引起的問題;

23、不要試著產生半周期信號;

24、如果有很多函數要修正,請一個一個地作,修正一個函數檢查一個函數;

25、在一個計算等式中排列每個信號的位數是一個好習慣,即使綜合工具能做;

26、不要使用HDL提供的除法器;

27、削減不必要的時鐘。它會在設計和布局中引起很多麻煩,大多數FPGA有1-4個專門的時鐘通道;

以上是大家在設計中最好遵守的要點,它可以使你的設計更好。

審核編輯 :李倩

聲明:本文內容及配圖由入駐作者撰寫或者入駐合作網站授權轉載。文章觀點僅代表作者本人,不代表電子發燒友網立場。文章及其配圖僅供工程師學習之用,如有內容侵權或者其他違規問題,請聯系本站處理。 舉報投訴
  • FPGA
    +關注

    關注

    1630

    文章

    21759

    瀏覽量

    604291
  • IC設計
    +關注

    關注

    38

    文章

    1297

    瀏覽量

    104086
  • 微處理器
    +關注

    關注

    11

    文章

    2271

    瀏覽量

    82549

原文標題:FPGA牛人的經驗分享

文章出處:【微信號:FPGA研究院,微信公眾號:FPGA研究院】歡迎添加關注!文章轉載請注明出處。

收藏 人收藏

    評論

    相關推薦

    Verilog vhdl fpga

    相關專業,具有良好的專業基礎知識。 感興趣可滴滴 JYHXDX534 2.工作年限不限,有工作經驗或優秀應屆畢業生亦可。 3.對FPGA芯片架構和資源有深入的理解,精通Verilog HDL、VHDL
    發表于 11-12 16:40

    FPGA基礎知識及設計和執行FPGA應用所需的工具

    本文將首先介紹FPGA的基礎知識,包括FPGA的工作原理以及為什么要使用FPGA等,然后討論設計和執行FPGA應用所需的工具。
    的頭像 發表于 11-11 11:29 ?997次閱讀
    <b class='flag-5'>FPGA</b>基礎知識及設計和執行<b class='flag-5'>FPGA</b>應用所需的工具

    FPGA門數的計算方法

    ,ESB/BRAM)和實現相同功能的標準門陣列比較,門陣列中包含的門數即為該FPGA基本單元的等效門數,然后乘以基本單元的數目就可以得到FPGA門數估計值;二是分別用FPGA和標準門陣列實現相同的功能,從中統計出
    的頭像 發表于 11-11 09:45 ?320次閱讀
    <b class='flag-5'>FPGA</b>門數的計算方法

    FPGA芯片架構和資源有深入的理解,精通Verilog HDL、VHDL

    、計算機相關專業,具有良好的專業基礎知識。 2.工作年限不限,有工作經驗或優秀應屆畢業生亦可。 3.對FPGA芯片架構和資源有深入的理解,精通Verilog HDL、VHDL編程語言,熟悉時序約束、時序分析
    發表于 09-15 15:23

    【招聘】verilog vhdl FPGA

    1.熟悉FPGA架構及應用,熟悉圖像算法的FPGA實現。 2.熟悉verilog vhdl,熟悉Xilinx或Intel等開發工具。 3.有AI算法 fpga實現經驗優先。 4.本科及
    發表于 09-02 15:50

    數字芯片設計驗證經驗分享(第三部分):將ASIC IP核移植到FPGA上——如何確保性能與時序以完成充滿挑戰的

    本篇文章是SmartDV數字芯片設計經驗分享系列文章的第三篇,將繼續分享第五、第六主題,包括確保在FPGA上實現所需的性能和時鐘兩個方面的考量因素。
    的頭像 發表于 08-26 14:31 ?1927次閱讀
    數字芯片設計驗證<b class='flag-5'>經驗</b>分享(第三部分):將ASIC IP核移植到<b class='flag-5'>FPGA</b>上——如何確保性能與時序以完成充滿挑戰的

    FPGA的學習筆記---FPGA的開發流程

    與通常的單片機應用開發不同,FPGA有自己的開發流程。但具體上怎樣操作,作為初學者,沒有一點經驗。網站獎勵的清華FPGA需要的開發軟件,到目前還沒有安裝成功。暫且先看看相關學習,慢慢積累這方面的知識
    發表于 06-23 14:47

    FPGA設計經驗之圖像處理

    今天和大俠簡單聊一聊基于FPGA的圖像處理,之前也和各位大俠聊過相關的圖像處理,這里面也超鏈接了幾篇,具體如下: 圖像邊緣檢測算法體驗步驟(Photoshop,Matlab)算法
    發表于 06-12 16:26

    fpga 工程師應該掌握的

    1.熟悉FPGA架構及應用,熟悉圖像算法的FPGA實現。 2.熟悉verilog hdl,熟悉Xilinx或Intel等開發工具。 3.有AI算法 fpga實現經驗優先。 4.本科及以
    發表于 05-30 17:08

    如何快速入門FPGA

    和編程技巧。 參與FPGA相關的社區和論壇,與其他工程師交流學習經驗,解決遇到的問題。 通過以上步驟,你可以逐步掌握FPGA的基礎知識,并通過實踐項目不斷提升自己的技能。記住,持續學習和實踐是快速入門
    發表于 04-28 09:06

    如何快速入門FPGA

    和編程技巧。 參與FPGA相關的社區和論壇,與其他工程師交流學習經驗,解決遇到的問題。 通過以上步驟,你可以逐步掌握FPGA的基礎知識,并通過實踐項目不斷提升自己的技能。記住,持續學習和實踐是快速入門
    發表于 04-28 08:54

    國內哪家的FPGA適合初學者

    如題,想著手學習FPGA的話,國內哪家的比較好,更適合初學者學習?這方面的經驗,是一點都沒。
    發表于 04-14 19:17

    fpga和嵌入式哪個難

    FPGA(現場可編程門陣列)和嵌入式系統都是復雜的領域,其難度取決于多個因素,包括應用需求、開發者的技能和經驗,以及所使用的具體技術。因此,很難一概而論哪個更難。
    的頭像 發表于 03-15 14:02 ?1150次閱讀

    fpga是什么 fpga用什么編程語言

    FPGA(Field-Programmable Gate Array)是一種可編程邏輯技術,它使用可重構的硬件單元(如門陣列和查找表)來實現電路功能。相比傳統的專用集成電路(ASIC),FPGA具有
    的頭像 發表于 02-04 15:26 ?1758次閱讀

    從入門到放棄……為什么你會覺得FPGA難學?如何學習FPGA

    問:本人零基礎,想學FPGA,求有經驗的人說說,我應該從哪入手,應該看什么教程,應該用什么學習板和開發板,看什么書等,希望有經驗的好心人能夠給我一些引導。 如果想速成,那就上網看視頻吧,這樣主要
    的頭像 發表于 02-02 17:04 ?793次閱讀
    從入門到放棄……為什么你會覺得<b class='flag-5'>FPGA</b>難學?如何學習<b class='flag-5'>FPGA</b>?
    主站蜘蛛池模板: 岛国中文字幕| 日本在线视频一区| 开心综合网| 婷婷sese| 中文字幕va一区二区三区| 亚洲国产成人久久精品影视| 俄罗斯欧美色黄激情| 永久黄色免费网站| 亚洲网站免费看| 男人操女人的网站| 性过程很黄的小说男男| aaaa一级片| 亚洲成a人在线播放www| 淫欲高三| 精品国产高清在线看国产| 2021天天躁狠狠燥| 天天操bb| 男人天堂久久| 成人a毛片免费全部播放| 波多野结衣在线网站| 4hc44www四虎永久| 日本噜噜影院| 免费超爽视频| 最新中文字幕在线资源| 日本亚洲一区二区| 亚洲人成电影在在线观看网色| 永久免费的啪啪免费的网址| 天堂国产| 激情文学亚洲色图| 韩日中文字幕| 激情五月综合婷婷| 夜夜摸天天操| 婷婷日日夜夜| 国产精品资源在线| 男人j进入女人j在线视频| 性欧美大战久久久久久久久| 男女爱爱免费| 天天躁天天爽| 国产性猛交xx乱| 天天噜噜日日噜噜久久综合网| 久久久久久综合|