一.控制走線方向
輸入和輸出端的導(dǎo)線應(yīng)盡量避免相鄰平行。在 PCB布線時(shí),相鄰層的走線方向成正交結(jié)構(gòu),避免將不同的信號(hào)線在相鄰層走成同一方向,以減少不必要的層間竄擾。當(dāng) PCB布線受到結(jié)構(gòu)限制(如某些背板)難以避免出現(xiàn)平行布線時(shí),特別是在信號(hào)速率較高時(shí),應(yīng)考慮用地平面隔離各布線層,用地線隔離各信號(hào)線。相鄰層的走線方向示意圖如下圖。
二.檢查走線的開(kāi)環(huán)和閉環(huán)
在PCB布線時(shí),為了避免布線產(chǎn)生的“天線效應(yīng)”,減少不必要的干擾輻射和接收,一般不允許出現(xiàn)一端浮空的布線形式,否則可能帶來(lái)不可預(yù)知的結(jié)果。
要防止信號(hào)線在不同層間形成自環(huán)。在多層板設(shè)計(jì)中容易發(fā)生此類(lèi)問(wèn)題,而自環(huán)將引起輻射干擾。
三.控制走線的長(zhǎng)度
1.使走線長(zhǎng)度盡可能的短
在 PCB布線時(shí),應(yīng)該使走線長(zhǎng)度盡可能的短,以減少由走線長(zhǎng)度帶來(lái)的干擾問(wèn)題
2.調(diào)整走線長(zhǎng)度
數(shù)字電路系統(tǒng)對(duì)時(shí)序有嚴(yán)格的要求,為了滿足信號(hào)時(shí)序的要求,對(duì)PCB上的信號(hào)走線長(zhǎng)度進(jìn)行調(diào)整已經(jīng)成為PCB設(shè)計(jì)工作的一部分。
走線長(zhǎng)度的調(diào)整包括以下兩個(gè)方面的要求。
a.要求走線長(zhǎng)度保持一致,保證信號(hào)同步到達(dá)若干個(gè)接收器。有時(shí)在PCB上的一組信號(hào)線之間存在著相關(guān)性,如總線,就需要對(duì)其長(zhǎng)度進(jìn)行校正,因?yàn)樾枰盘?hào)在接收端同步。調(diào)整方法就是找出其中最長(zhǎng)的那根走線,然后將其他走線調(diào)整到等長(zhǎng).6.控制兩個(gè)器件之間的走線延遲為某一個(gè)特定值,如控制器件A、B之間的導(dǎo)線延遲為1ns,而這樣的要求往往由電路設(shè)計(jì)者提出,但由PCB工程師去實(shí)現(xiàn)。需要注意的是,在PCB上的信號(hào)傳播速度是與PCB的材料、走線的結(jié)構(gòu)、走線的寬度、過(guò)孔等因素相關(guān)的。通過(guò)信
號(hào)傳播速度,可以計(jì)算出所要求的走線延遲對(duì)應(yīng)的走線長(zhǎng)度。
走線長(zhǎng)度的調(diào)整常采用的是蛇形線的方式
四、控制走線分支的長(zhǎng)度
在PCB布線時(shí),盡量控制走線分支的長(zhǎng)度,使分支的長(zhǎng)度盡量短,另外一般要求走線延時(shí)tdelay≤trise/20,其中trise是數(shù)字信號(hào)的上升時(shí)間。走線分支長(zhǎng)度控制示意圖
-
pcb
+關(guān)注
關(guān)注
4322文章
23119瀏覽量
398474 -
數(shù)字電路
+關(guān)注
關(guān)注
193文章
1608瀏覽量
80682 -
華秋DFM
+關(guān)注
關(guān)注
20文章
3494瀏覽量
4584
發(fā)布評(píng)論請(qǐng)先 登錄
相關(guān)推薦
評(píng)論