在线观看www成人影院-在线观看www日本免费网站-在线观看www视频-在线观看操-欧美18在线-欧美1级

0
  • 聊天消息
  • 系統消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發帖/加入社區
會員中心
創作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內不再提示

FPGA設計總結十五條

FPGA研究院 ? 來源:FPGA研究院 ? 2023-03-06 09:41 ? 次閱讀

??

FPGA設計總結十五條

1、硬件設計基本原則

(1)速度與面積平衡和互換原則:一個設計如果時序余量較大,所能跑的頻率遠高于設計要求,能可以通過模塊復用來減少整個設計消耗的芯片面積,這就是用速度優勢換面積的節約;反之,如果一個設計的時序要求很高,普通方法達不到設計頻率,那么可以通過數據流串并轉換,并行復制多個操作模塊,對整個設計采用“乒乓操作”和“串并轉換”的思想進行處理,在芯片輸出模塊處再對數據進行“并串轉換”。從而實現了用面積復制換取速度的提高。

(2)硬件原則:理解HDL本質

(3)系統原則:整體把握

(4)同步設計原則:設計時序穩定的基本原則

2、Verilog作為一種HDL語言,對系統行為的建模方式是分層次的。比較重要的層次有系統級(system)、算法級(Algorithm)、寄存器傳輸級(RTL)、邏輯級(Logic)、門級(Gate)、電路開關級(Switch)。

3、實際工作中,除了描述仿真測試激勵(Testbench)時使用for循環語句外,極少在RTL級編碼中使用for循環,這是因為for循環會被綜合器展開為所有變量情況的執行語句,每個變量獨立占用寄存器資源,不能有效的復用硬件邏輯資源,造成巨大的浪費。一般常用case語句代替。

4、if…else…和case在嵌套描述時是有很大區別的,if…else…是有優先級的,一般來說,第一個if的優先級最高,最后一個else的優先級最低。而case語句是平行語句,它是沒有優先級的,而建立優先級結構需要耗費大量的邏輯資源,所以能用case的地方就不要用if…else…語句。

補充:1.也可以用if…; if…; if…;描述不帶優先級的“平行”語句。

5、FPGA一般觸發器資源比較豐富,而CPLD組合邏輯資源更豐富。

6、FPGA和CPLD的組成:

FPGA基本有可編程I/O單元、基本可編程邏輯單元、嵌入式RAM、豐富的布線資源、底層嵌入功能單元和內嵌專用硬核等6部分組成。

CPLD的結構相對比較簡單,主要由可編程I/O單元、基本邏輯單元、布線池和其他輔助功能模塊組成。

7、Block RAM:

3種塊RAM結構,M512 RAM(512bit)、M4K RAM(4Kbit)、M-RAM(64Kbit)。

M512 RAM:適合做一些小的Buffer、FIFO、DPRAM、SPRAM、ROM等;

M4K RAM: 適用于一般的需求

M-RAM: 適合做大塊數據的緩沖區。

Xlinx 和 Lattice FPGA的LUT可以靈活配置成小的RAM、ROM、FIFO等存儲結構,這種技術被稱為分布式RAM。

補充:但是在一般的設計中,不提倡用FPGA/CPLD的片內資源配置成大量的存儲器,這是處于成本的考慮。所以盡量采用外接存儲器。

8、善用芯片內部的PLL或DLL資源完成時鐘的分頻、倍頻率、移相等操作,不僅簡化了設計,并且能有效地提高系統的精度和工作穩定性。

9、異步電路和同步時序電路的區別

異步電路:

電路核心邏輯有用組合電路實現;

異步時序電路的最大缺點是容易產生毛刺;

不利于器件移植;

不利于靜態時序分析(STA)、驗證設計時序性能。

同步時序電路:

電路核心邏輯是用各種觸發器實現;

電路主要信號、輸出信號等都是在某個時鐘沿驅動觸發器產生的;

同步時序電路可以很好的避免毛刺;

利于器件移植;

利于靜態時序分析(STA)、驗證設計時序性能。

10、同步設計中,穩定可靠的數據采樣必須遵從以下兩個基本原則:

(1)在有效時鐘沿到達前,數據輸入至少已經穩定了采樣寄存器的Setup時間之久,這條原則簡稱滿足Setup時間原則;

(2)在有效時鐘沿到達后,數據輸入至少還將穩定保持采樣寄存器的Hold時鐘之久,這條原則簡稱滿足Hold時間原則。

11、同步時序設計注意事項:

異步時鐘域的數據轉換。

組合邏輯電路的設計方法。

同步時序電路的時鐘設計。

同步時序電路的延遲。同步時序電路的延遲最常用的設計方法是用分頻或者倍頻的時鐘或者同步計數器完成所需的延遲,對比較大的和特殊定時要求的延時,一般用高速時鐘產生一個計數器,根據計數產生延遲;對于比較小的延遲,可以用D觸發器打一下,這樣不僅可以使信號延時了一個時鐘周期,而且完成了信號與時鐘的初次同步。在輸入信號采樣和增加時序約束余量中使用。另外,還有用行為級方法描述延遲,如“#5 a《=4’0101;”這種常用于仿真測試激勵,但是在電路綜合時會被忽略,并不能起到延遲作用。

Verilog 定義的reg型,不一定綜合成寄存器。在Verilog代碼中最常用的兩種數據類型是wire和reg型,一般來說,wire型指定的數據和網線通過組合邏輯實現,而reg型指定的數據不一定就是用寄存器實現。

12、常用設計思想與技巧

(1)乒乓操作;

(2)串并轉換;

(3)流水線操作;

(4)異步時鐘域數據同步。是指如何在兩個時鐘不同步的數據域之間可靠地進行數據交換的問題。數據時鐘域不同步主要有兩種情況:

兩個域的時鐘頻率相同,但是相差不固定,或者相差固定但是不可測,簡稱為同頻異相問題。

兩個時鐘頻率根本不同,簡稱異頻問題。

兩種不推薦的異步時鐘域操作方法:一種是通過增加Buffer或者其他門延時來調整采樣;另一種是盲目使用時鐘正負沿調整數據采樣。

13、模塊劃分基本原則:

(1)對每個同步時序設計的子模塊的輸出使用寄存器(用寄存器分割同步時序模塊原則)。

(2)將相關邏輯和可以復用的邏輯劃分在同一模塊內(呼應系統原則)。

(3)將不同優化目標的邏輯分開。

(4)將送約束的邏輯歸到同一模塊。

(5)將存儲邏輯獨立劃分成模塊。

(6)合適的模塊規模。

(7)頂層模塊最好不進行邏輯設計。

14、組合邏輯的注意事項

(1)避免組合邏輯反饋環路(容易毛刺、振蕩、時序違規等)。

解決:

A、牢記任何反饋回路必須包含寄存器;

B、檢查綜合、實現報告的warning信息,發現反饋回路(combinational loops)后進行相應修改。

(2)替換延遲鏈。

解決:用倍頻、分頻或者同步計數器完成。

(3)替換異步脈沖產生單元(毛刺生成器)。

解決:用同步時序設計脈沖電路。

(4)慎用鎖存器。

解決:

A、使用完備的if…else語句;

B、檢查設計中是否含有組合邏輯反饋環路;

C、對每個輸入條件,設計輸出操作,對case語句設置default操作。特別是在狀態機設計中,最好有一個default的狀態轉移,而且每個狀態最好也有一個default的操作。

D、如果使用case語句時,特別是在設計狀態機時,盡量附加綜合約束屬性,綜合為完全條件case語句。

小技巧:仔細檢查綜合器的綜合報告,目前大多數的綜合器對所綜合出的latch都會報“warning”,通過綜合報告可以較為方便地找出無意中生成的latch。

15、時鐘設計的注意事項

(1)同步時序電路推薦的時鐘設計方法:

時鐘經全局時鐘輸入引腳輸入,通過FPGA內部專用的PLL或DLL進行分頻/倍頻、移相等調整與運算,然后經FPGA內部全局時鐘布線資源驅動到達芯片內所有寄存器和其他模塊的時鐘輸入端。

FPGA設計者的5項基本功:仿真、綜合、時序分析、調試、驗證。

對于FPGA設計者來說,練好這5項基本功,與用好相應的EDA工具是同一過程,對應關系如下:

1. 仿真:ModelsimQuartus II(Simulator Tool)

2. 綜合:Quartus II (Compiler Tool, RTL Viewer, Technology Map Viewer, Chip Planner)

3. 時序:Quartus II (TimeQuest Timing Analyzer, Technology Map Viewer, Chip Planner)

4. 調試:Quartus II (SignalTap II Logic Analyzer, Virtual JTAG, Assignment Editor)

5. 驗證:Modelsim, Quartus II(Test Bench Template Writer)

掌握HDL語言雖然不是FPGA設計的全部,但是HDL語言對FPGA設計的影響貫穿于整個FPGA設計流程中,與FPGA設計的5項基本功是相輔相成的。

對于FPGA設計者來說,用好“HDL語言的可綜合子集”可以完成FPGA設計50%的工作——設計編碼。

練好仿真、綜合、時序分析這3項基本功,對于學習“HDL語言的可綜合子集”有如下幫助:

1. 通過仿真,可以觀察HDL語言在FPGA中的邏輯行為。

2. 通過綜合,可以觀察HDL語言在FPGA中的物理實現形式。

3. 通過時序分析,可以分析HDL語言在FPGA中的物理實現特性。

對于FPGA設計者來說,用好“HDL語言的驗證子集”,可以完成FPGA設計另外50%的工作——調試驗證。

1. 搭建驗證環境,通過仿真的手段可以檢驗FPGA設計的正確性。

2. 全面的仿真驗證可以減少FPGA硬件調試的工作量。

3. 把硬件調試與仿真驗證方法結合起來,用調試解決仿真未驗證的問題,用仿真保證已經解決的問題不在調試中再現,可以建立一個回歸驗證流程,有助于FPGA設計項目的維護。

FPGA設計者的這5項基本功不是孤立的,必須結合使用,才能完成一個完整的FPGA設計流程。反過來說,通過完成一個完整的設計流程,才能最有效地練習這5項基本功。對這5項基本功有了初步認識,就可以逐個深入學習一些,然后把學到的知識再次用于完整的設計流程。如此反復,就可以逐步提高設計水平。采用這樣的循序漸進、螺旋式上升的方法,只要通過培訓入了門,就可以自學自練,自我提高。

市面上出售的有關FPGA設計的書籍為了保證結構的完整性,對FPGA設計的每一個方面分開介紹,每一方面雖然深入,但是由于缺少其他相關方面的支持,讀者很難付諸實踐,只有通讀完全書才能對FPGA設計獲得一個整體的認識。這樣的書籍,作為工程培訓指導書不行,可以作為某一個方面進階的參考書。

對于新入職的員工來說,他們往往對FPGA的整體設計流程有了初步認識,5項基本功的某幾個方面可能很扎實。但是由于某個或某幾個方面能力的欠缺,限制了他們獨自完成整個設計流程的能力。入職培訓的目的就是幫助他們掌握整體設計流程,培養自我獲取信息的能力,通過幾個設計流程來回的訓練,形成自我促進、自我發展的良性循環。在這一過程中,隨著對工作涉及的知識的廣度和深度的認識逐步清晰,新員工的自信心也會逐步增強,對個人的發展方向也會逐步明確,才能積極主動地參與到工程項目中來。

?

審核編輯 :李倩

聲明:本文內容及配圖由入駐作者撰寫或者入駐合作網站授權轉載。文章觀點僅代表作者本人,不代表電子發燒友網立場。文章及其配圖僅供工程師學習之用,如有內容侵權或者其他違規問題,請聯系本站處理。 舉報投訴
  • FPGA
    +關注

    關注

    1630

    文章

    21769

    瀏覽量

    604648
  • Verilog
    +關注

    關注

    28

    文章

    1351

    瀏覽量

    110189
  • HDL
    HDL
    +關注

    關注

    8

    文章

    327

    瀏覽量

    47416

原文標題:FPGA設計總結十五條

文章出處:【微信號:FPGA研究院,微信公眾號:FPGA研究院】歡迎添加關注!文章轉載請注明出處。

收藏 人收藏

    評論

    相關推薦

    FPGA學習總結[經典推薦]

    本帖最后由 eehome 于 2013-1-5 10:08 編輯 FPGA學習總結[經典推薦]
    發表于 05-14 16:59

    至芯科技之altera 系列FPGA教程 第十五篇 安裝驅動

    至芯科技之altera 系列FPGA教程 第十五篇 安裝驅動
    發表于 08-11 03:34

    【我是電子發燒友】FPGA設計總結十五

    。5、FPGA一般觸發器資源比較豐富,而CPLD組合邏輯資源更豐富。6、FPGA和CPLD的組成:FPGA基本有可編程I/O單元、基本可編程邏輯單元、嵌入式塊RAM、豐富的布線資源、底層嵌入功能單元
    發表于 06-19 16:11

    FPGA設計總結十五

    FPGA設計總結十五 1、硬件設計基本原則(1)速度與面積平衡和互換原則:一個設計如果時序余量較大,所能跑的頻率遠高于設計要求,能可以通過模塊復用來減少整個設計消耗的芯片面積,這就是
    發表于 09-01 10:44

    FPGA設計總結十五

    FPGA一般觸發器資源比較豐富,而CPLD組合邏輯資源更豐富。6、FPGA和CPLD的組成:FPGA基本有可編程I/O單元、基本可編程邏輯單元、嵌入式塊RAM、豐富的布線資源、底層嵌入功能單元和內嵌專用
    發表于 12-20 08:22

    FPGA對DDRSDRAM內存的控制

    首先介紹了內存的工作原理,內存電路設計的注意事項,以及如何使用FPGA實現對DDR內存的控制,最后給出控制的仿真波形。 1 內存
    發表于 06-29 15:37 ?2564次閱讀
    <b class='flag-5'>FPGA</b>對DDRSDRAM內存<b class='flag-5'>條</b>的控制

    PLD、FPGA優秀設計的十戒律

    PLD、FPGA優秀設計的十戒律, 該文淺顯易懂的介紹了一個優秀設計必須考慮的問題,給出了設計方法和建議。仔細閱讀和消化本文,對提高PLD/FPGA設計水平大有裨益
    發表于 01-17 10:32 ?61次下載
    PLD、<b class='flag-5'>FPGA</b>優秀設計的十<b class='flag-5'>條</b>戒律

    100FPGA經驗

    100FPGA經驗 非常值得收藏 100FPGA經驗 非常值得收藏
    發表于 11-11 17:01 ?23次下載

    總結模擬電路設計經驗12

    模擬電子的相關知識學習教材資料——總結模擬電路設計經驗12
    發表于 09-20 16:10 ?6次下載

    FPGA學習總結[經典推薦]

    單片機(Microcontrollers)學習,FPGA學習總結[經典推薦],感興趣的小伙伴可以瞧一瞧。
    發表于 11-03 15:15 ?155次下載

    Xilinx 7 系列FPGA中的Serdes總結

    本文檔的主要內容詳細介紹的是Xilinx 7 系列FPGA中的Serdes總結
    發表于 12-31 17:30 ?25次下載

    【正點原子FPGA連載】第二十五章HDMI方塊移動實驗 -摘自【正點原子】新起點之FPGA開發指南_V2.1

    【正點原子FPGA連載】第二十五章HDMI方塊移動實驗 -摘自【正點原子】新起點之FPGA開發指南_V2.1
    發表于 11-24 14:36 ?13次下載
    【正點原子<b class='flag-5'>FPGA</b>連載】第二<b class='flag-5'>十五</b>章HDMI方塊移動實驗 -摘自【正點原子】新起點之<b class='flag-5'>FPGA</b>開發指南_V2.1

    【正點原子FPGA連載】第三十五章高速AD/DA實驗 -摘自【正點原子】新起點之FPGA開發指南_V2.1

    【正點原子FPGA連載】第三十五章高速AD/DA實驗 -摘自【正點原子】新起點之FPGA開發指南_V2.1
    發表于 12-04 15:06 ?12次下載
    【正點原子<b class='flag-5'>FPGA</b>連載】第三<b class='flag-5'>十五</b>章高速AD/DA實驗 -摘自【正點原子】新起點之<b class='flag-5'>FPGA</b>開發指南_V2.1

    【正點原子FPGA連載】第十五章 窗口門狗(WWDG)實驗 -摘自【正點原子】新起點之FPGA開發指南_V2.1

    【正點原子FPGA連載】第十五章 窗口門狗(WWDG)實驗 -摘自【正點原子】新起點之FPGA開發指南_V2.1
    發表于 12-05 11:21 ?12次下載
    【正點原子<b class='flag-5'>FPGA</b>連載】第<b class='flag-5'>十五</b>章 窗口門狗(WWDG)實驗 -摘自【正點原子】新起點之<b class='flag-5'>FPGA</b>開發指南_V2.1

    采用FPGA實現醫療成像總結

    電子發燒友網站提供《采用FPGA實現醫療成像總結.pdf》資料免費下載
    發表于 10-07 16:34 ?2次下載
    采用<b class='flag-5'>FPGA</b>實現醫療成像<b class='flag-5'>總結</b>
    主站蜘蛛池模板: 四虎影院永久网站| 四虎4444hu4影视最新地址| 色福利网| 日本免费色视频| 毛片高清一区二区三区| 久久久久久久久综合| 国产区一区二区三| 91色吧| 你懂得在线网址| 四虎免费永久观看| 三级黄色录像| 久久综合香蕉久久久久久久| 日韩二级| 色五夜婷婷| 欧美黄色片免费看| 国产四虎| 天天综合天天操| 午夜影网| 永久影视| 女女同免费播放毛片| 手机看片福利盒子久久青| 久久久久久久成人午夜精品福利| 天天舔天天插| 激情福利| 国产精品bdsm在线调教| 男人操女人在线观看| 国产黄在线观看| 老师你好滑下面好湿h | 操的好爽| 国产卡一卡2卡三卡免费视频| 亚洲天堂2013| 日本一线a视频免费观看| 经典三级一区在线播放| 日本大片免a费观看在线| 狠狠色狠狠色综合日日32| 午夜三级福利| 色www国产阿娇| 亚洲三级电影| 久久综合九色综合97_ 久久久| 11111日本网站| www.射射|