常用電路模塊的布局布線原則
常用存儲器設計
*FLASH
*DDR
*DDR2
*DDR3
*QDR
1、FLASH的設計
FLASH(閃速存儲器)-速率較低
布局:一般采用菊花鏈
BGA->SDRAM->FLASH
(FLASH和SDRAM推薦距離為500~1000MIL),如下圖:
2、FLASH的設計
布線(如圖)
3W原則
等長范圍:+-100MIL
特性阻抗:50歐
3、DDR的設計
管腳定義解釋(如下圖)
4、DDR的布局
布局原則:靠近CPU擺放
DDR X1片時,采用點對點的布局方式,
DDR到CPU的推薦的中心距離:
當中間無排阻時:900~1000MIL;
當中間有排阻時:1000~1300MIL。
DDR X2片時,相對于CPU嚴格對稱,如下圖:
5、DDR的保護區域
DDR2保護區域(KEEPOUT REGION):DDR2內存組,所有同DDR相關的阻容電路,一直向CPU方向延伸至CPU的DDR控制器,稱為DDR保護區域(DDR KEEPOUT REGION)。這個區域里需要滿足一下條件:
A)不得出現與DDR無關的信號;
B)必須提供完整的地平面(信號線下方地平面不得中斷);
C)必須提供完整的VCC_1V8電源平面(信號線下方電源平面不得中斷)。
如下圖:
6、DDR的布線
特性阻抗:單端50歐,差分100歐;
數據線每10根盡量走在同一層;
信號線的間距滿足3W原則
數據線、地址(控制)線、時鐘線之間的距離保持20MIL以上或者至少3W
完整的參考平面
VREF電源走線推薦>=20~30mil
誤差范圍:
差分對誤差嚴格控制在5MIL;
數據線誤差范圍控制在+/-25MIL;
地址線誤差范圍控制在+/-100MIL;
7、DDR的時序設計
DDR(采用樹形或者星形拓撲)如下圖:
-
SDRAM
+關注
關注
7文章
428瀏覽量
55269 -
FlaSh
+關注
關注
10文章
1638瀏覽量
148212 -
存儲器
+關注
關注
38文章
7514瀏覽量
164015 -
DDR
+關注
關注
11文章
712瀏覽量
65405 -
Vcc
+關注
關注
2文章
306瀏覽量
36122
發布評論請先 登錄
相關推薦
評論