在前文《片內封裝級互聯—奎芯Chiplet D2D 接口技術》中有提及Chiplet其實不是新技術了,FPGA很早的時候就采用Chiplet技術,甚至用了3D的封裝,但是這些產品的出貨量比較小,也不具備典型性,直到15,16年AMD ZEN系列處理器出來后,這個技術才被廣泛的傳播開來。所以小編今天想從AMD 霄龍處理器對外發布的一些公開信息中,通過分析AMD霄龍處理器內部Chiplet結構的演變,來看看能有什么新發現。
Zen是AMD開發的全新x86處理器核心,是一種微處理器架構,采用Zen微架構的處理器名氣最大當屬霄龍(針對服務器的平臺)和銳龍(針對桌面的平臺),而從霄龍二代和銳龍三代開始,AMD采用就采用CPU die + IO die 的Chiplet組合方式來擴展CPU算力,其中CPU die簡稱CCD(Zen架構將以四個核心為一個群組,AMD將其稱為“CPU Complex”(CCX),也就是“CPU復合體”的意思,每兩個CCX組合成一個CCD),IO die簡稱IOD。
可以看到霄龍3代和2代的核心參數改變不大,3代CCD和2代的CCD都是采用臺積電7nm的工藝,但是從Zen2架構到Zen3架構的改變還是蠻大的,比如AMD將原來Zen2 CCX中三級緩存16MB+16MB拆分設計改成1個32MB+,以降低內核對三級緩存的訪問延遲。3代霄龍的IOD從2代采用的GF14nm工藝升級到12nm工藝,GF12/14nm應該是一個節點,12nm是14nm的改良版,能夠獲得更緊湊的面積和更低的功耗,IOD的結構和功能并沒有明顯的改變。
霄龍4代相比3代提升還是很明顯的,首先支持最大核心數從64核提升到96核,也就是單IOD最多可支持12個CCD的組合,一共有13個Chiplet小芯片構成。CCD也從臺積電的7nm升級到5nm,IOD的升級尤為明顯,由于GF不再涉足7nm Finfet及更先進的工藝,IOD也采用了臺積電的6nm工藝,片上內存,PCIe等接口都獲得了極大提升。
圖3:霄龍二代IOD的內部照
圖4:霄龍二代IOD的功能框圖
圖3是一個二代霄龍IOD的內部照,IOD擁有 83.4億個晶體管、416平方毫米,左右兩側紫色的是分成八組的雙通道DDR4的PHY,總位寬576-bit,最高頻率3200Mhz,緊挨著DDR PHY的標注MC的是DDR控制器;中間上下紅色的是支持PCIe Gen4 的SerDes PHY,總計128條;在旁邊紫色標注CCD IFOP PHY的部分則是GMI2接口的PHY,通過AMD Infinity Fabric技術連接CCD和IOD,可以理解為AMD的D2D的接口。
圖5:Zen 4架構下霄龍4代和銳龍7000系列的IOD
IEEE ISSCC 2023國際固態電路大會上,AMD披露了部分霄龍4代IOD的信息,可以看到臺積電6nm工藝下霄龍4代IOD的面積僅為24.8×15.6=386.88平方毫米,多支持4個CCD的情況下面積依舊小于2代的IOD,總計約110億個晶體管,晶體管密度提升顯著。同時這邊還披露了銳龍7000系列的IOD,也是基于6nm工藝,但是桌面應用中的核顯集成在IOD中,所以結構上不能簡單的認為是霄龍4代IOD的簡化版。
圖6:銳龍IOD的詳細布局圖+霄龍4代IOD的渲染圖
目前由于未能找到霄龍4代IOD的實圖,輔以圖6右側AMD渲染美圖替代,圖6左側是銳龍IOD的詳細布局圖,我們借其標注的一些接口來看看4代霄龍IOD有哪些提升。
內存接口方面,霄龍4代擁有12 通道 DDR5-4800,從通道個數上比上一代多50%,AMD還將從DDR4-3200速度提高到DDR5-4800速度,從而大幅提升每通道帶寬。
霄龍4代利用出色的SerDes性能,每個處理器依舊是128通道,64(或4×16)支持xGMI(插槽到插座Infinity Fabric)和PCIe Gen5(霄龍二代和三代是PCIe Gen4)。其他64個通道支持xGMI,PCIe,CXL和SATA。另外還有一些額外的PCIe3.0*8的通道,支持SATA低速傳輸,霄龍2代和3代中則有4個。
GMI接口也從GMI2升級到GMI3了,第四代 EPYC(霄龍)CPU 可將 8 核 CCD 的數量從 4 個擴展到 12 個,4* CCD 變體(最多 32 個內核)有一個有趣的技巧,它們可以為每個 CCD 獲得 2 倍的 IO 芯片鏈接,也就是單CCD可以通過兩個GMI3鏈路連接到IOD,而12 和 8 CCD 變體只有一個 GMI3 鏈路連接到 IO芯片。
AMD采用Chiplet技術打造CPU的策略所引發的市場關注和業績來看,已經形成了正向的反饋。IOD可以選擇最適合的工藝節點,不用緊跟CPU core采用最先進的工藝節點,可以每兩三代處理器更新的時候再做一次大的迭代,性價比簡直拉滿。從二代霄龍的IOD可以看到占據芯片面積最大的部分是各類高速接口的PHY,其次是它們的控制器電路,在數據大爆炸的時代,高性能計算離不開高速接口IP的支持,從高速接口IP占據IOD芯片面積的比例,其重要性已不言而喻。奎芯科技在DDR類和SerDes類接口均有布局,已陸續研發推出LPDDR、HBM、PCIe、SerDes、MIPI、USB、ONFI等IP和解決方案,針對大算力芯片Chiplet應用,奎芯科技可以提供M2LINK-D2D的方案,采用DDR架構,支持UCIe和中國Chiplet互聯標準。
審核編輯 :李倩
-
控制器
+關注
關注
112文章
16379瀏覽量
178271 -
接口
+關注
關注
33文章
8612瀏覽量
151276 -
IP
+關注
關注
5文章
1709瀏覽量
149593
原文標題:從AMD CPU IO Die演進看高速接口IP發展趨勢
文章出處:【微信號:IP與SoC設計,微信公眾號:IP與SoC設計】歡迎添加關注!文章轉載請注明出處。
發布評論請先 登錄
相關推薦
評論