新思科技一直與臺積公司保持合作,利用臺積公司先進的FinFET工藝提供高質(zhì)量的IP。近日,新思科技宣布在臺積公司的N3E工藝上成功完成了Universal Chiplet Interconnect Express (UCIe) PHY IP流片。UCIe IP是Multi-Die系統(tǒng)的一個關(guān)鍵組成部分,它使開發(fā)者能夠在封裝中實現(xiàn)安全和魯棒的Die-to-Die連接,并提供高帶寬、低功耗和低延遲。臺積公司設(shè)計基礎(chǔ)架構(gòu)管理事業(yè)部負責(zé)人Dan Kochpatcharin表示:“臺積公司一直與新思科技保持密切合作,共同推動半導(dǎo)體技術(shù)發(fā)展,為面向各種應(yīng)用開發(fā)復(fù)雜的新型電子產(chǎn)品鋪平道路。新思科技UCIe PHY IP在我們最先進的N3E工藝上成功流片是我們雙方長期合作的最新里程碑,有助于設(shè)計團隊實現(xiàn)Multi-Die系統(tǒng)的關(guān)鍵優(yōu)勢。由于該UCIe PHY IP采用臺積公司的N3E工藝,這也就意味著開發(fā)者可以在3DIC設(shè)計中采用臺積公司的3DFabric全系列3D芯片堆疊和先進封裝技術(shù)。”UCIe聯(lián)盟(負責(zé)制定和推進UCIe標(biāo)準(zhǔn))主席Debendra Das Sharma博士表示:“Multi-Die系統(tǒng)現(xiàn)已成為半導(dǎo)體行業(yè)的主流,而UCIe技術(shù)則對該系統(tǒng)設(shè)計的成功與否起著至關(guān)重要的作用。我們很高興看到聯(lián)盟成員開發(fā)出這樣的解決方案,幫助推動該標(biāo)準(zhǔn)的普及和創(chuàng)建強大的Die-to-Die連接解決方案。”
如今,由于系統(tǒng)和擴展復(fù)雜性不斷增加,高性能計算(HPC)、人工智能和汽車等應(yīng)用的變革前景充滿了挑戰(zhàn),而Multi-Die系統(tǒng)(集成多個異構(gòu)裸片或小芯片)可以幫助應(yīng)對。通過在單個封裝中集成多個裸片,開發(fā)者可以高效地創(chuàng)造功能更加先進的創(chuàng)新產(chǎn)品,重復(fù)使用經(jīng)驗證的裸片以降低風(fēng)險,縮短產(chǎn)品上市時間,并快速打造系統(tǒng)功耗和性能都經(jīng)過優(yōu)化的新產(chǎn)品型號。隨著先進封裝技術(shù)的出現(xiàn),再加上基于標(biāo)準(zhǔn)的IP以及針對此類架構(gòu)優(yōu)化的芯片設(shè)計和驗證工具流程等等,Multi-Die系統(tǒng)的開發(fā)變得更加簡單。
隨著市場對該架構(gòu)的需求日益增長,加上支持該架構(gòu)的生態(tài)系統(tǒng)不斷發(fā)展和成熟,2023年是Multi-Die系統(tǒng)發(fā)展中極為重要的一年。通過與生態(tài)系統(tǒng)的密切合作,新思科技提供了一個包含IP和EDA工具的綜合解決方案,幫助簡化這些系統(tǒng)的開發(fā)工作。
UCIe:互操作性的基石
UCIe與其他新興Die-to-Die規(guī)范不同的是,它為Die-to-Die互連定義了一個完整的堆棧。這確保了兼容設(shè)備之間的互操作性。該標(biāo)準(zhǔn)提供了非常引人注目的性能指標(biāo),并支持各種先進封裝(硅中介層、硅橋和RDL扇出)和標(biāo)準(zhǔn)封裝(有機基板和層壓板)。在UCIe涵蓋的三個堆棧層中,PHY層為封裝介質(zhì)提供電氣接口。
單片片上系統(tǒng)(SoC)的設(shè)計過程通常是按照從IP到芯片再到封裝的順序進行的。但在設(shè)計Multi-Die系統(tǒng)時,開發(fā)者需要采用整體性方法,以便考慮所有相互依賴關(guān)系。換言之,裸片接口設(shè)計與要采用的封裝之間緊密相關(guān)。新思科技的UCIe PHY IP采用了一種靈活的架構(gòu),能夠同時支持先進和標(biāo)準(zhǔn)的封裝技術(shù),帶寬效率最高可達5Tbps/mm。該IP是完整UCIe解決方案的一部分,包括控制器IP和驗證IP。UCIe控制器IP支持PCI Express和CXL等通用協(xié)議,并通過流媒體協(xié)議實現(xiàn)安全、低延遲的NoC到NoC鏈接。UCIe驗證解決方案、驗證IP及用于仿真和硬件輔助平臺的事務(wù)處理器,包括ZeBu硬件加速系統(tǒng)和HAPS原型解決方案,可以幫助基于UCIe的互連系統(tǒng)更快地實現(xiàn)驗證收斂。
UCIe PHY IP是與新思科技3DIC Compiler平臺協(xié)同開發(fā)的,旨在提供專門的實現(xiàn)方案來使2.5D異構(gòu)集成的UCIe布線實現(xiàn)自動化,從而提高生產(chǎn)力。
新思科技是UCIe聯(lián)盟的成員,與其他行業(yè)領(lǐng)導(dǎo)者一起為該規(guī)范的制定做出了貢獻。新思科技在Multi-Die系統(tǒng)架構(gòu)方面擁有深厚的專業(yè)知識,其綜合Multi-Die系統(tǒng)解決方案就是一個很好的例證。該解決方案旨在幫助開發(fā)者更快地集成異構(gòu)芯片。新思科技將繼續(xù)與臺積公司合作,使UCIe IP適配更多的工藝節(jié)點和封裝技術(shù),同時也會與其他主要代工廠開展類似的合作。新思科技的IP產(chǎn)品組合提供完整的Die-to-Die IP解決方案,包括112G XSR控制器和PHY IP以及高級接口總線(AIB)PHY IP。
驅(qū)動Multi-Die系統(tǒng)設(shè)計
取得成功
隨著各種計算密集型應(yīng)用的出現(xiàn),市場對芯片的需求不斷增長,然而單片SoC制造已經(jīng)接近了極限尺寸。Multi-Die系統(tǒng)為此提供了一種解決方案,它不僅能以經(jīng)濟高效的方式快速擴展系統(tǒng)功能,而且還能降低風(fēng)險和系統(tǒng)功耗,并縮短產(chǎn)品上市時間。我們已經(jīng)在市場上發(fā)現(xiàn)了數(shù)十種Multi-Die系統(tǒng)設(shè)計,很明顯,這種架構(gòu)正迅速成為芯片設(shè)計的首選架構(gòu),特別是對從事HPC、超大規(guī)模數(shù)據(jù)中心、高等級自動駕駛汽車和移動設(shè)備的設(shè)計團隊而言。
為了推動Multi-Die系統(tǒng)的發(fā)展,市場上出現(xiàn)了許多先進的技術(shù),UCIe就是其中之一。通過確?;ゲ僮餍?,UCIe隨時準(zhǔn)備為真正開放的Multi-Die生態(tài)系統(tǒng)鋪平道路。
聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。
舉報投訴
原文標(biāo)題:Multi-Die系統(tǒng)設(shè)計里程碑:UCIe PHY IP在臺積公司N3E工藝上成功流片
文章出處:【微信號:Synopsys_CN,微信公眾號:新思科技】歡迎添加關(guān)注!文章轉(zhuǎn)載請注明出處。
相關(guān)推薦
。為了快速可靠地處理AI工作負載,Multi-Die設(shè)計中的Die-to-Die接口必須兼具穩(wěn)健、低延遲和高帶寬特性,最后一點尤為關(guān)鍵。本文概述了利用Multi-Die設(shè)計的AI數(shù)據(jù)中心芯片對40G
發(fā)表于 01-09 10:10
?341次閱讀
的。該子系統(tǒng)采用了臺積電先進的3nm工藝,并成功完成了流片
發(fā)表于 12-25 14:49
?269次閱讀
近日,全球電子元器件產(chǎn)品與解決方案分銷商e絡(luò)盟,與合作伙伴Micro:bit教育基金會共同宣布了一項重要里程碑:e絡(luò)盟成功制造并分銷了超過1000萬臺BBC micro:bit計算機。
發(fā)表于 12-23 16:26
?278次閱讀
的處理需求。為此,我們不斷創(chuàng)新工程技術(shù),Multi-Die系統(tǒng)也應(yīng)運而生。這種在單一封裝中實現(xiàn)異構(gòu)集成的技術(shù)突破,不僅帶來了更優(yōu)越的系統(tǒng)功耗和性能,還提高了產(chǎn)品良率,加速了更多系統(tǒng)功能
發(fā)表于 12-19 10:34
?208次閱讀
安富利旗下全球電子元器件產(chǎn)品與解決方案分銷商e絡(luò)盟與合作伙伴 Micro:bit 教育基金會日前攜手宣布,e絡(luò)盟成功達成了制造并分銷超過 1000 萬臺 BBC micro:bit 計算機的重大
發(fā)表于 12-12 10:34
?228次閱讀
近日,高性能ASIC設(shè)計服務(wù)領(lǐng)域的領(lǐng)先企業(yè)世芯電子(Alchip)宣布了一項重大技術(shù)突破——成功流片了一款2nm測試芯片。這一里程碑式的成就,使世芯電子成為首批
發(fā)表于 11-01 17:21
?926次閱讀
神盾集團旗下IP公司乾瞻科技近日宣布,其基于JESD 230G規(guī)范設(shè)計的ONFI 5500 MT/s IP已成功通過N6/
發(fā)表于 10-30 17:33
?473次閱讀
特斯拉的4680電池技術(shù)再次跨越重要里程碑,公司于9月15日欣然宣布,其第1億顆創(chuàng)新性的4680電池已成功下線,這一成就標(biāo)志著特斯拉在電池制造領(lǐng)域的飛速進展。特斯拉首席執(zhí)行官埃隆·馬斯克通過社交媒體向辛勤工作的電池團隊致以熱烈祝
發(fā)表于 09-18 15:30
?1292次閱讀
的3nm Die-to-Die(D2D)多協(xié)議子系統(tǒng)IP。這一里程碑式的成果不僅標(biāo)志著半導(dǎo)體互連技術(shù)的又一次飛躍,還通過深度融合臺
發(fā)表于 08-01 17:07
?858次閱讀
Multi-Die設(shè)計之所以成為可能,除了封裝技術(shù)的進步之外,用于Die-to-Die連接的通用芯粒互連技術(shù)(UCIe)標(biāo)準(zhǔn)也是一大關(guān)鍵。 通過混合搭配來自不同供應(yīng)商,甚至基于不同代工廠工藝
發(fā)表于 07-03 15:16
?1029次閱讀
在N3P上,公司利用之前的N3E工藝節(jié)點進行優(yōu)化升級,以提升整體能效及晶體管密度。據(jù)介紹,N3E工藝
發(fā)表于 05-17 14:56
?970次閱讀
N3E工藝的批量生產(chǎn)預(yù)期如期進行,其缺陷密度與2020年量產(chǎn)的N5工藝相當(dāng)。臺積電對N3E的良率
發(fā)表于 05-17 09:17
?1065次閱讀
由Synopsys.ai EDA套件賦能可投產(chǎn)的數(shù)字和模擬設(shè)計流程能夠針對臺積公司N3/N3P和N2工藝
發(fā)表于 05-14 10:36
?480次閱讀
據(jù)悉,蘋果將于當(dāng)?shù)貢r間今晚十時舉行的“放飛吧”特別活動上發(fā)布全新iPad Pro產(chǎn)品,預(yù)計搭載M4處理器,且有傳言稱其將采用臺積電N3E制程。
發(fā)表于 05-07 15:40
?817次閱讀
英特爾的測試芯片Pike Creek由基于Intel 3技術(shù)制造的英特爾UCIe IP小芯片組成。它與采用臺積電公司
發(fā)表于 04-18 14:22
?803次閱讀
評論