在线观看www成人影院-在线观看www日本免费网站-在线观看www视频-在线观看操-欧美18在线-欧美1级

0
  • 聊天消息
  • 系統消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發帖/加入社區
會員中心
創作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內不再提示

在微處理器系統里實現兩種簡單的FPGA配置方式

FPGA設計論壇 ? 來源:未知 ? 2023-05-30 11:00 ? 次閱讀

編程邏輯器件(PLD)廣泛應用在各種電路設計中。基于查找表技術、SRAM工藝的大規模PLD/FPGA,密度高且觸發器多,適用于復雜的時序邏輯,如數字信號處理和各種算法的設計。類器件使用SRAM單元存儲配置數據。配置數據決定了PLD內部互連和功能,改變配置數據,也就改變了器件的邏輯功能。SRAM編程時間短,為系統動態改變PLD的邏輯功能創造了條件。但由于SRAM的數據易失的,配置數據必須保存在PLD器件以外的非易失存儲器內,才能實現在線可重配置(ICR)。
1 、在應用配置(動態配置)
同一設備在實現不同的應用時,要求FPGA實現不同的功能。如手持多媒體設備,可拍攝分辨率較高的靜止圖像照,采用JPEG2000壓縮,也可傳送活動圖像,采用H.263,H.264/AVC等。單純使用軟件實現速度慢,需要對算法進行精細的優化;而使用硬件實現則速度快,但靈活性差。為此,采用
微處理器和FPGA相結合來實現手持多媒體終端,微處理器實現程序控制,FPGA實現大量的規則運算。此外,手持設備的某些應用(如靜止圖像和活動視頻壓縮)可能并不同時實現。若在一片FPGA同時實現這些功能,不僅布線復雜,功能難以實現,而且需要更大規模的FPGA。若使用不同的配置數據進行配置,使FPGA在不同時刻實現不同的功能,則FPGA的容量可以顯著降低,從而降低設備的體積、功耗及成本。、


圖 1 APEX FPGA的主動串行(PS)配置時序圖
使用在應用配置時,首先把應用分集,可能同時運行的應用分成一組,耗時的規則運算由FPGA實現,其它由微處理器實現。把一個FPGA芯片的多個配置文件連續地存放在系統存儲器中,在程序執行時,微處理器把對應特定應用的配置數據裝載到FPGA中并完成初始化,在FPGA進入用戶模式后就能實現特定的功能了。這種方法可以采用更小規模的FPGA,不必使用專用的昂貴配置芯片(如ALTERA的EPC1、EPC2等)來存儲配置數據,因而可顯著地節省系統成本。
ALTERA SRAM工藝的FPGA配置方式主要分為兩大類:主動配置和被動配置。主動配置方式由PLD器件引導配置操作過程,它控制著外部存儲器和初始化過程;而被動配置方式則由外部計算機或控制器控制配置過程。根據數據線的多少又可以將PLD器件配置方式分為并行配置和串行配置兩大類。下面以ALTERA APEX20KC系列器件為例,介紹兩種在微處理器系統里連接簡單且使用方便的配置方式:被動串行配置和被動并行異步配置。
2、 被動串行配置(PS)
被動串行配置的主要配置引腳如下:
nSTATUS:命令狀態下為器件的狀態輸出。加電后,FPGA立即驅動該引腳到低電位,然后在5μs內釋放它。NSTATUS經過10kΩ電阻上拉到Vcc,如果配置中發生錯誤,FPGA將其拉低。在配置或者初始化時,若配置電路將nSTATUS拉低,FPGA進入錯誤狀態。
NCONFIG:配置控制輸入。低電位使器件復位,由低到高的電位跳變啟動配置。
CONF_DONF:雙向漏極開路;在配置前和配置期間為狀態輸出,FPGA將其驅動為低。所有配置數據無錯誤接收并且初始化時鐘周期開始后,FPGA將其置為三態,由于有上拉電阻,所以將其變為高電平,表示配置成功。在配置結束且初始化開始時,CONF_DONE為狀態輸入:若配置電路驅動該管腳到低,則推遲初始化工作;輸入高電位則引導器件執行初始化過程并進入用戶狀態。
DCLK:時鐘輸入,為外部數據源提供時鐘。
nCE:FPGA器件使能輸入。nCE為低時,使能配置過程。單片配置時,nCE必須始終為低。
nCEO:輸出(專用于多片器件)。FPGA配置完成后,輸出為低。在多片級聯配置時,驅動下一片的nCE端。
DATA0:數據輸入,在DATA0引腳上的一位配置數據。
PORSEL:專用輸入,用來設置上電復位(POR)的延時時間。


圖 2 使用微處理器的被動串行配置方案
nIO_PULLUP:輸入。低電平時,在配置前和配置期間使能內部弱的上拉電阻,將用戶管腳拉至VCCIO。
幾乎所有ALTERA FPGA器件都支持被動串行配置。被動串行配置的是序圖如圖1所示,在這種配置方式中沒有握手信號,配置時鐘的工作頻率必須在器件允許的范圍,頻率沒有限制。為了開始配置,配置管腳和JTAG管腳所在的bank的VCCINT、VCCIO必需供電。FPGA上電后進入復位狀態。nCONFIG被置為低電平,使FPGA進入復位狀態;nCONFIG由低到高的電位跳變啟動配置過程。整個配置包括三個階段:復位、配置和初始化。當nSTATUS或者nCONFIG為低電平時,器件脫離復位狀態,并且釋放漏極開路的nSTATUS管腳。在nSTATUS釋放后,被外部電阻拉高,這時nSTATUS和nCONFIG同時為高電平,FPGA準備接收配置數據,配置階段開始。在串行配置過程中,FPGA在DCLK上升沿鎖存DATA0引腳上的數據。成功接收到所有數據后,釋放CONF_DONE引腳,并被外部電阻拉高。CONF_DONE由低到高的轉變標志配置結束,初始化開始。此后,DCLK必須提供幾個周期的時鐘(具體周期數據與DCLK的頻率有關),確保目標芯片被正確初始化。初始化完成后,FPGA進入用戶工作模式。如果使用了可選的INIT_DONE信號,在初始化結束后,INIT_DONE被釋放,且被外部電阻拉高,這時進入用戶模式。DCLK、DATA、DATA0配置后不能三態,可置高或者置低。
在配置過程中,一旦出現錯誤,FPGA將nSTATUS拉低。系統可以實時監測,當識別到這個信號后,重新啟動配置過程。NCONFIG由高變低,再變高可以重新進行配置。一旦nCONFIG被置低,nSTATUS和CONF_DONE也將被FPGA置低。當nSTATUS和nCONFIG同時為高電平時,配置開始。


圖 3 使用微處理器的被動并行異步配置電路
3、 被動并行異步配置
如同被動串行配置一樣,被動并行異步配置也包括三個階段:復位、配置和初始化。被動并行異步配置電路圖如圖3所示。當nSTATUS或者nCONFIG為低電平時,器件處于復位狀態。微處理器在nCONFIG管腳產生一個由低到高的跳變啟動FPGA的配置。當nCONFIG變高后,器件脫離復位狀態,并且釋放漏極開路的nSTATUS管腳,FPGA準備接收配置數據,配置階段開始。在配置階段,微處理器FPGA當作存儲器,進行寫操作,即微處理器先使片選有效,然后把8比特數據送到Data[0:7]管腳上,并配置管腳RDYnBSY到低電平,表示FPGA正忙于處理配置數據,微處理器可執行其它功能。在RDYnBSY低電平期間,FPGA使用內部
振蕩器時鐘處理配置數據。當FPGA準備接收下一字節的配置數據時,它驅動RDYnBSY到高電平。微處理器檢測到這一高電平,便送下一字節數據到配置管腳。為了節省一根用來檢測RDYnBSY的I/O線,可采用讀存儲器的方法讀FPGA,其中nRS為存儲器讀信號,在nRS有效期間,RDYnBSY信號被送到數據線D7上。也可以不檢測RDYnBSY,也不讀FPGA,簡單地等待延時tBUSY(max)+tRDY2WS+tW2SB之后就寫下一個配置數據字節。FPGA每處理一字節配置數據后,若發現錯誤就會將nSTATUS拉低,暗示配置出錯。微處理器可以檢測這一錯誤,并重新進行配置。如同被動串行配置一樣,FPGA在正確接收所有配置數據后,將釋放CONF_DONE信號,于是該管腳被外部上拉電阻拉高,表示配置結束,初始化開始。
4 、配置數據文件的生成
Altera的MAX+PLUS II或Quartus II
開發工具可以生成多種格式的配置文件,用于不同配置方法。不同目標器件,配置數據的大小不同。配置文件的大小一般由二進制文件(擴展名為.rbf)決定。Altera提供的軟件工具不自動生成.rbf文件,需要按照下面的步驟生成:①在MAX+PLUS II編譯狀態,選擇文件菜單中的變換SRAM目標文件命令;②在變換SRAM目標文件對話框,指定要轉換的文件并且選擇輸出文件格式為.rbf(Sequential),然后予以確定。



掃描二維碼獲取

更多精彩

FPGA設計論壇







精彩推薦




至芯科技-FPGA就業培訓來襲!你的選擇開啟你的高薪之路!5月30號西安中心開課、歡迎咨詢!
簡談FPGA verilog中的repeat和while用法與例子
簡談CPUMCU、FPGA、SoC這些芯片異同之處
FPGA復位設計的常見問題






歡迎關注至芯科技

至芯官網:www.zxopen.com

至芯科技技術論壇:www.fpgaw.com

至芯科技淘寶網址:

https://zxopen.taobao.com

至芯科技FPGA初級課程(B站):

https://space.bilibili.com/521850676

至芯科技FPGA在線課程(騰訊課堂):

https://zxopenbj.ke.qq.com/

至芯科技-FPGA 交流群(QQ):282124839


掃碼加入FPGA學習交流群




歡迎加入至芯科技FPGA微信學習交流群,這里有一群優秀的FPGA工程師、學生、老師、這里FPGA技術交流學習氛圍濃厚、相互分享、相互幫助、叫上小伙伴一起加入吧!


點個


在看

你最好看






原文標題:在微處理器系統里實現兩種簡單的FPGA配置方式

文章出處:【微信公眾號:FPGA設計論壇】歡迎添加關注!文章轉載請注明出處。

聲明:本文內容及配圖由入駐作者撰寫或者入駐合作網站授權轉載。文章觀點僅代表作者本人,不代表電子發燒友網立場。文章及其配圖僅供工程師學習之用,如有內容侵權或者其他違規問題,請聯系本站處理。 舉報投訴
  • FPGA
    +關注

    關注

    1630

    文章

    21769

    瀏覽量

    604648
收藏 人收藏

    評論

    相關推薦

    簡單高效配置FPGA的方法

    本文描述了一簡單高效配置FPGA的方法,該方法利用微處理器從串行外圍接口(SPI)閃存配置
    的頭像 發表于 10-24 14:57 ?736次閱讀
    一<b class='flag-5'>種</b><b class='flag-5'>簡單</b>高效<b class='flag-5'>配置</b><b class='flag-5'>FPGA</b>的方法

    嵌入式系統中常用的五微處理器類型

    本文介紹了嵌入式系統中常用的五微處理器類型:微處理器單元(MPU)、微控制(MCU)、數字信號處理器
    的頭像 發表于 07-25 09:29 ?1780次閱讀

    嵌入式系統微處理器選擇

    作者:DigiKey Editor 任何一個電子系統都需要一個微處理器(MPU)內核,當然也有些系統會選擇微控制(MCU),或是數字信號處理器
    的頭像 發表于 05-05 09:41 ?705次閱讀
    嵌入式<b class='flag-5'>系統</b>的<b class='flag-5'>微處理器</b>選擇

    嵌入式微處理器如何選擇 嵌入式微處理器體系結構有哪兩種

    討如何選擇嵌入式微處理器以及嵌入式微處理器兩種體系結構。 一、嵌入式微處理器的選擇方法 定義應用需求:選擇嵌入式
    的頭像 發表于 05-04 15:04 ?986次閱讀

    嵌入式微處理器有哪兩種架構?區別是什么?

    嵌入式微處理器是一專門用于嵌入式系統中的微處理器。它具有高度集成、低功耗、低成本和高性能等特點,廣泛應用于電子產品、通信設備、汽車電子、工控設備等各個領域。嵌入式
    的頭像 發表于 05-04 11:16 ?1046次閱讀

    什么是嵌入式微處理器? 嵌入式微處理器的區別

    嵌入式微處理器(Embedded Microprocessor)是一被用于控制和操作特定嵌入式系統微處理器。嵌入式系統是指內部集成了特定
    的頭像 發表于 04-21 15:44 ?1618次閱讀

    嵌入式微處理器有哪兩種架構? 嵌入式微處理器技術的優缺點

    嵌入式微處理器是一專門設計用于嵌入式系統應用的微處理器,通常集成了計算、控制和通信等功能。目前市場上存在兩種主要的嵌入式
    的頭像 發表于 04-21 09:54 ?1126次閱讀

    dsp和嵌入式微處理器的區別和聯系 嵌入式微處理器應用領域分析

    嵌入式微處理器(Embedded Microprocessor)和數字信號處理器(Digital Signal Processor,簡稱DSP)是兩種常見的微處理器架構。它們
    的頭像 發表于 04-21 09:50 ?1724次閱讀

    嵌入式微處理器和單片機的區別在哪 嵌入式微處理器技術的優缺點有哪些

    嵌入式微處理器和單片機是兩種常見的嵌入式系統應用技術。雖然它們某些方面有一些相似之處,但它們體系結構、功能、應用領域和使用
    的頭像 發表于 04-21 09:43 ?1101次閱讀

    嵌入式微處理器有哪兩種架構?區別是什么?

    嵌入式微處理器是一專門設計用于控制嵌入式系統微處理器。它集成了處理器核心、存儲、輸入輸出接
    的頭像 發表于 04-21 09:41 ?713次閱讀

    dsp是嵌入式微處理器的一設備嗎 ARM嵌入式微處理器有何特點?

    DSP(Digital Signal Processor)不是一嵌入式微處理器的設備。DSP是一專門用于數字信號處理微處理器,它具有高
    的頭像 發表于 04-21 09:37 ?1041次閱讀

    dsp和嵌入式微處理器的區別和聯系

    DSP(Digital Signal Processor,數字信號處理器)和嵌入式微處理器兩種常見的處理器,用于不同的應用領域。 首先,讓我們了解一下DSP和嵌入式
    的頭像 發表于 04-21 09:35 ?1060次閱讀

    嵌入式微處理器和單片機的區別

    電子工程的世界,嵌入式微處理器和單片機(MCU)是兩種常用的核心處理元件。
    的頭像 發表于 04-07 17:11 ?1050次閱讀

    dsp和嵌入式微處理器的區別是什么

    DSP(數字信號處理器)和嵌入式微處理器兩種針對不同應用優化的處理器類型。本文將深入探討它們之間的技術差異、應用場景以及它們各自的優勢和局限。
    的頭像 發表于 04-07 15:11 ?1536次閱讀

    什么是嵌入式微處理器?嵌入式微處理器有哪些?

    嵌入式微處理器是指嵌入到特定應用系統中的微處理器,它是整個嵌入式系統的核心,由通用處理器演變而來,具有體積小、重量輕、成本低、可靠性高等優點
    的頭像 發表于 03-29 11:39 ?1066次閱讀
    主站蜘蛛池模板: 7777在线| 欧美疯狂爱爱xxxxbbbb| 911色_911色sss在线观看| 久久久精品免费| 国产aa| 在线观看视频在线观看| 奇米7777第四色| 九色综合网| 日韩毛片免费线上观看| 午夜黄色剧场| 亚洲一卡2卡3卡4卡5卡乱码| 久久久久国产| www.射| 操日本美女视频| 六月丁香激情综合成人| 日本一卡二卡3卡四卡网站精品| 国产在线观看黄色| 色视频免费观看高清完整| 一卡二卡卡四卡无人区中文 | 欧美色图亚洲激情| 激情婷婷六月天| 久久国产精品亚洲综合| 欧美zooz人禽交免费| 国产香港三级理论在线| 天天射日日操| 人人艹人人干| 黄在线观看网站| 一级毛片日韩| 人人入人人爱| 成人免费淫片95视频观看网站| 国产精品国产三级国快看| 国产手机在线| 天天舔天天射天天操| 国产大片免费观看资源| 清冷双性被cao的合不拢腿| 男女视频免费观看| 亚洲a人片在线观看网址| 亚洲 欧美 日韩 在线 中文字幕 | 中文字幕一二三区| 午夜精品久久久久蜜桃| 久久伊人网站|