在线观看www成人影院-在线观看www日本免费网站-在线观看www视频-在线观看操-欧美18在线-欧美1级

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線(xiàn)課程
  • 觀看技術(shù)視頻
  • 寫(xiě)文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

FPGA的并行多通道激勵(lì)信號(hào)產(chǎn)生模塊

jf_pJlTbmA9 ? 來(lái)源:jf_pJlTbmA9 ? 作者:jf_pJlTbmA9 ? 2023-08-03 15:29 ? 次閱讀

引 言

并行測(cè)試的實(shí)現(xiàn)途徑分為軟件方式和硬件方式。用軟件方式實(shí)現(xiàn)并行測(cè)試,關(guān)鍵是對(duì)測(cè)試任務(wù)的分解和調(diào)度,但可能會(huì)產(chǎn)生競(jìng)爭(zhēng)或者死鎖現(xiàn)象。因此,在測(cè)試資源有限并且任務(wù)分解和調(diào)度算法不成熟的情況下,用軟件實(shí)現(xiàn)并行測(cè)試會(huì)很困難。用硬件方式實(shí)現(xiàn)并行測(cè)試時(shí),需要通過(guò)提供充足的測(cè)試資源來(lái)滿(mǎn)足并行測(cè)試的需求,而并行測(cè)試過(guò)程中激勵(lì)資源不足同樣會(huì)造成任務(wù)分解和調(diào)度難度增加,甚至導(dǎo)致競(jìng)爭(zhēng)和死鎖,影響并行測(cè)試實(shí)現(xiàn)。因此,對(duì)多通道并行激勵(lì)信號(hào)的需求也是影響并行測(cè)試的關(guān)鍵因素。

1 并行測(cè)試技術(shù)

并行測(cè)試技術(shù)是把并行技術(shù)引入測(cè)試領(lǐng)域中,可以較好地完成同時(shí)對(duì)多個(gè)被測(cè)對(duì)象(UUT)任務(wù)進(jìn)行測(cè)試的一種先進(jìn)的測(cè)試方法和技術(shù),屬于下一代測(cè)試技術(shù)范疇,是支撐NxTest ATS的新技術(shù)之一。它根植于并行處理技術(shù),其宏觀表現(xiàn)為:在并行測(cè)試程序的控制下對(duì)多個(gè)被測(cè)對(duì)象(UUTs)同時(shí)測(cè)試。相比傳統(tǒng)順序測(cè)試技術(shù),它通過(guò)對(duì)系統(tǒng)資源的優(yōu)化利用,可以大幅度提高測(cè)試效能及測(cè)試質(zhì)量,提高測(cè)試資源利用率,降低整個(gè)武器裝備測(cè)試成本。因此,研究并行測(cè)試技術(shù)對(duì)我國(guó)測(cè)試技術(shù)的發(fā)展和提高武器裝備戰(zhàn)時(shí)的快速維護(hù)保障能力具有重要意義。

2 多通道波形產(chǎn)生模塊

設(shè)計(jì)采用Altera公司的EP2C35作為整個(gè)系統(tǒng)的控制芯片,承擔(dān)整個(gè)并行多通道信號(hào)產(chǎn)生模塊的控制工作,內(nèi)部主要包括Nios II嵌入式軟核、波形產(chǎn)生控制器、PCI控制器等。

多通道波形產(chǎn)生模塊主要包括4個(gè)子模塊,分別為波形產(chǎn)生控制模塊、信號(hào)產(chǎn)生模塊、同步電路模塊和調(diào)理輸出模塊。波形產(chǎn)生模塊采用DDS技術(shù),該技術(shù)產(chǎn)生的波形具備波形頻譜純凈,穩(wěn)定度高,切換時(shí)間短,頻率、相位和幅度可調(diào)等特點(diǎn)。設(shè)計(jì)中采用ADI公司的AD9854芯片來(lái)實(shí)現(xiàn)此模塊的功能。

波形產(chǎn)生模塊為4個(gè)通道,各通道之間相互獨(dú)立,且可以在不影響其他通道工作的情況下獨(dú)立地發(fā)起或者終止輸出。同時(shí)為了滿(mǎn)足測(cè)試系統(tǒng)對(duì)多路同步激勵(lì)的需求,模塊還需具備多通道同步的能力,并可以配置同步的通道數(shù)量及各通道間相互信號(hào)關(guān)系。輸出激勵(lì)的控制命令信號(hào)經(jīng)PCI總線(xiàn)傳輸?shù)?a target="_blank">FPGA中,F(xiàn)PGA將接收到的命令經(jīng)過(guò)解析后分別送入同步模塊、DDS信號(hào)產(chǎn)生模塊和調(diào)理輸出模塊。各通道的DDS信號(hào)產(chǎn)生模塊接收到控制命令后與同步模塊配合產(chǎn)生同步或者異步激勵(lì),最后由調(diào)理輸出模塊實(shí)現(xiàn)輸出波形的濾波和幅度控制。圖1為多通道波形產(chǎn)生模塊硬件設(shè)計(jì)原理框圖。

pYYBAGD603mACtqiAACd3VqaL4I141.jpg

3 多通道波形控制器

3.1 結(jié) 構(gòu)

波形產(chǎn)生控制器是整個(gè)模塊正常運(yùn)行的核心,主要完成信號(hào)產(chǎn)生控制、信號(hào)增益控制以及同步控制。多通道波形產(chǎn)生控制器主要由異步FIFO、同步邏輯與信號(hào)產(chǎn)生和調(diào)理輸出組成,圖2為波形產(chǎn)生控制器的結(jié)構(gòu)框圖。用戶(hù)控制命令經(jīng)PCI控制器傳輸至Nios II嵌入式軟核后,首先經(jīng)過(guò)譯碼處理,將控制命令按通道進(jìn)行分類(lèi),而后傳輸至波形產(chǎn)生控制器中的異步FIFO進(jìn)行緩沖。此刻各通道的控制命令主要包括同步命令、信號(hào)產(chǎn)生控制字以及增益控制命令,經(jīng)過(guò)串/并轉(zhuǎn)換后的同步命令控制著通道間的同步時(shí)序關(guān)系,而信號(hào)產(chǎn)生控制字和增益控制字則以并行方式輸出至外圍電路中,完成信號(hào)產(chǎn)生和調(diào)理輸出。

pYYBAGD6036ACBsqAABupeYt3lo535.jpg

3.2 實(shí) 現(xiàn)

3.2.1 異步FIFO

多通道信號(hào)產(chǎn)生控制器中具有4個(gè)獨(dú)立的FIFO,主要用于緩沖PCI控制器與波形產(chǎn)生控制器2個(gè)異步時(shí)鐘域的數(shù)據(jù)傳輸,主要包括讀/寫(xiě)時(shí)鐘信號(hào)、讀/寫(xiě)請(qǐng)求信號(hào)、數(shù)據(jù)輸入/輸出信號(hào)和空/滿(mǎn)標(biāo)志位。讀請(qǐng)求信號(hào)(rdreq)有效時(shí),在讀時(shí)鐘(rdclk)的上升沿處FIFO輸出數(shù)據(jù);寫(xiě)請(qǐng)求信號(hào)(wrreq)有效時(shí),在寫(xiě)時(shí)鐘(wrclk)的上升沿處FIFO寫(xiě)入信號(hào);空/滿(mǎn)標(biāo)志位決定了數(shù)據(jù)能夠?qū)懭牖蜃x出,模塊中采用寫(xiě)滿(mǎn)標(biāo)志位(wRFull)來(lái)表示FIFO內(nèi)部存儲(chǔ)空間的使用情況。圖3為16×256位的異步FIFO工作仿真圖。

poYBAGD604CAduzOAABku8M2cXM501.jpg

3.2.2 同步邏輯

同步邏輯實(shí)現(xiàn)多通道波形產(chǎn)生控制模塊的同步控制。信號(hào)產(chǎn)生通道的工作狀態(tài)有閑置、異步工作和同步工作3種狀態(tài),由用戶(hù)提供的同步控制命令決定。當(dāng)波形產(chǎn)生控制命令加載到輸出寄存器后,在接收到“準(zhǔn)備好”命令后同步邏輯控制指定通道同步的輸出控制命令。設(shè)計(jì)要求各通道具有獨(dú)立產(chǎn)生信號(hào)的能力,且任意通道間可實(shí)現(xiàn)同步操作。首先由同步邏輯產(chǎn)生2分頻、3分頻和4分頻電路分別同步2路、3路和4路的信號(hào)輸入,只有1路信號(hào)輸出時(shí)采用串行時(shí)鐘即可。然后根據(jù)用戶(hù)同步通道控制命令,控制多路選擇通道輸出相應(yīng)的同步時(shí)鐘。采用同步時(shí)鐘選擇方法設(shè)計(jì)的多路同步時(shí)鐘仿真圖如圖4所示。

pYYBAGD604OAdp0AAABuVW-8uPw620.jpg

從圖中可見(jiàn),2位的同步時(shí)鐘控制地址s1、s0控制著同步時(shí)鐘DDSclk的輸出。當(dāng)?shù)刂肺籹1和s0分別為00、01、10和11時(shí),同步時(shí)鐘DDSclk分別輸出了串行時(shí)鐘和串行時(shí)鐘2分頻、3分頻與4分頻。其中2分頻和4分頻通過(guò)對(duì)串行時(shí)鐘計(jì)數(shù)跳轉(zhuǎn)即可實(shí)現(xiàn),方法簡(jiǎn)單且效果良好。對(duì)于3分頻的實(shí)現(xiàn)則要復(fù)雜一點(diǎn),方法是通過(guò)將2個(gè)占空比不為50%的3分頻信號(hào)相與得到1個(gè)占空比為50%的時(shí)鐘輸出,如圖中div3:inst10/b與div:inst10/c相與得到的3分頻時(shí)鐘輸出div3output。

3.2.3 信號(hào)產(chǎn)生和調(diào)理輸出

信號(hào)產(chǎn)生和調(diào)理輸出部分的作用是通過(guò)接收控制命令對(duì)各通道的DDS電路進(jìn)行控制。經(jīng)過(guò)FIFO緩沖的16位來(lái)自用戶(hù)的控制命令FIFO_DATA,由數(shù)據(jù)控制部分識(shí)別、解析、校驗(yàn)后傳輸?shù)綌?shù)據(jù)串/并轉(zhuǎn)換模塊,串/并轉(zhuǎn)換模塊按照數(shù)據(jù)格式的要求將其轉(zhuǎn)換為2位通道地址總線(xiàn)部分(c1,c0)、6位DDS寄存器地址總線(xiàn)部分(d5~d0)和8位數(shù)據(jù)總線(xiàn)部分(d7~d0),組成16位控制字,如下所示:

poYBAGD604-AX1bXAAAjG-l_uCw334.jpg

由2位的通道地址選中命令接收通道,6位的DDS寄存器地址總線(xiàn)輸出后控制AD9854的寄存器的0x00~0x27單元,8位的數(shù)據(jù)總線(xiàn)傳輸波形產(chǎn)生信息和增益控制信息。其中6位的地址總線(xiàn)除了作為DDS寄存器地址外,還用于同步狀態(tài)的設(shè)置。當(dāng)?shù)刂房偩€(xiàn)為0x3F時(shí),控制器進(jìn)入同步設(shè)置狀態(tài),此刻的8位數(shù)據(jù)總線(xiàn)用于傳輸同步設(shè)置內(nèi)容。圖5為并行多通道波形產(chǎn)生模塊的部分狀態(tài)轉(zhuǎn)換圖。

pYYBAGD605KAdz6UAACC5QkFKNI206.jpg

圖6為信號(hào)產(chǎn)生和調(diào)理輸出模塊的邏輯仿真圖,圖中DDSA1~DDSA4為6位的DDS寄存器地址總線(xiàn),DDSD1~DDSD4為8位的數(shù)據(jù)總線(xiàn),DDSclk為同步時(shí)鐘。通過(guò)同步設(shè)置,選擇了1、3通道輸出波形,并使DDSclk輸出串行時(shí)鐘的2分頻。從圖中可看出,此次是對(duì)1、3通道進(jìn)行信號(hào)產(chǎn)生的控制,而沒(méi)有對(duì)2、4通道進(jìn)行操作。同時(shí)將16位的FIFO_DATA控制命令譯碼后輸出,圖中FIFO_DATA的0x0125經(jīng)譯碼后,選中通道1,并驅(qū)動(dòng)DDSAl輸出0x01,DDSD1輸出0x25。

wKgaomTLVxOAPVA-AAByUOCYd5k077.jpg

4 模塊測(cè)試

首先對(duì)各通道的信號(hào)產(chǎn)生電路進(jìn)行單獨(dú)的測(cè)試,然后任意選擇2路通道產(chǎn)生獨(dú)立的激勵(lì)信號(hào),再分別選擇3路和4路通道進(jìn)行測(cè)試。進(jìn)行以上測(cè)試測(cè)得模塊各通道間異步工作正常,而后進(jìn)行通道同步測(cè)試。設(shè)置多通道波形產(chǎn)生模塊16位控制字中的a[5:0]為0x3F,進(jìn)入同步設(shè)置模塊,設(shè)置通道選擇和通道輸出頻率后,對(duì)同步通道進(jìn)行測(cè)試,測(cè)得同步通道模塊工作正常,滿(mǎn)足設(shè)計(jì)要求。

圖7為7個(gè)通道同時(shí)輸出波形的測(cè)試,其中1、2、3通道為同步方式輸出的3路正弦波,4通道為獨(dú)立輸出的方波。測(cè)試后發(fā)現(xiàn),模塊具備產(chǎn)生高質(zhì)量的并行多通道激勵(lì)信號(hào)的能力。

wKgZomTLVxOARkQ1AABY_TC2agg687.jpg

結(jié) 語(yǔ)

本文以并行多通道信號(hào)產(chǎn)生模型為依據(jù),設(shè)計(jì)并實(shí)現(xiàn)了以FPGA為核心器件的并行多通道信號(hào)產(chǎn)生模塊,主要包括FPGA系統(tǒng)設(shè)計(jì)和多通道波形產(chǎn)生模塊設(shè)計(jì)。通過(guò)模塊測(cè)試后發(fā)現(xiàn),該模塊具備產(chǎn)生高質(zhì)量并行多通道激勵(lì)信號(hào)的能力。在后續(xù)的研究中,以產(chǎn)生各種復(fù)雜的激勵(lì)信號(hào)為主,并通過(guò)增加并行算法或采用多嵌入式軟核等方法改善模塊通道之間的并行機(jī)制,充分挖掘各通道的并行特性。

審核編輯:湯梓紅
聲明:本文內(nèi)容及配圖由入駐作者撰寫(xiě)或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問(wèn)題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
  • FPGA
    +關(guān)注

    關(guān)注

    1630

    文章

    21775

    瀏覽量

    604673
  • 正弦波
    +關(guān)注

    關(guān)注

    11

    文章

    647

    瀏覽量

    55515
  • 激勵(lì)信號(hào)
    +關(guān)注

    關(guān)注

    0

    文章

    4

    瀏覽量

    8244
收藏 人收藏

    評(píng)論

    相關(guān)推薦

    FPGA并行通道激勵(lì)信號(hào)產(chǎn)生模塊

    FPGA并行通道激勵(lì)信號(hào)產(chǎn)生
    發(fā)表于 08-11 10:35

    利用FPGA做一個(gè)通道超聲信號(hào)采集分析的系統(tǒng)的基本工作原理

    我想用FPGA做一個(gè)通道超聲信號(hào)采集分析的系統(tǒng),純新手,老板讓我用FPGA但是我完全不懂。。。希望好心人能幫助我一下我要做的第一部分是一個(gè)
    發(fā)表于 02-04 12:38

    哪些因素影響了FPGA并行通道激勵(lì)信號(hào)產(chǎn)生?

    并行測(cè)試的實(shí)現(xiàn)途徑分為軟件方式和硬件方式。用軟件方式實(shí)現(xiàn)并行測(cè)試,關(guān)鍵是對(duì)測(cè)試任務(wù)的分解和調(diào)度,但可能會(huì)產(chǎn)生競(jìng)爭(zhēng)或者死鎖現(xiàn)象。因此,在測(cè)試資源有限并且任務(wù)分解和調(diào)度算法不成熟的情況下,用軟件實(shí)現(xiàn)
    發(fā)表于 08-13 08:08

    FPGA并行通道信號(hào)產(chǎn)生模塊有什么特點(diǎn)?

    測(cè)試會(huì)很困難。用硬件方式實(shí)現(xiàn)并行測(cè)試時(shí),需要通過(guò)提供充足的測(cè)試資源來(lái)滿(mǎn)足并行測(cè)試的需求,而并行測(cè)試過(guò)程中激勵(lì)資源不足同樣會(huì)造成任務(wù)分解和調(diào)度難度增加,甚至導(dǎo)致競(jìng)爭(zhēng)和死鎖,影響
    發(fā)表于 08-16 06:50

    通道任意信號(hào)產(chǎn)生系統(tǒng)看完你就懂了

    通道任意信號(hào)產(chǎn)生系統(tǒng)的組成,主要特性,及應(yīng)用
    發(fā)表于 04-07 06:55

    怎么實(shí)現(xiàn)以FPGA為核心器件的并行通道信號(hào)產(chǎn)生模塊?

    本文以并行通道信號(hào)產(chǎn)生模型為依據(jù),設(shè)計(jì)并實(shí)現(xiàn)了以FPGA為核心器件的
    發(fā)表于 04-29 06:17

    通道信號(hào)采集記錄 通道采集存儲(chǔ) 通道記錄存儲(chǔ)介紹

    。 ●功能強(qiáng)大的任意信號(hào)產(chǎn)生軟件TG-GEN可產(chǎn)生FSK、MSK、PSK、QAM、A M、FM和用戶(hù)定義波形的調(diào)制信號(hào),為雷達(dá)、通信接收機(jī)提供測(cè)試
    發(fā)表于 08-11 17:32

    基于NiosII的通道PWM信號(hào)測(cè)量產(chǎn)生器節(jié)點(diǎn)設(shè)計(jì)

    針對(duì)于列車(chē)控制系統(tǒng)半實(shí)物仿真平臺(tái)測(cè)速測(cè)距模塊通道PWM 信號(hào)測(cè)量/產(chǎn)生的要求,提出了一種利用NiosII 軟核處理器替代通訊用MCU 的
    發(fā)表于 11-30 15:46 ?13次下載

    基于USB的并行通道頻率測(cè)試儀的設(shè)計(jì)

    本文提出了基于USB的并行通道頻率測(cè)試儀的設(shè)計(jì)方案。詳細(xì)描述了利用FPGA完成的頻率綜合測(cè)量法的設(shè)計(jì),該方法的應(yīng)用實(shí)現(xiàn)了并行
    發(fā)表于 07-15 18:02 ?25次下載

    基于DSP與FPGA視頻通道的切換控制

    為了擴(kuò)大監(jiān)控范圍,提高資源利用率,降低系統(tǒng)成本,提出了一種通道視頻切換的解決方案。首先從視頻信號(hào)分離出行場(chǎng)信號(hào),然后根據(jù)行場(chǎng)信號(hào)由DSP和
    發(fā)表于 11-22 16:19 ?14次下載

    基于FPGA并行通道激勵(lì)信號(hào)產(chǎn)生模塊

    并行測(cè)試的實(shí)現(xiàn)途徑分為軟件方式和硬件方式。用軟件方式實(shí)現(xiàn)并行測(cè)試,關(guān)鍵是對(duì)測(cè)試任務(wù)的分解和調(diào)度,但可能會(huì)產(chǎn)生競(jìng)爭(zhēng)或者死鎖現(xiàn)象。因此,在測(cè)試資源有限并且任務(wù)分解和調(diào)度算法不成熟的情況下,用軟件實(shí)現(xiàn)
    發(fā)表于 01-21 00:17 ?1198次閱讀
    基于<b class='flag-5'>FPGA</b>的<b class='flag-5'>并行</b><b class='flag-5'>多</b><b class='flag-5'>通道</b><b class='flag-5'>激勵(lì)</b><b class='flag-5'>信號(hào)</b><b class='flag-5'>產(chǎn)生</b><b class='flag-5'>模塊</b>

    基于FPGADSP的總線(xiàn)并行處理器設(shè)計(jì)

    基于FPGADSP的總線(xiàn)并行處理器設(shè)計(jì)
    發(fā)表于 10-19 13:40 ?4次下載
    基于<b class='flag-5'>FPGA</b>和<b class='flag-5'>多</b>DSP的<b class='flag-5'>多</b>總線(xiàn)<b class='flag-5'>并行</b>處理器設(shè)計(jì)

    基于DSP+FPGA并行信號(hào)處理模塊設(shè)計(jì)

    針對(duì)信號(hào)處理數(shù)據(jù)量大、實(shí)時(shí)性要求高的特點(diǎn),從實(shí)際應(yīng)用出發(fā),設(shè)計(jì)了以雙DSP+FPGA為核心的并行信號(hào)處理模塊。為了滿(mǎn)足不同的
    發(fā)表于 11-17 06:11 ?2732次閱讀
    基于DSP+<b class='flag-5'>FPGA</b>的<b class='flag-5'>并行</b><b class='flag-5'>信號(hào)</b>處理<b class='flag-5'>模塊</b>設(shè)計(jì)

    如何使用FPGA實(shí)現(xiàn)通道自相關(guān)信號(hào)檢測(cè)算法

    本文給出了一種適合于用硬件實(shí)現(xiàn)的通道自相關(guān)信號(hào)檢測(cè)算法。該算法采用三路并行的自相關(guān)信號(hào)檢測(cè)通道
    發(fā)表于 03-10 17:13 ?48次下載
    如何使用<b class='flag-5'>FPGA</b>實(shí)現(xiàn)<b class='flag-5'>多</b><b class='flag-5'>通道</b>自相關(guān)<b class='flag-5'>信號(hào)</b>檢測(cè)算法

    工程監(jiān)測(cè)通道振弦模擬信號(hào)采集儀VTN通道分配與激勵(lì)設(shè)置

    工程監(jiān)測(cè)通道振弦模擬信號(hào)采集儀VTN通道分配與激勵(lì)設(shè)置 VTN208-432 是
    的頭像 發(fā)表于 03-16 10:33 ?743次閱讀
    工程監(jiān)測(cè)<b class='flag-5'>多</b><b class='flag-5'>通道</b>振弦模擬<b class='flag-5'>信號(hào)</b>采集儀VTN<b class='flag-5'>通道</b>分配與<b class='flag-5'>激勵(lì)</b>設(shè)置
    主站蜘蛛池模板: 久久天天躁狠狠躁夜夜2020一| 中文字幕在线不卡| 天天干网址| 天堂资源最新版在线官网| 日本黄色录象| 丁香亚洲综合五月天婷婷| 最近国语视频免费观看在线播放| 一级特黄aaa大片大全| 一区在线观看| 偷偷鲁影院手机在线观看| ass嫩美女胴体| 小屁孩和大人啪啪| 久久精品伊人波多野结| 1024手机在线看片| 亚洲高清成人| 亚洲黄色高清视频| 奇米影色777四色在线首页| 四虎影院新网址| 日产毛片| 国内自拍 亚洲系列 欧美系列| 欧美片欧美日韩国产综合片| 激情六月天| 久久伊人精品青青草原高清| 国产一级做a爱免费视频 | 永久免费观看黄网站| 在线视频黄色| 视频在线二区| 在线观看亚洲一区| 一色屋成人免费精品网站| 日日噜噜夜夜狠狠tv视频免费| 黄色片链接| 天天做天天爰夜夜爽| 163黄页网又粗又长又舒服| 爽好舒服快小柔小说| 网女色| 久操福利视频| 国产精品777| 日本在线一本| 一区视频| 色综合天天综合给合国产| 国产视频一二区|