在线观看www成人影院-在线观看www日本免费网站-在线观看www视频-在线观看操-欧美18在线-欧美1级

0
  • 聊天消息
  • 系統消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發帖/加入社區
會員中心
創作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內不再提示

芯耀輝:本土Chiplet標準更符合國內芯片廠商現階段訴求

芯耀輝科技 ? 來源:電子工程專輯 ? 2023-07-31 16:21 ? 次閱讀

隨著近年來半導體先進工藝向3nm、2nm不斷演進,一直以來行業發展仰仗的摩爾定律開始放緩甚至停滯,通過提升晶體管密度來提高芯片性能開始遇到瓶頸。早些年Marvell提出的模塊化芯片架構概念,變身Chiplet,重新被行業重視起來。

Chiplet實際上是一種硅片級別的IP復用,將不同功能的IP模塊集成,再通過先進封裝技術將彼此互連,最終成為集成為一體的芯片組。這種像拼接樂高積木一樣,用封裝技術將不同工藝的功能模塊整合在一顆芯片上的方式,在提升性能的同時還能降低成本和提高良率。

盡管在2018年,AMD已將CPUGPU等部件分成更小的組件組合成SoC,并成功將Chiplet技術應用于商業化產品中,但在當時,整個行業尚未建立起關于Chiplet芯片設計、互聯和接口的統一標準,例如涵蓋裸片間的完整接口堆棧,以及傳統封裝過渡到2.5D封裝的標準。因此,Chiplet技術在大范圍應用發展上受到了一定限制。

直到2022年,UCIe(Universal Chiplet Interconnect Express)產業聯盟的成立,提供開放的Chiplet互連協議UCIe 1.0,才在芯片封裝層面和接口堆棧層面確立了互聯互通的統一標準。

2d7b10c2-2f79-11ee-815d-dac502259ad0.png

圖自:UCIe

雖然UCIe成立后不久,芯耀輝、芯原等就成為首批加入的中國企業,但也有人擔心UCIe標準中明確支持的CXL和PCIe互聯協議,均由英特爾提出和創建,一旦在標準上被“卡脖子”,是否會影響到中國Chiplet技術的發展?

Chiplet在中國落地還面臨哪些挑戰?

其實國內也一直在嘗試建立自己的Chiplet生態。2021年5月,國內Chiplet組織——中國計算機互連技術聯盟(CCITA)在工信部立項了《小芯片接口總線技術要求》,由中科院計算所、工信部電子四院和國內多家廠商合作展開標準制定工作。

“芯耀輝不僅有基于最新UCIe標準的IP產品,2022年下半年,還作為重點貢獻企業加入CCITA承接國家科技部的重點專項,參與了中國小芯片(Chiplet)原生技術標準的制定。其中接口IP部分,我們是唯一一家作為實施落地推動的廠商。”在第三屆中國集成電路設計創新大會暨IC應用博覽會高峰論壇(ICDIA 2023)上,芯耀輝科技有限公司董事長曾克強在接受《電子工程專輯》等媒體采訪時說到。

2022年12月,中國首個由中國企業和專家主導制訂的Chiplet技術——《小芯片接口總線技術要求》團體標準(T/CESA 1248-2023)正式向世界發布,并在今年2月,由中國電子工業標準化技術協會審訂后正式實施。談到這項中國原生的Chiplet標準,曾克強認為要實現落地面臨幾個挑戰:

一、純技術的挑戰。把一顆芯片拆分成多個小芯片,通過接口在物理上和功能上將這些小芯片完全串聯配合起來,需要大量高規格的接口IP,確保各個芯片之間的連接接口,確保高速數據傳輸和低延遲、解決熱管理和功耗分配問題。

二、整個產業鏈協同的挑戰。Chiplet標準的落地,需要從EDA供應商、IP廠商到生產制造和先進封裝,整個生產鏈的配合,如果整個產業鏈發展不是齊頭并進,任何一處的短板都可能導致到無法整體落地實施。

三、需要制定適合中國產業鏈的統一互聯標準。盡管UCIe的標準被提出,但完全套用UCIe的標準并不能使Chiplet在國內得到快速、有效落地。當前,國內亟需Chiplet技術來突破先進工藝的限制,因此需要制定更符合國內廠商訴求的本土標準。然而,要讓Chiplet技術在國內實際應用,仍然需要克服眾多挑戰并走很長的發展道路。

UCIe和中國的Chiplet標準有什么不同?

簡單來說,國內目前更需要的技術是“使用相對不那么先進的工藝,把芯片性能跑到極致。”曾克強說到,曾經業界對于集成電路的創新實際上相當簡單粗暴,就是工藝迭代推動著往前走,每一代芯片的極限性能能夠做到多少,主要是靠工藝。“但工藝本身的發展趨緩,國內面臨著獲取先進工藝的困境,就更需要Chiplet技術來挖掘成熟工藝的潛能。”

UCIe在標準組成上,主要由D2D(Device to Device)協議層(Protocol Layer)、適配層、物理層(含封裝)組成,我國的《小芯片接口總線技術要求》(CCITA)也有類似的組成,由鏈路適配層、物理層、協議層及封裝組成。兩個標準的關鍵區別在于以下兩點,UCIe只定義了并口,CCITA的Chiplet標準既定義了并口,也定義了串口,兩者的協議層自定義數據包格式也不同,但其標準與UCIe兼容,可直接使用已有生態環境。在封裝層面,UCIe支持英特爾先進封裝、AMD封裝,CCITA定義的Chiplet標準不僅可以滿足國際先進封裝要求,最主要地,它采用國內可實現的封裝技術,從而更好地適應本土市場的需求。

中國計算機互連技術聯盟(CCITA)秘書長郝沁汾曾對媒體表示,我國的標準更加符合國情。UCIe在D2D組成的芯片中,加入了一種叫retimer的功能芯片定義,它負責把信號由并行轉成串行,然后以更高速度傳送到較遠的地方,以滿足較長距離的連接需求。國內《小芯片接口總線技術要求》則不包括這部分內容,而是一個純粹的D2D互連標準,在物理層,國內Chiplet標準同時支持并口和串口,串口的差分信號是一對線,可以把信號傳的比并口的單端信號更遠。如此能使國內某些加速器芯片廠商實現將相同的芯片直接通過串口差分信號接口互連,以拓展總體性能的目的。而UCIe只支持通過單端信號實現D2D短距離互連,或需搭配retimer達成較長距離互連,與國內廠商的現階段訴求不一致。

2de624fc-2f79-11ee-815d-dac502259ad0.png

圖自:中國計算機互連技術聯盟

曾克強表示,國內Chiplet標準既支持像臺積電CoWoS等先進封裝方式,也支持國內能做到的封裝方法,以確保多樣化的選擇。

關于Chiplet D2D更詳細的技術細節,芯耀輝的核心三位技術骨干也專門撰寫了一篇詳細文章,并發布在《電子工程專輯》。感興趣的朋友可以點擊閱讀全文查看:《后摩爾時代的Chiplet D2D解決方案》

同樣是接口IP,芯耀輝有什么不同?

據曾克強介紹,芯耀輝目前員工人數已接近400人,在接口IP方面是國內不折不扣的龍頭企業,相關IP產品和服務也已獲得眾多客戶量產使用。雖然目前國內接口IP市場競爭比較激烈,但他認為,芯耀輝和其他公司還是有很大不同的,主要體現在以下幾點:

第一,大量頭部客戶的認可。先進工藝接口IP之前基本由新思科技和Cadence這樣的國外大廠壟斷,國內能做到40、28nm及以下工藝的接口IP較少。芯耀輝成立后僅用三年時間,2022年就推出大量自研先進工藝IP產品推向市場,據悉國內很多頭部芯片廠商都已采用,部分已經實現流片,并且測試結果良好。

第二,IP領域的主要競爭力是產品系列(Portfolio)全面性。全套產品指的不僅僅是功能的實現,由于接口IP采用國際標準,所有公司對產品的功能定義都類似,但在性能參數上并是不每家公司都能做到比肩國際大廠。具體來說,在DDR3/4、USB2.0、PCIe3等相對較老的標準上,國內有不少IP公司能做,差異化不大;“但在最新的DDR5、PCIe5、32G SerDes、UCIe標準上,國內市場基本只有我們一家實現了國產先進工藝平臺最全的IP覆蓋,DDR5/4 PHY IP在相關工藝上更是超越了全行業最高速率。”他說到。

第三,兼容性和可靠性。同一款IP用在不同的芯片產品上能否幫助客戶一次量產成功,曾克強認為是最重要的。“商業化的IP公司不能只做某個芯片應用的專用型IP,而要同時支持各種不同的芯片應用,并且在各種極限使用情況下都具備很好的兼容性和可靠性,幫助客戶芯片成功量產,才是高質量的標準IP產品,這就考驗研發人員的經驗了。”這類經驗往往不是IP研發人員在辦公室自己“閉門造車”出來的,還需要通過大量Corner case、應用Case、客戶和市場反饋等,不斷打磨迭代后累積而成。

“這正是芯耀輝的強項,我們的核心團隊曾經在新思科技、紫光展銳、海思高通等大廠工作過,具備十幾二十年的應用經驗。”曾克強說到,“目前國內專注做接口IP的廠商大概有兩三家,芯耀輝可以說是這些廠商中產品Portfolio最全的一家,與其他家的身位已經大幅拉開。”

在幫助客戶做好兼容性方面,曾克強以當前最熱、也最復雜的車規級芯片為例,“目前芯耀輝已經成功研發了符合車規工藝平臺的全套車規級IP。今年6月,國際公認的檢驗、測試和認證機構SGS正式向芯耀輝頒發了ISO 26262:2018半導體功能安全ASIL D流程認證證書。這標志著芯耀輝已經按照ISO 26262:2018版標準要求,建立起完全符合功能安全最高“ASIL D”級別的產品開發和管理流程體系,達到國際先進水平。在可靠性方面,芯耀輝的車規級接口IP產品還通過了AEC-Q100車規級可靠性的嚴格認證,這進一步證明了其在高性能、高可靠、高安全的車規級IP產品及解決方案方面的卓越實力。”值得透露的是,許多國內車規芯片廠商目前也紛紛選擇采用芯耀輝的接口IP,這充分證明了他們在行業中的實力與認可。

聲明:本文內容及配圖由入駐作者撰寫或者入駐合作網站授權轉載。文章觀點僅代表作者本人,不代表電子發燒友網立場。文章及其配圖僅供工程師學習之用,如有內容侵權或者其他違規問題,請聯系本站處理。 舉報投訴
  • 芯片
    +關注

    關注

    455

    文章

    50816

    瀏覽量

    423621
  • cpu
    cpu
    +關注

    關注

    68

    文章

    10863

    瀏覽量

    211765
  • 芯片組
    +關注

    關注

    2

    文章

    218

    瀏覽量

    19698
  • chiplet
    +關注

    關注

    6

    文章

    432

    瀏覽量

    12594

原文標題:ICDIA 2023 | 芯耀輝:本土Chiplet標準更符合國內芯片廠商現階段訴求

文章出處:【微信號:AkroStar-Tech,微信公眾號:芯耀輝科技】歡迎添加關注!文章轉載請注明出處。

收藏 人收藏

    評論

    相關推薦

    耀榮登2024半導體與集成電路最具商業潛力榜

    變革,并展望未來的科技創新發展趨勢。 在這場備受矚目的盛典上,耀憑借其在IP領域的卓越市場表現和巨大的商業潛力,從眾多優秀的企業中脫穎而出,成功榮登2024中國半導體與集成電路領域最具商業潛力榜。這一榮譽不僅彰顯了
    的頭像 發表于 12-20 10:55 ?238次閱讀

    耀榮登2024中國半導體與集成電路領域最具商業潛力榜

    科技產業的巨變,展望未來科技創新發展的趨勢。耀憑借在IP領域的卓越市場表現和商業潛力,從眾多優秀企業中脫穎而出,榮登2024中國半導體與集成電路領域最具商業潛力榜。
    的頭像 發表于 12-18 11:00 ?208次閱讀

    微電子受邀參加2024年汽車芯片標準會議

    近期,在汽車行業對智能化與定制化需求日益增長的背景下,2024年汽車芯片相關標準項目組第二次系列會議在山東省威海市隆重召開。井微受邀參加“車用
    的頭像 發表于 12-12 16:19 ?185次閱讀

    耀亮相ICCAD-Expo 2024

    人士共聚一堂。耀攜其一站式完整IP平臺解決方案亮相,包括行業領先的全棧式高速接口IP、種類覆蓋齊全、工藝支持廣泛、高度靈活配置、PPA極致優化的基礎IP,以及架構先進、兼容性強、PPA極致優化的數字控制器IP。
    的頭像 發表于 12-12 15:09 ?278次閱讀

    最新Chiplet互聯案例解析 UCIe 2.0最新標準解讀

    單個芯片性能提升的有效途徑?? ? 隨著半導體制程不斷逼近物理極限,越來越多的芯片廠商為了提升芯片性能和效率開始使用Chiplet技術,將多
    的頭像 發表于 11-05 11:39 ?990次閱讀
    最新<b class='flag-5'>Chiplet</b>互聯案例解析 UCIe 2.0最新<b class='flag-5'>標準</b>解讀

    北極雄獲云暉資本投資,加速Chiplet研發與產品化

    近日,芯片設計領域的創新者北極雄宣布成功完成新一輪融資,本輪投資由云暉資本領投。此次融資所得資金將主要用于北極雄核心Chiplet技術的流片及封裝測試,并計劃構建
    的頭像 發表于 06-13 09:29 ?732次閱讀

    耀LPDDR4x multiPHY榮獲ISO 26262功能安全產品認證

    為我國唯一一家提供全套車規級IP解決方案的領軍企業,耀在獲得SGS ISO 26262:2018 ASIL D汽車功能安全流程認證后,其MIPI CDPHY TX、MIPI CDPHY RX及PCIe 3 PHY產品系列也相
    的頭像 發表于 04-23 17:53 ?774次閱讀

    耀LPDDR4x multiPHY產品通過ISO 26262功能安全產品認證

    2024年4月23日,耀科技有限公司(以下簡稱“耀”)宣布LPDDR4x multiPH
    的頭像 發表于 04-23 14:30 ?587次閱讀
    <b class='flag-5'>芯</b><b class='flag-5'>耀</b><b class='flag-5'>輝</b>LPDDR4x multiPHY產品通過ISO 26262功能安全產品認證

    智能化時代的車載SerDes芯片本土廠商蜂擁進場

    階段,自然有更多國產廠商瞄準了車載SerDes芯片的賽道,并且近幾年也有不少國內芯片廠商推出了
    的頭像 發表于 04-21 01:40 ?3933次閱讀

    礪智能Chiplet Die-to-Die互連IP芯片成功回片

    礪智能近日宣布,其全自研的Chiplet Die-to-Die互連IP(CL-Link)芯片一次性流片成功并順利點亮。這一重大突破標志著礪智能在異構集成
    的頭像 發表于 01-18 16:03 ?1135次閱讀

    2023年Chiplet發展進入新階段,半導體封測、IP企業多次融資

    。 ? 2023年不少研究Chiplet技術的相關半導體公司接連獲得了投資或完成了融資。根據電子發燒友的統計,2023年Chiplet領域的融資事件至少12起,包括半導體封測、接口IP、處理器、算力芯片
    的頭像 發表于 01-17 01:18 ?2184次閱讀
    2023年<b class='flag-5'>Chiplet</b>發展進入新<b class='flag-5'>階段</b>,半導體封測、IP企業多次融資

    Chiplet成大芯片設計主流方式,開啟IP復用新模式

    電子發燒友網報道(文/吳子鵬)Chiplet又稱“小芯片”或“粒”,它是將一個功能豐富且面積較大的芯片裸片(die)拆分成多個粒(
    的頭像 發表于 01-12 00:55 ?2120次閱讀

    什么是Chiplet技術?Chiplet技術有哪些優缺點?

    組件。這種技術的核心思想是將大型集成電路拆分成更小、模塊化的部分,以便更靈活地設計、制造和組裝芯片Chiplet技術可以突破單芯片光刻面積的瓶頸,減少對先進工藝制程的依賴,提高
    的頭像 發表于 01-08 09:22 ?5210次閱讀

    耀推動國內高速Chiplet接口IP不斷破局

    今年3月24日,94歲的戈登·摩爾在夏威夷家中與世長辭——這恰似一個時代的隱喻:“摩爾定律”是否也正在和摩爾先生一起離我們遠去?
    的頭像 發表于 01-05 11:43 ?891次閱讀
    <b class='flag-5'>芯</b><b class='flag-5'>耀</b><b class='flag-5'>輝</b>推動<b class='flag-5'>國內</b>高速<b class='flag-5'>Chiplet</b>接口IP不斷破局

    耀DDR PHY訓練技術簡介

    DDR接口速率越來越高,每一代產品都在挑戰工藝的極限,對DDR PHY的訓練要求也越來越嚴格。本文從新銳IP企業耀的角度,談談DDR PHY訓練所面臨的挑戰,介紹
    的頭像 發表于 01-05 10:27 ?1610次閱讀
    <b class='flag-5'>芯</b><b class='flag-5'>耀</b><b class='flag-5'>輝</b>DDR PHY訓練技術簡介
    主站蜘蛛池模板: 天堂bt资源www在线| 靠比久久| 国产三级视频| 久久免费看| 黄视频免费网站| 欧美国产在线一区| 天天干天天操天天爱| 日本成片免费高清| 91久久另类重口变态| 亚洲第一免费网站| 六月丁香深爱六月综合激情| 午夜想想爱午夜剧场| 国产精品单位女同事在线| 狠狠干天天| 亚洲四虎永久在线播放| 国产女主播在线播放一区二区| 久久福利国产| 夜夜春色| www.你懂的| 欧美7777kkkk免费看258| 国产内地激情精品毛片在线一| 免费一看一级毛片| 免费视频一级片| 亚洲国产精品婷婷久久| 国产成人a| 8888奇米四色在线| 欧美综合精品一区二区三区| 天天爱天天做色综合| 99热最新网址| sihu国产午夜精品一区二区三区| 91国内在线视频| 毛片美女| 69ww免费视频播放器| 色噜噜狠狠狠狠色综合久| 天天色天天色| 亚洲综合狠狠| 夜夜爱视频| 综合色爱| 亚洲日本高清| 一级做a爰片久久毛片人呢| 97人人模人人揉人人捏|