首先,是一張制造測試完成了的SiC MOSFET的晶圓(wafer)。
芯片表面一般是如圖二所示,由源極焊盤(Source pad),柵極焊盤(Gate Pad)和開爾文源極焊盤(Kelvin Source Pad)構成。有一些只有Gate pad,如上圖的芯片就沒有Kelvin source pad。
圖二.芯片表面
在這里我們仔細觀察芯片的周圍有一個很窄的環形,它的作用主要是提升芯片的耐壓,我們叫耐壓環(Edge termination Ring),通常是JTE結構,其實一個芯片主要就是由三部分構成:Terminal Ring,Gate Pad,Kelvin Source Pad和開關單元(Active Cell)。芯片外圍一圈是耐壓環,Gate pad把柵極信號傳遞到每一個Cell上面,然后里面是上百萬個Active Cell。
通常大家關注比較多的是Active Cell,因為芯片的開關和導通性能主要是和Active Cell有比較大的關系。在這里我們把芯片的layout還有各個部分的作用特點總結一下,這樣方便大家對芯片有一個更好的認識。
耐壓環
(Edge termination Ring)
環繞著芯片的開關單元,目前大多數采用JTE結構;
有效控制漏電流,提高SiC器件的可靠性和穩定性;
減小電場集中效應,提高SiC器件的擊穿電壓,SiC MOSFET的擊穿電壓和具體的每一個開關單元有關,同時和耐壓環也有很大的關系;
防止離子遷移,JTE技術可以用于抑制移動離子的漂移,從而提高SiC MOSFET的可靠性和穩定性。
其實耐壓環的最主要的作用就是提升芯片的耐壓,SiC MOSFET的耐壓和Active Cell有關系,但是芯片邊緣的場強很大,及其容易導致邊緣擊穿,所以這就是JTE的作用所在。在一些高壓的器件中,甚至JTE的面積會大于Active Cell的面積。
柵極焊盤,開爾文源極焊盤
(Gate Pad,Kelvin Source Pad )
柵極pad主要作用就一個,把柵極的信號傳輸到各個開關單元,同時提一下,安森美的芯片是集成了柵極電阻的,這樣在模塊封裝上可以節省空間和一些成本。
開爾文源極主要是增加了開關速度,減小開關損耗。不過在做并聯使用的時候,就需要特別的設計來使用它。
開關單元
(Active Cell)
電流導通和關閉的路徑;
所有的單元是并聯;
固定的單元特性下,單元的數量決定了整個芯片的導通電阻大小和短路電流能力;
目前主要分為平面和溝槽兩種結構。
現在,我們已經對SiC MOSFET的表面layout有了認識,在SiC的芯片里Edge terminal和Active Cell是非常重要的兩部分,安森美在JTE的設計上具有豐富的經驗,在SiC MOSET上已經從M1發展到了M3,通過幾代的技術迭代發展,JTE設計仿真和制造非常的成熟。我們來總結一下JTE的一些特點和一些設計考慮因素。
SiC JTE(結延伸區)是用于改善硅碳化物(SiC)功率器件電壓阻斷能力的結構。SiC JTE的設計對于實現所需的擊穿電壓并避免因器件邊緣處高電場而導致的過早擊穿至關重要。
以下是SiC JTE設計的一些關鍵考慮因素:
1. JTE區域的寬度和摻雜:JTE區域的寬度和摻雜濃度確定器件邊緣處的電場分布。較寬和重摻JTE區域可以減少電場并提高擊穿電壓。
2. JTE的錐角和深度:JTE的錐角和深度影響電場分布和擊穿電壓。較小的錐角和較深的JTE可以減少電場并提高擊穿電壓。
3. 表面鈍化:表面鈍化層對于減少表面泄漏并提高擊穿電壓非常重要。需要特別為SiC JTE器件精心設計和優化鈍化層。
4. 熱設計:SiC JTE器件可以在比其Si對應物更高的溫度下工作。但是,高溫也可能降低器件性能和可靠性。因此,在SiC JTE設計過程中應考慮熱設計,如散熱和熱應力。
總體而言,SiC JTE設計是一個復雜的過程,涉及各種設計參數之間的權衡。需要進行仔細的優化和仿真,以實現所需的器件性能和可靠性。
Active Cell開關單元 – SiC MOSFET的核心
我們可以把MOSFET(硅和碳化硅)根據它們的柵極結構分成兩類:平面結構和溝槽結構,它們的示意圖如圖三所示。如果從結構上來說,硅和碳化硅MOSFET是一樣的,但是從制造工藝和設計上來說,由于碳化硅材料和硅材料的特性導致它們要考慮的點大部分都不太一樣。比如SiC大量使用了干蝕刻(Dry etch),還有高溫離子注入工藝,注入的元素也不一樣。
圖三.MOSFET的平面結構與溝槽結構
當前國際上的SiC MOSFET絕大部分都采用了圖三A的平面結構,有少部分的廠家采用了圖三B的溝槽結構。從發展的角度來看,最終都會衍生到溝槽結構。但是目前的平面結構的潛力還是可以繼續深挖的,而溝槽結構也沒有表現出它們應當有的水平,在這里我們引入一個統一的尺度來衡量它們的性能 - Rsp(Rdson * area),標識的是單位面積里的導通電阻大小。平面結構的SiC MOSFET具有可靠性高,設計加工簡單的優點。
安森美SiC MOSFET器件優化了導通損耗、開通損耗、反向恢復損耗以及短路時間,使得它們在客戶應用中達到最優化的一個效率。
SiC MOSFET的平面結構的Active Cell的設計制造方向主要是減小開關單元間距也就是pitch值,提升開關單元的密度,減小Rdson,提升柵極氧化層的可靠性。
如圖三A中的結構為了盡可能的減小導通電阻,需要調整開關單元的間距,pitch值和Wg也就是柵極的寬度有一定的關系,pitch值變小,Wg也相應變小,這個對于柵極的可靠性是有一定好處的,在SiC MOSFET里,柵極氧化層(Gate Oxide)非常的薄,小于100納米,因此在SiC的生產工藝中使用了干式蝕刻的方法來控制加工的精度。
根據圖三A中的導通電阻示意圖,我們可以得出Rdson = Rs + Rch + Ra + Rjfet + Rdrif + Rsub, 在這里面Rch和Ra占比最大,超過60%以上,所以它們變成了設計和工藝優化的一個重點方向之一。不過也不是一味的減小開關單元柵極的寬度就可以減小Rsp,柵極的Wg寬度減小到一定范圍,反而會導致Rsp變大,在設計的時候需要綜合考慮以上的參數相互之間的影響,這樣才能獲得一個比較理想的優化結果,安森美經過幾代的工藝迭代發展,其平面結構的SiC MOSFET上已經在性能,良率、可靠性等方面發展得相對成熟。
在芯片里,每個active cell是并聯在一起的,圖四是一個芯片的截面圖的示意圖,在這里采用的是帶狀結構的布局。從這里大家會對于芯片可以有更形象的了解。
圖四.芯片的截面圖
以下是SiC MOSFET Rdson設計的一些關鍵考慮因素:
1. 通道寬度和摻雜:SiC MOSFET的通道寬度和摻雜濃度會影響Rdson和電流密度。較寬和重摻的通道可以降低Rdson并提高電流承載能力。
2. 柵極氧化層厚度:柵極氧化層的厚度影響柵極電容,進而影響開關速度和Rdson。較薄的柵極氧化物可以提高開關速度,但也可能增加柵極漏電流,并增加氧化層擊穿失效的風險。
3. 柵極設計:柵極設計影響柵極電阻,進而影響開關速度和Rdson。較低的柵極電阻可以提高開關速度,但也可能增加柵極電容。
總體而言,SiC MOSFET Rdson設計是一個復雜的過程,涉及綜合考慮各個參數之間的相互影響。需要進行仔細的優化和仿真并且進行試驗和測試,以實現所需的器件性能和可靠性。
集成片上柵極電阻
安森美所有針對主驅逆變器開發的SiC MOSFET都集成了柵極的電阻,我們可以從圖五看到有無電阻的區別。圖五A是不需要柵極電阻(芯片上集成了),圖五B是需要額外加一個柵極電阻。
圖五.有無柵極電阻的區別
集成柵極電阻會給模塊設計和制造帶來一些好處:
簡化了模塊綁定線的工藝,降低了失效率。
減少了焊接電阻到DBC的工藝
降低了BOM和制造成本
便于封裝的相對小型化設計和制造
SiC MOSFET的設計制造工藝非常復雜,本文對其流程與一些關鍵考慮因素進行了簡要介紹,希望能讓大家對SiC MOSFET的設計和制造有一個概念。
審核編輯:湯梓紅
-
芯片
+關注
關注
455文章
50816瀏覽量
423617 -
MOSFET
+關注
關注
147文章
7164瀏覽量
213290 -
晶圓
+關注
關注
52文章
4912瀏覽量
127988 -
SiC
+關注
關注
29文章
2814瀏覽量
62646 -
碳化硅
+關注
關注
25文章
2762瀏覽量
49054
原文標題:【光電集成】一文為您揭秘碳化硅芯片的設計和制造
文章出處:【微信號:今日光電,微信公眾號:今日光電】歡迎添加關注!文章轉載請注明出處。
發布評論請先 登錄
相關推薦
評論