在线观看www成人影院-在线观看www日本免费网站-在线观看www视频-在线观看操-欧美18在线-欧美1级

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

從設(shè)計到制造,Chiplet何以成為高性能芯片設(shè)計的首選

E4Life ? 來源:電子發(fā)燒友網(wǎng) ? 作者:周凱揚 ? 2023-08-11 01:26 ? 次閱讀

電子發(fā)燒友網(wǎng)報道(文/周凱揚)隨著摩爾定律的失效或者說減弱已成定數(shù),除了穩(wěn)步發(fā)展半導(dǎo)體制造工藝外,半導(dǎo)體產(chǎn)業(yè)還涌現(xiàn)了不少繼續(xù)提高性能的方法,比如Chiplet技術(shù)。該技術(shù)將復(fù)雜的SoC芯片設(shè)計分解成模塊化的小芯片單元,再通過die-to-die(D2D)技術(shù)將其封裝在一起。

如此一來設(shè)計更高效的重復(fù)利用成為現(xiàn)實,借助Chiplet設(shè)計芯片的廠商們不僅降低了成本,也極大加快了產(chǎn)品上市周期,更可以改善大型單片SoC的良率。當(dāng)下Chiplet無論是從設(shè)計還是制造,以及標(biāo)準(zhǔn)化上都擁有了較為成熟的生態(tài),從這些生態(tài)中我們也可以看出為何越來越多的SoC選擇Chiplet設(shè)計。

EDA與IP

要說Chiplet生態(tài)除了造福下游一眾初創(chuàng)半導(dǎo)體企業(yè)外,也帶動了EDA與IP廠商的創(chuàng)新和發(fā)展,甚至說他們是直接受益人也不為過。從IP廠商來說的話,目前被Chiplet生態(tài)中利用最多的莫過于接口IP的Chiplet,比如新思等IP廠商的產(chǎn)品。同時,類似以太網(wǎng)等接口IP往往無需用到最先進的工藝,很適合用于節(jié)省芯片整體成本。

wKgaomTUu3SAfAclAAHLsU_uXUg656.png
Designware多Die系統(tǒng)解決方案 / 新思


像Blue Cheetah這樣的IP廠商,也推出了為Chiplet定制的D2D互聯(lián)IP方案BlueLynx,支持到5nm、7nm、12nm和16nm的工藝節(jié)點,且不少Tier1和初創(chuàng)企業(yè)都將該方案用于其數(shù)據(jù)中心網(wǎng)絡(luò)AI芯片中。

至于相關(guān)通用計算類IP在公開Chiplet化的進度上仍較為落后,畢竟這類IP往往是各大廠商最強競爭力的體現(xiàn)。擁有足夠優(yōu)秀IP的廠商往往會選擇自研產(chǎn)品,而不是拿出來供市場公開重復(fù)利用。但RISC-V架構(gòu)下的IP廠商倒是對此更加開放,而Arm也有心將其用于特定的應(yīng)用中去,比如服務(wù)器CPU

而EDA廠商目前對Chiplet生態(tài)的參與度也相當(dāng)高,包括新思、Cadence這些本身就有IP業(yè)務(wù)的廠商在內(nèi),本身就有著全流程的EDA工具,自然也都早早參與到Chiplet生態(tài)的建設(shè)中來。與此同時,多個Chiplet設(shè)計的分層測試、診斷維護以及全面檢測功能也屬于EDA廠商的重心,畢竟這對于制造難易程度和長期系統(tǒng)可靠性來說至關(guān)重要。

而國產(chǎn)EDA廠商在Chiplet設(shè)計上的進度就有些慢了,目前絕大多數(shù)國產(chǎn)EDA廠商并沒有提供Chiplet對應(yīng)的方案,已知開始Chiplet相關(guān)技術(shù)研發(fā)的公司包括華大九天、合見工軟等廠商,考慮到國內(nèi)EDA廠商對這類先進封裝方案的研究尚處于開始階段,也需要更多的時間積累才有概率趕上國際大廠。

制造與封裝

同樣在半導(dǎo)體制造端,絕大多數(shù)廠商都已經(jīng)開啟了Chiplet的進程,出貨量也在逐漸上升,對于他們來說對Chiplet的支持反而會給他們帶來更多的訂單。以臺積電為例,Chiplet對于他們來說就是一個與3D堆疊技術(shù)完美結(jié)合的方案。

為此,臺積電于去年在其OIP合作伙伴生態(tài)下,成立了新的3DFabric聯(lián)盟,拉攏EDA/IP、DCA/VCA、內(nèi)存、OAST、基板與測試廠商,一同推進Chiplet生態(tài)的發(fā)展。像AMD這樣的廠商,早就和臺積電合作打造了基于3D Chiplet技術(shù)的CPU和APU產(chǎn)品。

wKgaomTUu4WANmzyAAadX2c8ovY459.png
3DFabric聯(lián)盟 / 臺積電


除了3DFabric的3D堆疊和先進封裝技術(shù)外,臺積電還和EDA廠商合作打造了3Dblox這一標(biāo)準(zhǔn),用于統(tǒng)一設(shè)計工具的工作流,讓客戶在臺積電的平臺上進行3D Chiplet IC設(shè)計時,擁有更高的靈活度和易用性。

與此同時,Chiplet為封裝廠商創(chuàng)造了更多的機會,即便是初創(chuàng)企業(yè)也都有機會參與到最先進的半導(dǎo)體制造流程中來。今年年初,長電科技宣布其XDFOI Chiplet高密度多維異構(gòu)集成系列工藝已經(jīng)進入穩(wěn)定量產(chǎn)階段,且同步實現(xiàn)國際客戶4nm節(jié)點的多芯片系統(tǒng)集成封裝產(chǎn)品出貨,最大可實現(xiàn)1500mm2的系統(tǒng)級封裝面積。

據(jù)長電科技公布的數(shù)據(jù),其XDFOI Chiplet技術(shù)可以實現(xiàn)50μm以內(nèi)的中介層厚度,40μm的微凸點中心距,可以供客戶在更小的單位面積內(nèi)實現(xiàn)各種高密度工藝的集成,從而做到更小的封裝尺寸。至于國際客戶的4nm封裝訂單,則很有可能是來自某個高性能AI芯片。

再以周秀文、戴偉立夫婦二人和前長電科技執(zhí)行副總裁韓丙濬2021年成立的Silicon Box為例。這家新加坡初創(chuàng)公司在近期宣布,他們耗資20億美元在本地建立的先進半導(dǎo)體封裝廠正式開放,主打解決Chiplet互聯(lián)技術(shù)面臨的挑戰(zhàn)。

三大創(chuàng)始人的背景則足以證明了Chiplet的潛力,更何況周秀文早前就提出過Mochi這種模塊化芯片架構(gòu)的方案。且據(jù)CEO韓丙濬稱,早在工廠尚未完工之前,客戶就已經(jīng)開始排隊了。Silicon Box表示新封裝廠的成立加上其專有的次5μm級互聯(lián)技術(shù),將幫助AI、數(shù)據(jù)中心和電動汽車等領(lǐng)域的客戶實現(xiàn)更快的芯片上市周期,同時保證他們的IP安全性。

目前已知公開有合作意向的客戶就包括了RISC-V AI芯片初創(chuàng)企業(yè)Tenstorrent,其兩大高層Jim Keller和Raja Koduri都在近期參觀了Silicon Box的新封裝廠。從Tenstorrent的產(chǎn)品路線圖來看,后續(xù)AI芯片中的Chiplet封裝很可能會交由Silicon Box完成。

聯(lián)盟與規(guī)范

當(dāng)然了,作為力求席卷行業(yè)的一個技術(shù),即便是不開源,也需要有一定的標(biāo)準(zhǔn)規(guī)范,比如上文中臺積電聯(lián)合EDA廠商推出的3Dblox。同時也需要行業(yè)個體和組織共同推動,比如UCIe聯(lián)盟。UCIe聯(lián)盟作為成立尚不足兩年的Chiplet標(biāo)準(zhǔn)聯(lián)盟,已經(jīng)吸引了一大批巨頭和初創(chuàng)企業(yè)的加入。

wKgZomTUu5GAOmgDAAKp8EzPgvY384.jpg
UCIe協(xié)議棧 / UCIe聯(lián)盟


在第一版UCIe 1.0規(guī)范中,聯(lián)盟定義了die-to-die I/O的物理層和協(xié)議,同時還有利用另外兩大行業(yè)標(biāo)準(zhǔn)PCIe和CXL的軟件棧模型。不過第一版僅僅只針對的是2D和2.5D的芯片封裝,并沒有對一些3D die-to-die 技術(shù)提供定義,畢竟這類3D封裝技術(shù)還是僅限于部分先進制造廠商,且技術(shù)路線各有不同,但UCIe聯(lián)盟仍在進行相關(guān)的努力。

不過即便是只有2D和2.5D封裝,UCIe也展現(xiàn)出了可觀的帶寬性能,根據(jù)今年ISC2023上公布的數(shù)據(jù),2D封裝下的Chiplet可以實現(xiàn)4通道73GB/s的帶寬,而2.5D封裝下的Chiplet可以實現(xiàn)32通道630GB/s的帶寬。這樣的密度意味著其能效要遠(yuǎn)遠(yuǎn)大于標(biāo)準(zhǔn)的PCIe 5.0板載連接。

近日,UCIe聯(lián)盟也終于發(fā)布了1.1版本的新規(guī)范,為Chiplet生態(tài)系統(tǒng)又帶來了一些改進,尤其是針對汽車行業(yè)。比如預(yù)測性失效分析和健康度檢測等,都是汽車這類高可靠性應(yīng)用中的關(guān)鍵特性。同時,1.1版本還引入了新的凸點圖降低了封裝成本。相信隨著UCIe規(guī)范的發(fā)展,以及越來越多的公司加入這一聯(lián)盟,過去的共享IP池也能逐漸變?yōu)槲磥淼墓蚕鞢hiplet池。

寫在最后

即便Chiplet技術(shù)對于整個行業(yè)來說,是又一次設(shè)計效率的蛻變,但我們也需要提防設(shè)計創(chuàng)新思維的僵化。未來基于第三方Chiplet打造的芯片會越來越多,卻很有可能依然打著“完全自研”的旗號。Chiplet的存在無疑讓設(shè)計公司對可靠IP的選擇變得更加靈活,避免了重復(fù)造輪子的問題,即便如此,我們還是應(yīng)該避免設(shè)計同質(zhì)化的問題,這樣對于市場多樣性和創(chuàng)新發(fā)展來說,也能起到更大的推進作用。

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • chiplet
    +關(guān)注

    關(guān)注

    6

    文章

    434

    瀏覽量

    12609
收藏 人收藏

    評論

    相關(guān)推薦

    解鎖Chiplet潛力:封裝技術(shù)是關(guān)鍵

    的關(guān)鍵鑰匙。 Chiplet: 超大規(guī)模芯片突破的關(guān)鍵策略 面對全球范圍內(nèi)計算需求的爆炸性增長,高性能芯片市場正以前所未有的速度持續(xù)擴張。在這一背景下,
    的頭像 發(fā)表于 01-05 10:18 ?334次閱讀
    解鎖<b class='flag-5'>Chiplet</b>潛力:封裝技術(shù)是關(guān)鍵

    高性能KPC354x國產(chǎn)光電耦合器:適用于現(xiàn)代應(yīng)用

    KPC354x國產(chǎn)光電耦合器是一種多功能高效組件,旨在為復(fù)雜的電子系統(tǒng)提供可靠的電氣隔離和信號傳輸。其堅固的設(shè)計加上高性能規(guī)格使其成為工業(yè)自動化通信系統(tǒng)和消費電子產(chǎn)品等應(yīng)用的重要組
    的頭像 發(fā)表于 12-20 16:39 ?145次閱讀
    <b class='flag-5'>高性能</b>KPC354x國產(chǎn)光電耦合器:適用于現(xiàn)代應(yīng)用

    Chiplet或改變半導(dǎo)體設(shè)計和制造

    在快速發(fā)展的半導(dǎo)體領(lǐng)域,小芯片技術(shù)正在成為一種開創(chuàng)性的方法,解決傳統(tǒng)單片系統(tǒng)級芯片(SoC)設(shè)計面臨的許多挑戰(zhàn)。隨著摩爾定律的放緩,半導(dǎo)體行業(yè)正在尋求創(chuàng)新的解決方案,以提高性能和功能,
    的頭像 發(fā)表于 12-05 10:03 ?259次閱讀
    <b class='flag-5'>Chiplet</b>或改變半導(dǎo)體設(shè)計和<b class='flag-5'>制造</b>

    Chiplet技術(shù)有哪些優(yōu)勢

    Chiplet技術(shù),就像用樂高積木拼搭玩具一樣,將芯片的不同功能模塊,例如CPU、GPU、內(nèi)存等,分別制造成獨立的小芯片
    的頭像 發(fā)表于 11-27 15:53 ?415次閱讀

    Chiplet將徹底改變半導(dǎo)體設(shè)計和制造

    本文由半導(dǎo)體產(chǎn)業(yè)縱橫(ID:ICVIEWS)編譯自IDTechEx全球Chiplet市場正在經(jīng)歷顯著增長,預(yù)計2035年將達到4110億美元。 在快速發(fā)展的半導(dǎo)體領(lǐng)域,小芯片技術(shù)正在成為
    的頭像 發(fā)表于 11-25 09:50 ?185次閱讀
    <b class='flag-5'>Chiplet</b>將徹底改變半導(dǎo)體設(shè)計和<b class='flag-5'>制造</b>

    BGA芯片的封裝類型 BGA芯片與其他封裝形式的比較

    在現(xiàn)代電子制造領(lǐng)域,封裝技術(shù)是連接芯片與外部電路的關(guān)鍵。BGA封裝因其高密度、高性能和可靠性而成為許多高性能應(yīng)用的
    的頭像 發(fā)表于 11-23 11:40 ?1496次閱讀

    IMEC組建汽車Chiplet聯(lián)盟

    應(yīng)對現(xiàn)代汽車對高性能計算和高安全性日益增長的需求。 Chiplet是一種可以像積木一樣組合起來,形成復(fù)雜計算系統(tǒng)的模塊化芯片
    的頭像 發(fā)表于 10-15 13:36 ?294次閱讀
    IMEC組建汽車<b class='flag-5'>Chiplet</b>聯(lián)盟

    名單公布!【書籍評測活動NO.43】 算力芯片 | 高性能 CPU/GPU/NPU 微架構(gòu)分析

    社會資源和資本力量關(guān)注算力芯片的發(fā)展,希望我們的國家能夠更獨立自主地設(shè)計制造高性能算力芯片。 內(nèi)容簡介: 本書介紹了超級計算機算力和AI算力的異同,
    發(fā)表于 09-02 10:09

    突破與解耦:Chiplet技術(shù)讓AMD實現(xiàn)高性能計算與服務(wù)器領(lǐng)域復(fù)興

    ?改變企業(yè)命運的前沿技術(shù)? 本期Kiwi Talks 將講述Chiplet技術(shù)是如何改變了一家企業(yè)的命運并逐步實現(xiàn)在高性能計算與數(shù)據(jù)中心領(lǐng)域的復(fù)興。 當(dāng)我們勇于承擔(dān)可控的風(fēng)險、積極尋求改變世界
    的頭像 發(fā)表于 08-21 18:33 ?2029次閱讀
    突破與解耦:<b class='flag-5'>Chiplet</b>技術(shù)讓AMD實現(xiàn)<b class='flag-5'>高性能</b>計算與服務(wù)器領(lǐng)域復(fù)興

    西門子EDA創(chuàng)新解決方案確保Chiplet設(shè)計的成功應(yīng)用

    這些要求,因此,多芯片集成(如Chiplet設(shè)計)成為了一種新的趨勢。 ? Chiplet設(shè)計 帶來的挑戰(zhàn)及行業(yè)解決方案 Chiplet設(shè)計
    的頭像 發(fā)表于 07-24 17:13 ?633次閱讀

    技術(shù)巔峰!探秘國內(nèi)高性能模擬芯片的未來發(fā)展

    隨著科技的飛速發(fā)展和數(shù)字化轉(zhuǎn)型的深入推進,高性能模擬芯片作為連接現(xiàn)實世界與數(shù)字世界的橋梁,其重要性日益凸顯。國內(nèi)高性能模擬芯片產(chǎn)業(yè)在經(jīng)歷了多年的技術(shù)積累與市場磨礪后,正站在一個新的歷史
    的頭像 發(fā)表于 06-22 09:47 ?534次閱讀
    技術(shù)巔峰!探秘國內(nèi)<b class='flag-5'>高性能</b>模擬<b class='flag-5'>芯片</b>的未來發(fā)展

    構(gòu)建高性能計算芯片

    計算的異構(gòu)多核架構(gòu),對整個芯片行業(yè)的高性能 CPU 開發(fā)產(chǎn)生了影響。 這些芯片都不太可能進行商業(yè)銷售。它們針對特定的數(shù)據(jù)類型和工作負(fù)載進行了優(yōu)化,設(shè)計預(yù)算龐大,但可以通過提高性能和降低
    的頭像 發(fā)表于 04-25 10:23 ?1351次閱讀
    構(gòu)建<b class='flag-5'>高性能</b>計算<b class='flag-5'>芯片</b>

    高端性能封裝技術(shù)的某些特點與挑戰(zhàn)

    共讀好書 ? 馬力 項敏 石磊 鄭子企 ? ? (通富微電子股份有限公司) ? ? 摘要: ? ? 高性能計算、人工智能等應(yīng)用推動芯片的技術(shù)節(jié)點不斷向前邁進,導(dǎo)致設(shè)計、制造的難度和成本問題凸顯,針對
    的頭像 發(fā)表于 04-03 08:37 ?698次閱讀

    什么是Chiplet技術(shù)?

    什么是Chiplet技術(shù)?Chiplet技術(shù)是一種在半導(dǎo)體設(shè)計和制造中將大型芯片的不同功能分解并分散實現(xiàn)在多個較小和專用的芯片(Chiple
    的頭像 發(fā)表于 01-25 10:43 ?2271次閱讀
    什么是<b class='flag-5'>Chiplet</b>技術(shù)?

    Chiplet技術(shù)對英特爾和臺積電有哪些影響呢?

    Chiplet,又稱芯片堆疊,是一種模塊化的半導(dǎo)體設(shè)計和制造方法。由于集成電路(IC)設(shè)計的復(fù)雜性不斷增加、摩爾定律的挑戰(zhàn)以及多樣化的應(yīng)用需求,Chiplet技術(shù)應(yīng)運而生。
    的頭像 發(fā)表于 01-23 10:49 ?955次閱讀
    <b class='flag-5'>Chiplet</b>技術(shù)對英特爾和臺積電有哪些影響呢?
    主站蜘蛛池模板: 天天干亚洲| 欧美一级片免费在线观看| 午夜大片在线观看| 久久女人网| 三级毛片在线免费观看| 久久精品草| 亚洲国产系列| 成人性欧美丨区二区三区| 免费四虎永久在线精品| 色综合久久天天综合绕观看| 最新毛片网| 美女扒开尿口让男人捅| 中文字幕va一区二区三区| 人人做人人爽人人爱秋霞影视| 美女被免网站在线视频| 天天干天天色天天| 久久夜夜操妹子| 视频在线播放免费| 欧美亚洲h在线一区二区| 轻点灬大ji巴太大太深了| 真人一级一级特黄高清毛片| 男啪女r18肉车文| 一 级 黄 色 片生活片| 伊人久久大| 永久免费毛片| 日韩乱轮| 欧美freesex10一13| 嫩草影院网站入口| 国产91小视频在线观看| 第四色男人天堂| 天天舔日日干| 人操人人| 国产亚洲精品成人一区看片| 国产综合13p| 一区二区亚洲视频| 亚洲va久久久久综合| 五月婷婷影视| 四虎影视院| 日韩毛片免费在线观看| 国产秦先生大战白丝97在线| 俺去操|