在线观看www成人影院-在线观看www日本免费网站-在线观看www视频-在线观看操-欧美18在线-欧美1级

0
  • 聊天消息
  • 系統消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發帖/加入社區
會員中心
創作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內不再提示

教你學Vivado—以2選1多路選擇器為例

冬至子 ? 來源:電子技術實驗XJTU ? 作者:孫敏 ? 2023-10-02 15:58 ? 次閱讀

設計任務

在EGO1開發板上實現2選1多路選擇器。

設計分析

(1)設計電路邏輯關系如下圖,明確輸入、輸出信號

圖片

▲ 2選1多路選擇器

(2)確定信號與FPGA引腳關系。(將在第6步添加設計約束中用到)

圖片

根據絲印標識可知如下對應關系。(可參考硬件原理圖或EGO1用戶手冊)

a→P4 //SW6

b→P5 //SW7

sel→R1 //SW0

out→F6 //LD2-7

設計流程

1. 創建FPGA設計工程

(1)雙擊桌面圖標啟動vivado。

圖片

(2)創建一個FPGA工程。

圖片

(3)進入新建工程向導。

圖片

(4)填寫工程名稱和路徑,選擇“Create project subdirectory”。

圖片

(5)選擇創建“RTL Project”。勾選復選框“Do not specify sources at this time”(不在當前階段創建源程序)。

圖片

(6)選擇設計所用的具體FPGA型號,可以根據器件系列,封裝,速度等級以及溫度級別進行篩選,也可以直接填入器件型號進行搜索。EGO1開發板所用芯片為Xilinx公司xc7a35tcsg324-1 ,屬于Artix-7系列,封裝為csg324,速度等級為-1。

圖片

(7)工程信息概覽,單擊“Finish”,完成工程創建。

圖片

2. 添加源文件

(1)有四種方式可以打開源程序添加窗口。

圖片

可以創建約束文件,設計源文件和仿真文件。這里選擇創建設計源文件Add or create design sources。

圖片

(2)選擇“Create File”,彈出對話框中輸入文件名“mux2_1”。

圖片

圖片

圖片

(3)模塊端口定義,可以添加模塊的端口信號。也可以選擇不添加,待后續直接在源程序界面輸入程序。

圖片

設計主界面中sources窗口下出現了如下圖所示的mux2_1.v源程序文件,雙擊打開文件,添加代碼。

圖片

(4)添加Verilog HDL描述。對同一個電路可以有多種描述方式,以下給大家提供了2類主要功能定義的方法,4種不同的語句描述。請選擇1種添加到源程序中。

1.jpg

1.jpg

(5)編輯完成后,保存源文件。

3. RTL分析

用Verilog語言描述電路的時候,可能出現語法或邏輯上的錯誤。一般語法錯誤在編寫程序的過程中,vivado會自動檢測并在程序界面中有所提示,在Messages中也會提示“Error”。對于邏輯錯誤軟件是不會提示的,最多在Messages中的“Warning”提示中找到一些蛛絲馬跡。而設計者可以利用RTL分析進行邏輯和功能檢查。

(1)點擊左側流程向導欄(Flow Navigator)中的“Open Elaborated Design”,彈出提示框,點“OK”。

圖片

圖片

(2)RTL原理圖查看。下圖即打開的RTL原理圖。該原理圖是根據HDL描述生成的,可以根據原理圖檢查設計是否符合要求。

圖片

4.行為仿真

檢驗設計是否滿足功能要求。如果直接在FPGA芯片上測試,可能因為多次綜合、實現而浪費時間。

(1)創建仿真文件sim_mux2_1.v。添加方法與添加源程序方法相同,但選擇的是Add or Create Simulation Sources選項。

圖片

(2)按下圖操作,直接點擊“OK”→“Yes”,不添加端口定義。

圖片

(3)sources窗口中雙擊打開仿真文件sim_mux2_1.v,輸入代碼。這里提供兩種測試代碼供大家參考比較。

參考代碼a:

圖片

參考代碼b:

圖片

(4)保存。保存文件后,sim_mux2_1.v自動變成頂層文件(品字形圖標標識),否則,右鍵選擇“Set as Top”。mux2_1.v為下層模塊,模塊名為uut。

圖片

(5)運行仿真。單擊左側Flow Navigator中Run Simulation,選擇Run Behavioral Simulation。

圖片

(6)觀察仿真波形。

圖片

代碼a仿真結果:

圖片

代碼b仿真結果:

圖片

5.設計綜合

綜合: 將較高層次邏輯設計代碼或原理圖等設計輸入轉化為較低層次的由FPGA芯片中底層基本單元表示的電路網表。

(1)單擊左側Flow Navigator中的Run Synthesis。

圖片

綜合運行時,在軟件右上角會顯示當前狀態,如下圖所示。

圖片

(2)運行完畢,彈出對話框,選擇Open Synthesized Design,會自動打開Device窗口,顯示的是芯片內部構架。

圖片

圖片

▲ Artix-7 FPGA器件的內部結構圖

(3)打開Schematic,可以看到綜合后的原理圖,采用的是FPGA中基本單元搭建的,如本實驗使用了一個LUT3查找表。

圖片

圖片

(4)在Sources窗口下方Cell Properties窗口中,選擇Truth Table,可以看到邏輯表達式和真值表。

圖片

(5)單擊Report Utilization,可以查看當前設計的資源利用率的詳細報告。

圖片

圖片

可以看到本設計使用了 1個LUT ,總共20800個,利用率小于0.01%; 4個I/O ,總共120個,利用率為1.90%。

圖片

6.添加設計約束

(1)在Window下拉菜單中選擇I/O Ports。

圖片

(2)按照下圖修改電壓標準,添加端口對應的FPGA引腳編號。

圖片

(3)保存。Sources視圖中可以看到Constraints目錄下生成的mux2_1.xdc文件。打開可以看到自動生成的約束代碼,如下圖所示:

圖片

(4)在Window下拉菜單中選擇Package,可以打開I/O規劃視圖,如下圖所示。可以看到設計所占用的FPGA引腳分布(圖中用紅色圓圈標識)。

圖片

添加約束的快捷方式:新建空白約束文件,打開EGO1官方提供的約束文件“EGo1.xdc”,選擇相應的約束語句,直接拷貝,并修改端口名稱即可。

7.設計實現

實現: 將綜合后的電路網表針對具體指定器件以及相關物理與性能約束進行優化、布局、布線并生成最終可以下載到FPGA芯片內的配置文件的過程。

(1)單擊左側Flow Navigator中的Run Implementation。

圖片

(2)實現過程結束后彈出對話框,可以選擇Open Implemented Design,也可以選擇Generate Bitstream(生成配置FPGA的比特流文件)。這里選擇Open Implemented Design。

圖片

可以看到在器件結構圖中設計所用到的器件,如圖中紅色圓圈標識部分,可以放大查看。

圖片

點擊工具欄中布線圖標,放大視圖,可以看到器件之間的連線(圖中綠色部分)。

圖片

圖片

8.時序仿真

時序仿真: 之前的行為仿真是功能仿真,并未涉及毛刺、競爭冒險等時序問題。實現執行后器件完成了布局布線,在此階段后的仿真可得到各種時序所導致的延時問題。

(1)單擊Run Simulation,在浮動菜單中單擊Run Post-Implementation Timing Simulation。

圖片

(2)仿真波形如下,調整波形,可以觀察信號延時。下圖中,輸入信號a在100ns處由0變為1,而輸出信號out在108.590ns處才發生變化,時延約8.6ns。

圖片

9.比特流文件的生成與下載

(1)實現結束后直接選擇Generate Bitstream,或單擊左側Flow Navigator中Generate Bitstream。

圖片

(2)將開發板與電腦連接,并確保電源開關打開。點擊Open target,單擊Auto Connect。

圖片

(3)點擊Program device,在出現的對話框中直接點擊Program,比特流文件就配置到器件中了。

圖片

圖片

10.實驗現象觀察

將SW0置0,撥動SW6,則最左側LED燈隨SW6的狀態變化;將SW0置1,則LED燈隨SW7的狀態變化。

聲明:本文內容及配圖由入駐作者撰寫或者入駐合作網站授權轉載。文章觀點僅代表作者本人,不代表電子發燒友網立場。文章及其配圖僅供工程師學習之用,如有內容侵權或者其他違規問題,請聯系本站處理。 舉報投訴
  • RTL
    RTL
    +關注

    關注

    1

    文章

    385

    瀏覽量

    59876
  • FPGA芯片
    +關注

    關注

    3

    文章

    246

    瀏覽量

    39830
  • 時序仿真
    +關注

    關注

    0

    文章

    14

    瀏覽量

    7453
  • HDL語言
    +關注

    關注

    0

    文章

    47

    瀏覽量

    8940
  • 多路選擇器
    +關注

    關注

    1

    文章

    22

    瀏覽量

    6545
收藏 人收藏

    評論

    相關推薦

    請問有stm32控制41多路選擇器的程序嗎

    求大神提供stm32控制41多路選擇器的程序參考,單片機9,10引腳控制多路選擇器
    發表于 01-16 06:35

    EDA四多路選擇器的設計

    ’=“01”時,輸出Y=D1;令AA‘=“10”時,輸出Y=D2;令AA’=“11”時,輸出Y=D3;真值表如下:2、方案實施(1)設計思路四
    發表于 04-12 09:17

    41多路選擇器是什么?

    Verilog數字系統設計三簡單組合邏輯實驗2文章目錄Verilog數字系統設計三前言一、41多路選擇器是什么?二、編程
    發表于 02-09 06:00

    基于FPGA的多路選擇器設計(附代碼)

    1 :二多路選擇器模型 根據上述功能,列出真值表。 圖2 :二
    發表于 03-01 17:10

    多路選擇器Verilog代碼及仿真結果MUX_8

    多路選擇器 Verilog代碼 附仿真結果(modelsim仿真)
    發表于 03-28 15:27 ?33次下載

    VHDL例程41選擇器

    VHDL例程 41選擇器,感興趣的小伙伴們可以瞧一瞧。
    發表于 11-10 17:12 ?2次下載

    多路選擇器有哪些_多路選擇器分類介紹

    本文開始介紹了多路選擇器的分類與多路選擇器的41原理圖,其次介紹了
    的頭像 發表于 04-27 09:13 ?3.6w次閱讀
    <b class='flag-5'>多路</b><b class='flag-5'>選擇器</b>有哪些_<b class='flag-5'>多路</b><b class='flag-5'>選擇器</b>分類介紹

    41多路選擇器電路圖(四款多路選擇器電路)

    本文主要介紹了四款41多路選擇器電路圖。多路選擇器是數據
    發表于 04-27 09:37 ?14.2w次閱讀
    4<b class='flag-5'>選</b><b class='flag-5'>1</b><b class='flag-5'>多路</b><b class='flag-5'>選擇器</b>電路圖(四款<b class='flag-5'>多路</b><b class='flag-5'>選擇器</b>電路)

    設計一個1位的二多路選擇器及其VHDL描述

    本文首先介紹了二多路選擇器真值表,其次介紹了1位二多路
    的頭像 發表于 04-27 09:52 ?3.1w次閱讀
    設計一個<b class='flag-5'>1</b>位的二<b class='flag-5'>選</b>一<b class='flag-5'>多路</b><b class='flag-5'>選擇器</b>及其VHDL描述

    eda四多路選擇器的設計

    本文開始對多路選擇器進行了詳細介紹,其中包括了多路選擇器功能、典型芯片及應用,另外還詳細介紹了eda四
    發表于 04-27 10:13 ?3.5w次閱讀
    eda四<b class='flag-5'>選</b>一<b class='flag-5'>多路</b><b class='flag-5'>選擇器</b>的設計

    81多路選擇器電路圖(五款81多路選擇器電路)

    多路選擇器又稱數據選擇器。81數據選擇器(型號有74151、74LS151、74251、74L
    發表于 04-28 17:25 ?13.5w次閱讀
    8<b class='flag-5'>選</b><b class='flag-5'>1</b><b class='flag-5'>多路</b><b class='flag-5'>選擇器</b>電路圖(五款8<b class='flag-5'>選</b><b class='flag-5'>1</b><b class='flag-5'>多路</b><b class='flag-5'>選擇器</b>電路)

    Verilog HDL之多路選擇器設計

    在數字信號的傳輸過程中,有時需要從多路輸入數據中選出某一路數據,完成此功能的邏輯器件稱為數據選擇器,即所謂多路開關,簡稱MUX(Multiplexer)。2
    發表于 07-20 08:56 ?4755次閱讀
    Verilog HDL之<b class='flag-5'>多路</b><b class='flag-5'>選擇器</b>設計

    使用Verilog語言實現持續賦值方式定義21多路選擇器的程序

    本文檔的主要內容詳細介紹的是如何使用Verilog語言實現持續賦值方式定義的21多路選擇器程序免費下載。
    發表于 10-28 16:54 ?14次下載
    使用Verilog語言實現持續賦值方式定義<b class='flag-5'>2</b><b class='flag-5'>選</b><b class='flag-5'>1</b><b class='flag-5'>多路</b><b class='flag-5'>選擇器</b>的程序

    使用Verilog語言實現持續賦值方式定義21多路選擇器的程序

    本文檔的主要內容詳細介紹的是如何使用Verilog語言實現持續賦值方式定義的21多路選擇器程序免費下載。
    發表于 10-28 16:54 ?6次下載
    使用Verilog語言實現持續賦值方式定義<b class='flag-5'>2</b><b class='flag-5'>選</b><b class='flag-5'>1</b><b class='flag-5'>多路</b><b class='flag-5'>選擇器</b>的程序

    Verilog數字系統設計——簡單組合邏輯2(41多路選擇器

    Verilog數字系統設計三簡單組合邏輯實驗2文章目錄Verilog數字系統設計三前言一、41多路選擇器是什么?二、編程
    發表于 12-05 19:06 ?15次下載
    Verilog數字系統設計——簡單組合邏輯<b class='flag-5'>2</b>(4<b class='flag-5'>選</b><b class='flag-5'>1</b><b class='flag-5'>多路</b><b class='flag-5'>選擇器</b>)
    主站蜘蛛池模板: 夜夜操狠狠干| 色播五月综合| 日韩精品另类天天更新影院| 亚洲a视频| 国产免费福利网站| 亚洲精品午夜久久aaa级久久久| 欧美成人一区二区三区在线视频| 亚洲国产成人成上人色| 91国内在线视频| 国产成人午夜精品影院游乐网| 天天干在线播放| 又大又粗又爽黄毛片| 国产精品嫩草影院一二三区| 欧美性狂猛xxxxxbbbbb| 色视频在线看| 天堂中文在线网| 又黄又视频| 国语一区| 美女扒尿口给男人桶到爽| 国产在线黄| 欧美a级网站| a在线免费| 国产天天射| 九九福利| 久草在线资源网| 男人操女人免费网站| 色中色软件| 亚洲欧美啪啪| 成人夜夜| 亚洲综合精品成人啪啪| 在线观看免费av网站| 22eee在线播放成人免费视频| 亚洲综合校园春色| 美女扒开尿口让男人捅| 四虎永久在线精品国产免费| 婷婷激情小说| 四虎影视永久地址| 色综合天天综久久久噜噜噜久久〔| 天堂福利视频| 久久亚洲综合中文字幕| 黄色毛片大全|