電子發(fā)燒友網(wǎng)報道(文/周凱揚)在不久前舉辦的第60屆設(shè)計自動化大會上,AI似乎成了所有EDA廠商與設(shè)計公司的主要話題。在不少人看來,AI驅(qū)動的EDA工具以及這類工具開發(fā)的AI芯片,已經(jīng)成為下一個EDA時代的重心,也將為芯片設(shè)計帶來完全不一樣的格局。
AI驅(qū)動的設(shè)計/驗證需求在哪?
從最明顯的五大市場趨勢來看,也就是5G、大規(guī)模計算、自動駕駛、AI/ML和工業(yè)IoT,這些應用都是圍繞計算升級開展的。正因如此,在芯片與系統(tǒng)設(shè)計上,我們面臨著強勁的生產(chǎn)力逆風。
據(jù)預測,在未來的10年里,芯片與系統(tǒng)設(shè)計復雜程度將提高100倍,每年的設(shè)計數(shù)量將翻四倍,偏偏半導體又是一個人才短缺的行業(yè),這也就注定了我們難以找到更多的工程師來滿足這些設(shè)計需求。
過去的幾十年里,正是因為有了EDA工具,我們才擺脫了純粹的手動電路設(shè)計,將晶體管級和RTL等設(shè)計進行了一定的自動化改造,提高了設(shè)計效率。而AI驅(qū)動的系統(tǒng)設(shè)計,可以再度將這一效率提升10倍。
不過在這個過程中,工程師依舊是不可或缺的,只不過重心放在了解決更加復雜的問題上,比如設(shè)計創(chuàng)新的算法、剔除更加細微的漏洞或是構(gòu)筑交互接口等。而AI算法,則更擅長解決并行離散的數(shù)據(jù)處理與分類,在芯片設(shè)計中實現(xiàn)最好的PPA、最高的覆蓋率和最快的上市時間。
EDA公司的AI平臺構(gòu)筑
正因如此,AI驅(qū)動的EDA工具很有可能成為芯片設(shè)計者們進一步縮短產(chǎn)品設(shè)計周期的關(guān)鍵,不少EDA廠商也順應這一趨勢,推出了各自圍繞AI打造的EDA工具,甚至有不少已經(jīng)完成了平臺工具的構(gòu)筑,比如新思的Synopsys.ai、Cadence的JedAI等等。
Synopsys.ai中的DSO.AI可以借助AI在超大的方案空間內(nèi)搜索優(yōu)化目標,實現(xiàn)自動化RTL到GDSII全流程優(yōu)化,以達成最佳的PPA結(jié)果。DSO.AI也支持多目標優(yōu)化,比如在同時考慮功耗、性能或面積時,工具會自動選擇最佳的取舍,提供更高效的設(shè)計方案。
而新思的VSO.ai則是一個AI驅(qū)動的驗證解決方案,利用機器學習技術(shù)識別和消除回歸冗余,實現(xiàn)更高質(zhì)量的覆蓋率收斂。VSO.ai可以自動識別和協(xié)調(diào)測試,幫用戶減少選擇目標函數(shù),比如回歸CPU時間、測試運行次數(shù)和模擬周期等。
再來看Cadence的JedAI,該平臺的數(shù)字設(shè)計核心工具為Cadence Cerebrus,基于強化學習引擎來自動優(yōu)化芯片設(shè)計,提供最好的PPA表現(xiàn)和更快的流片時間。據(jù)Cadence透露,目前利用Cerebrus實現(xiàn)流片的設(shè)計已經(jīng)超過180個,從靜態(tài)功耗、整體功耗、工程耗時和時序等多個方面提供了優(yōu)化。
其次是AI驅(qū)動的PCB設(shè)計工具Allegro X AI,與手動設(shè)計電路板相比,該工具將幾天的手動過程縮短至了幾個小時的自動過程。該工具可以自動放置元件、創(chuàng)建電源層、關(guān)鍵布線等。借此不少SBC、消費級IoT和汽車類等設(shè)備的PCB設(shè)計,都獲得了一定的效率提升。
寫在最后
其實除了新思和Cadence外,諸如西門子EDA、Ansys等也開始借助AI來打造新一代的EDA工具。但對于絕大多數(shù)EDA廠商而言,實現(xiàn)全流程覆蓋已經(jīng)是很大的挑戰(zhàn)了,實現(xiàn)平臺AI化更是難上加難。不過這依然是他們的必行之路,畢竟AI將成為邁入EDA 2.0時代的敲門磚。
AI驅(qū)動的設(shè)計/驗證需求在哪?
從最明顯的五大市場趨勢來看,也就是5G、大規(guī)模計算、自動駕駛、AI/ML和工業(yè)IoT,這些應用都是圍繞計算升級開展的。正因如此,在芯片與系統(tǒng)設(shè)計上,我們面臨著強勁的生產(chǎn)力逆風。
據(jù)預測,在未來的10年里,芯片與系統(tǒng)設(shè)計復雜程度將提高100倍,每年的設(shè)計數(shù)量將翻四倍,偏偏半導體又是一個人才短缺的行業(yè),這也就注定了我們難以找到更多的工程師來滿足這些設(shè)計需求。
過去的幾十年里,正是因為有了EDA工具,我們才擺脫了純粹的手動電路設(shè)計,將晶體管級和RTL等設(shè)計進行了一定的自動化改造,提高了設(shè)計效率。而AI驅(qū)動的系統(tǒng)設(shè)計,可以再度將這一效率提升10倍。
不過在這個過程中,工程師依舊是不可或缺的,只不過重心放在了解決更加復雜的問題上,比如設(shè)計創(chuàng)新的算法、剔除更加細微的漏洞或是構(gòu)筑交互接口等。而AI算法,則更擅長解決并行離散的數(shù)據(jù)處理與分類,在芯片設(shè)計中實現(xiàn)最好的PPA、最高的覆蓋率和最快的上市時間。
EDA公司的AI平臺構(gòu)筑
正因如此,AI驅(qū)動的EDA工具很有可能成為芯片設(shè)計者們進一步縮短產(chǎn)品設(shè)計周期的關(guān)鍵,不少EDA廠商也順應這一趨勢,推出了各自圍繞AI打造的EDA工具,甚至有不少已經(jīng)完成了平臺工具的構(gòu)筑,比如新思的Synopsys.ai、Cadence的JedAI等等。
Synopsys.ai中的DSO.AI可以借助AI在超大的方案空間內(nèi)搜索優(yōu)化目標,實現(xiàn)自動化RTL到GDSII全流程優(yōu)化,以達成最佳的PPA結(jié)果。DSO.AI也支持多目標優(yōu)化,比如在同時考慮功耗、性能或面積時,工具會自動選擇最佳的取舍,提供更高效的設(shè)計方案。
而新思的VSO.ai則是一個AI驅(qū)動的驗證解決方案,利用機器學習技術(shù)識別和消除回歸冗余,實現(xiàn)更高質(zhì)量的覆蓋率收斂。VSO.ai可以自動識別和協(xié)調(diào)測試,幫用戶減少選擇目標函數(shù),比如回歸CPU時間、測試運行次數(shù)和模擬周期等。
再來看Cadence的JedAI,該平臺的數(shù)字設(shè)計核心工具為Cadence Cerebrus,基于強化學習引擎來自動優(yōu)化芯片設(shè)計,提供最好的PPA表現(xiàn)和更快的流片時間。據(jù)Cadence透露,目前利用Cerebrus實現(xiàn)流片的設(shè)計已經(jīng)超過180個,從靜態(tài)功耗、整體功耗、工程耗時和時序等多個方面提供了優(yōu)化。
其次是AI驅(qū)動的PCB設(shè)計工具Allegro X AI,與手動設(shè)計電路板相比,該工具將幾天的手動過程縮短至了幾個小時的自動過程。該工具可以自動放置元件、創(chuàng)建電源層、關(guān)鍵布線等。借此不少SBC、消費級IoT和汽車類等設(shè)備的PCB設(shè)計,都獲得了一定的效率提升。
寫在最后
其實除了新思和Cadence外,諸如西門子EDA、Ansys等也開始借助AI來打造新一代的EDA工具。但對于絕大多數(shù)EDA廠商而言,實現(xiàn)全流程覆蓋已經(jīng)是很大的挑戰(zhàn)了,實現(xiàn)平臺AI化更是難上加難。不過這依然是他們的必行之路,畢竟AI將成為邁入EDA 2.0時代的敲門磚。
聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學習之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。
舉報投訴
-
eda
+關(guān)注
關(guān)注
71文章
2759瀏覽量
173301 -
AI
+關(guān)注
關(guān)注
87文章
30919瀏覽量
269170
發(fā)布評論請先 登錄
相關(guān)推薦
谷歌發(fā)布Gemini 2.0 AI模型
谷歌近日正式推出了新一代AI模型——Gemini 2.0。此次更新引入了名為“深度研究”的新特性,旨在為用戶提供更加全面和深入的復雜主題探索與報告撰寫輔助。 Gemini 2.0通過高
依圖科技段愛國:AI2.0時代智能安防迎來新機遇
成果。同時,依圖科技正式推出了全新的“依圖萬象”業(yè)務(wù)品牌,攜手行業(yè)伙伴合作開啟全新的“AI安防2.0”時代。 依圖天問大模型重磅升級 引領(lǐng)智能安防創(chuàng)新 10月22日,依圖科技推出了升級版的天問大模型4.5,進一步鞏固了其在智能安
新思科技EDA技術(shù)賦能萬物智能時代創(chuàng)新
自動化)領(lǐng)域的前沿技術(shù)進展,以及EDA如何加速人工智能(AI)、智能汽車等核心科技產(chǎn)業(yè)變革,賦能萬物智能時代加速到來。
對話aiXcoder總裁劉德欣:智能化軟件開發(fā)2.0時代,企業(yè)如何落地領(lǐng)域化大模型
科技日新月異的今天,以大模型、Agent等為代表的人工智能技術(shù)正引領(lǐng)各行各業(yè)的深刻變革。軟件開發(fā)領(lǐng)域,一場由AI驅(qū)動的產(chǎn)業(yè)智能化升級快速演變,進入智能化軟件開發(fā)2.0時代。 近日,我們采訪了硅心
出海2.0時代 “前輩”傳音手機的成功秘訣
、針對性技術(shù)創(chuàng)新以及多元化品牌布局,在海外站穩(wěn)了腳跟,為實現(xiàn)高質(zhì)量出海奠定了基礎(chǔ)。 出海2.0時代,“出海”不再是重點 改革開放以來,中國企業(yè)“走出去”的步伐在逐漸加快。特別是2008年全球金融危機后,中國企業(yè)通過海外
出海2.0時代 “前輩”傳音手機的成功秘訣 ?
隨著全球經(jīng)濟環(huán)境的變化,中國企業(yè)出海更加強調(diào)創(chuàng)新驅(qū)動,利用數(shù)字化技術(shù)提升運營效率,從產(chǎn)品創(chuàng)新、商業(yè)模式創(chuàng)新到管理創(chuàng)新等多方面擴展發(fā)展空間,這一階段被稱為“出海2.0時代”,企業(yè)最終的目標不再是“出海”,而是強調(diào)“全球本地化布局”。
AI+EDA加速雙向賦能,引領(lǐng)萬物智能時代的創(chuàng)新
,這對芯片設(shè)計和EDA工具都提出了更高的需求。 近日,新思科技中國區(qū)應用工程執(zhí)行總監(jiān)黃宗杰在2024第八屆集微半導體大會的【集微EDA IP 工業(yè)軟件大會】發(fā)表了《人工智能加速變革芯片創(chuàng)新》的主題演講,分享新思科技如何以AI+EDA
發(fā)表于 07-09 19:07
?619次閱讀
以應用為導向的芯片設(shè)計趨勢,對EDA廠商意味著什么?
在過去的幾年中,隨著科技的不斷進步和市場需求的快速變化,以“應用為導向的芯片設(shè)計”成為了電子設(shè)計自動化(EDA)行業(yè)的一個重要趨勢。“以應用為導向”也就是從實際應用出發(fā),側(cè)重于滿足特定應用場景的需求
國內(nèi)EDA工具AI技術(shù)應用現(xiàn)狀及發(fā)展動態(tài)分析
今年談EDA工具融入AI已經(jīng)不會再有人表達驚訝了,畢竟國際EDA巨頭們都在持續(xù)做宣傳。IIC Shanghai活動的不少EDA企業(yè)也在談AI
發(fā)表于 04-12 10:43
?886次閱讀
商湯科技董事長兼CEO徐立:AI 2.0時代的“新質(zhì)生產(chǎn)力工具”
“AI 2.0時代,生成式AI被視為推動生產(chǎn)力進步的重要技術(shù),如果能在知識、推理、執(zhí)行三層能力上實現(xiàn)突破,將真正帶來整個社會生產(chǎn)力的跨越式發(fā)展。”
商湯科技:AI 2.0時代的“新質(zhì)生產(chǎn)力工具”
2024年全球開發(fā)者先鋒大會(GDC)在上海盛大開幕,匯聚了全球頂尖的開發(fā)者與科技創(chuàng)新者。商湯科技董事長兼CEO徐立受邀出席,并發(fā)表了題為《AI 2.0時代的“新質(zhì)生產(chǎn)力工具”》的主旨演講,引發(fā)了廣泛關(guān)注和深度思考。
新思科技攜手英偉達:基于加速計算、生成式AI和Omniverse釋放下一代EDA潛能
將雙方數(shù)十年的合作深入擴展到新思科技EDA全套技術(shù)棧 摘要: 新思科技攜手英偉達,將其領(lǐng)先的AI驅(qū)動型電子設(shè)計自動化(EDA)全套技術(shù)棧部署于英偉達GH200 Grace Hopper超級芯片平臺
發(fā)表于 03-20 13:43
?284次閱讀
新一代AI基礎(chǔ)設(shè)施成為AI 2.0時代“新基建”
2023年,大模型、生成式AI的發(fā)展帶動了人工智能領(lǐng)域的范式轉(zhuǎn)換,人工智能從傳統(tǒng)的“分類器”進化成“生成器”,催生了千行百業(yè)的規(guī)模化需求。
評論