CWQ2P50是基于 SRAM 配置的高密度可編程邏輯陣列電路。其中,6輸入查找表數量32,600個,嵌入式存儲器容量為2,700Kbit,用戶I/O數量250個,內置5個時鐘管理模塊,具有120個DSP數字信號處理模塊,資源數量列如表 1 所示。
產品特點
CWQ2P50主要用于具備高級串行連接功能的高性能信號處理應用。
CWQ2P50具有以下特點:
基于可配置為分布式存儲器的真實6輸入查找表(LUT)技術的高級高性能FPGA邏輯;
強大的時鐘管理塊(CMT),結合了鎖相環(PLL)和混合模式時鐘管理器(MMCM)模塊,可實現高精度和低抖動;
具有內置FIFO邏輯的36Kb雙端口Block RAM,用于片上數據緩沖;
具有25x18乘法器, 48位累加器和預加器的DSP slice,用于高性能濾波,包括優化的對稱系數濾波;
靈活的配置選項,包括: SPI和并行 Flash接口; 專用的回讀重配置邏輯,可支持多比特流;自動總線寬度檢測功能;
對所有器件都有系統監控功能, 包括:片上/片外熱特性監控; 片上/片外電源監控;通過 JTAG端口訪問所有監控量;
采用境內28nm工藝設計加工,芯核電壓0.9V;
采用高可靠軍級塑封,采用Flip-Chip鍵合方式;
用戶可配置的模擬接口(XADC),將雙12位1MSPS模數轉換器與片上溫度傳感器和電源傳感器結合在一起;
多種配置選項,包括對存儲器的支持,具有HMAC/ SHA-256身份驗證的256位AES加密以及內置的SEU檢測和校正。
產品用途
CWQ2P50為可編程邏輯器件,內部集成了功能強大、并可以靈活配置組合的可編程資源,可實現輸入輸出接口、通用數字邏輯、存儲器、數字信號處理、時鐘管理等多種功能,同時提供了豐富的專用時鐘與布線資源, 適用于實現復雜、高速的數字邏輯電路,可廣泛應用于通訊、信息處理、工業控制、數據中心、儀表測量、醫療儀器、人工智能、自動駕駛等領域,尤其適用于低功耗、小型化應用場景。
對應國外產品情況
主要性能指標、引腳與Xilinx公司FPGA產品XC7S50(FGG484)對標。
-
電路
+關注
關注
172文章
5925瀏覽量
172343 -
模數轉換器
+關注
關注
26文章
3206瀏覽量
126856 -
可編程邏輯
+關注
關注
7文章
515瀏覽量
44092
原文標題:CWQ2P50 型現場可編程門陣列電路
文章出處:【微信號:射頻器件國產化圈,微信公眾號:射頻器件國產化圈】歡迎添加關注!文章轉載請注明出處。
發布評論請先 登錄
相關推薦
評論