1. 傳統(tǒng)單通道PLL
傳統(tǒng)PLL大都采用單通道控制技術(shù),其結(jié)構(gòu)框圖和調(diào)諧曲線如圖1所示。通過單通道來控制壓控振蕩器,數(shù)字邏輯控制可編程電容陣列來展寬調(diào)諧范圍,同時(shí)減小振蕩器增益(Kvco),降低了噪聲耦合和非線性。
Fig1. 單通道控制技術(shù)(a)結(jié)構(gòu)框圖;(b)調(diào)頻曲線
為了滿足寬調(diào)諧范圍,往往需要較多的數(shù)字控制邏輯,電容陣列開關(guān)全部導(dǎo)通和全部閉合會使總電容量差別較大,導(dǎo)致單通道控制PLL在不同band的Kvco差別很大。如圖1(b)所示,在實(shí)際應(yīng)用中,外界溫度對調(diào)頻曲線的影響明顯,特別是在調(diào)頻曲線的非中央?yún)^(qū)域,不同band的Kvco變化更加劇烈,這種變化無法通過調(diào)整數(shù)字控制邏輯進(jìn)行補(bǔ)償。
**2. **雙通道鎖相環(huán)
2.1 Rhee****結(jié)構(gòu)
雙通道結(jié)構(gòu)能夠使環(huán)路濾波器控制電壓變化范圍變小,進(jìn)而提高電荷泵輸出線性度,同時(shí)控制電壓處于調(diào)頻曲線的中央?yún)^(qū)域,使振蕩器調(diào)頻線性度增強(qiáng)。所謂雙通道就是將環(huán)路分為粗調(diào)和細(xì)調(diào)兩條支路。國內(nèi)PLL大牛清華大學(xué)李宇根(Woogeun Rhee)教授發(fā)表過一篇單輸入雙通道PLL,采用90nm CMOS工藝,在PCI Express Gen2應(yīng)用中實(shí)現(xiàn)了0.48ps的RJ,最大帶寬為12MHz。
Rhee提出的單輸入雙通道PLL結(jié)構(gòu)和頻率調(diào)諧曲線如圖2和圖3所示,采用模擬粗調(diào)環(huán)路代替?zhèn)鹘y(tǒng)PLL中的可編程電容陣列實(shí)現(xiàn)大的頻率調(diào)諧范圍。細(xì)調(diào)控制電壓范圍相對粗調(diào)減小了k倍,提高了前級CP和后級VCO增益的線性度。
Fig2.Rhee結(jié)構(gòu)框圖
Fig3.Rhee結(jié)構(gòu)頻率調(diào)諧曲線
**2.2 **本人提出的雙通道結(jié)構(gòu)
本人在參考Rhee提出了圖4所示的雙通道結(jié)構(gòu),控制電壓經(jīng)粗調(diào)和細(xì)調(diào)環(huán)路將電壓轉(zhuǎn)成電流,為環(huán)形振蕩器(cco)提供電流(icco),滿足Icco=i1+i2,其中i1為粗調(diào)環(huán)路產(chǎn)生的電流,i2為細(xì)調(diào)環(huán)路產(chǎn)生的電流。
Fig4. 本人提出的雙通道結(jié)構(gòu)
之所以稱為粗調(diào)環(huán)路是因?yàn)?a target="_blank">電阻R1和電容C1為環(huán)路提供了一個(gè)很大的時(shí)間常數(shù),R1和C1為環(huán)路增加了一組極零對。粗調(diào)環(huán)路大RC的存在,使得環(huán)路等效增益主要由細(xì)調(diào)環(huán)路決定,假設(shè)細(xì)調(diào)環(huán)路引入的增益為Kvco,M5與M4尺寸比為m5/4,M6與M3尺寸比為m6/3,則圖4所示相位域的表達(dá)式為(忽略C2的影響):
可見雙通道鎖相環(huán)在單環(huán)鎖相環(huán)的基礎(chǔ)上增加了一個(gè)極點(diǎn)和一個(gè)零點(diǎn),頻率分別為:
其中ωp1和ωz1需要落在環(huán)路帶寬內(nèi)且要遠(yuǎn)遠(yuǎn)小于單位增益帶寬,以免影響環(huán)路穩(wěn)定性。m5/4/ m6/3的比值不僅決定了環(huán)路增益,而且會影響環(huán)路穩(wěn)定性,在電路設(shè)計(jì)時(shí)應(yīng)仔細(xì)考慮。
圖4中大電容C2的引入一方面降低了C2上極板的抖動,另一方面C2與cco正常工作時(shí)的等效電阻Rcco形成了一個(gè)左半軸的高頻極點(diǎn),抑制了鎖相環(huán)輸出時(shí)鐘的高頻噪聲,這個(gè)極點(diǎn)頻率為:
C2太大會影響環(huán)路穩(wěn)定性,太小起不到濾波器作用,電路設(shè)計(jì)時(shí)置于10倍的單位增益帶寬處最佳。
由此可得圖4的完整相位域表達(dá)式為:
可得本文提出的單輸入雙通道鎖相環(huán)的開環(huán)傳遞函數(shù):
其中Kpc為鑒頻鑒相器和電荷泵的等效增益,大小為I CP /2π;F(s)二階濾波器傳遞函數(shù),N為內(nèi)部高速分頻器的分頻比。
折中選取圖4中R1為421kΩ,C1為61pF,C2為17pF,m5/4為58.5,m6/3為1,細(xì)調(diào)環(huán)路Kvco為250MHz/V。然后計(jì)算出不同環(huán)路帶寬、分頻比、電荷泵電流下的濾波器參數(shù)滿足表1,其中Fref為參考頻率、Fc為環(huán)路帶寬、PM為相位裕度、Icp為電荷泵電流、Kvco為壓控振蕩器增益、N為內(nèi)部高速分頻器的分頻比、R2和C1、C2表示環(huán)路濾波器中的電阻和電容。
表1 雙通道PLL輸出頻率為2.50GHz時(shí)的環(huán)路參數(shù)
傳統(tǒng)鎖相環(huán)相位在180度時(shí)向上凸起且在單位增益帶寬處有最大相位裕度,本文提出的雙通道結(jié)構(gòu)由于極零對ωp1和ωz1的存在使得相位在180度時(shí)向下凹陷且在單位增益帶寬處相位裕度最大。圖5給出了表1中Fc為5.00MHz時(shí)的環(huán)路波特圖。
Fig5. Fc為5.00MHz時(shí)的環(huán)路波特圖
**2.3 **芯片測試結(jié)果
1)refclk=100MHz,環(huán)路帶寬為5MHz,輸出頻率為2.5GHz的測試結(jié)果
①頻譜儀測試結(jié)果
②示波器測試結(jié)果
2)refclk=80MHz,環(huán)路帶寬為3.6MHz,輸出頻率為4GHz的測試結(jié)果
①頻譜儀測試結(jié)果
②示波器測試結(jié)果
測試結(jié)果總結(jié)如下表所示:
-
鎖相環(huán)
+關(guān)注
關(guān)注
35文章
590瀏覽量
88176 -
壓控振蕩器
+關(guān)注
關(guān)注
10文章
139瀏覽量
29465 -
CMOS工藝
+關(guān)注
關(guān)注
1文章
58瀏覽量
15793 -
等效電阻
+關(guān)注
關(guān)注
7文章
60瀏覽量
11550 -
PLL電路
+關(guān)注
關(guān)注
0文章
92瀏覽量
6595
發(fā)布評論請先 登錄
相關(guān)推薦
什么是鎖相環(huán) 鎖相環(huán)的組成 鎖相環(huán)選型原則有哪些呢?

模擬鎖相環(huán)應(yīng)用實(shí)驗(yàn)
鎖相環(huán)原理
鎖相環(huán)(PLL),鎖相環(huán)(PLL)是什么意思
數(shù)字鎖相環(huán)(DPLL),數(shù)字鎖相環(huán)(DPLL)是什么?
模擬鎖相環(huán),模擬鎖相環(huán)原理解析
鎖相環(huán)

鎖相環(huán)技術(shù)及CD4046的結(jié)構(gòu)和應(yīng)用

半替代護(hù)環(huán)的結(jié)構(gòu)設(shè)計(jì)
模擬鎖相環(huán)和數(shù)字鎖相環(huán)區(qū)別
鎖相環(huán)是如何實(shí)現(xiàn)倍頻的?
鎖相環(huán)基本結(jié)構(gòu)及原理

評論