作者:Suhel Dhanani
AMD 自適應 SoC 與 FPGA 事業部軟件市場營銷總監
由于市場環境日益復雜、產品競爭日趨激烈,為了加快推出新型自適應 SoC 和 FPGA 設計,硬件設計人員和系統架構師需要探索更為高效的全新工作方式。AMD Vivado設計套件可提供易于使用的開發環境和強大的工具,有助于加速大型自適應 SoC 和FPGA等系列產品的設計與上市。
現在,我很高興為大家詳細介紹 AMD 最新發布的 Vivado 設計套件2023.2 ,以及它的更多優勢——將幫助設計人員快速實現目標 Fmax,在實現之前精確估算功耗需求,并輕松滿足設計規范。
使用新的布局和布線特性
快速實現目標 Fmax
基于 Vivado 設計套件的智能設計運行 ( IDR )、報告 QoR 評估 ( RQA )和報告 QoR 建議 ( RQS )等差異化功能,2023.2 版本提供的新特性可幫助設計人員和架構師快速實現 Fmax 目標。
舉例來說,Versal SSIT器件中的超級邏輯區域( SLR )交叉布局和布線目前已通過新算法實現自動化,從而將最大限度地提高性能。我們針對AMD Versal 設計添加了多線程器件鏡像生成支持,有助于加速比特流生成。
上述改進旨在幫助設計人員快速實現其性能目標。
使用更新的 Power Design Manager 工具
改進功耗估算
需要特別指出的是,我們在 2023.2 版本中擴展了 Power Design Manager( PDM )工具的可用性,從僅支持 Versal 器件擴展到同時支持大多數 UltraScale+ 器件,使設計人員在專注于設計實現方案之前,能夠比以往任何時候都要更輕松地精確估算功耗。
PDM 可提供易于使用的界面和增強的向導,支持針對最新 AMD 自適應 SoC 和 FPGA 中的硬 IP 塊進行功耗估算。它使用最新的特性描述模型確保功耗估算準確性,并幫助平臺為未來的熱能及供電做好準備。
此外,CSV文件也可導入和導出,而 PDM 數據則能輕松轉換為可讀取的文本報告。
上述變化支持 Xilinx Power Estimator( XPE )能夠無縫直觀地過渡到 PDM。
使用新增功能輕松創建和調試設計
與此同時,我們還添加了其它特性,使復雜設計的創建、仿真和調試工作變得輕松易行。IP 集成器中面向 Versal 器件的新的地址路徑可視化、增強的 DFX 平面圖可視化,以及在相同設計中新增了對 Tandem 配置和 DFX 的支持,所有這些新特性都將為簡化設計過程提供助力。
其它關鍵更新包括:擴展了對 SystemC 測試臺的 VCD 支持,以協助調試功能;此外還添加了 STAPL 支持,以在編程環境中針對 UltraScale+ 和 Versal 設計驗證 JTAG鏈。利用最新版解決方案,設計人員能夠更輕松地設計 UltraScale+ 和 Versal 器件。
使用 Vivado設計套件
高效實現自適應 SoC 和 FPGA 設計
我們相信,Vivado 設計套件2023.2 所包含的更新將幫助硬件設計人員和系統架構師更輕松快速地跟進不斷變化的市場需求,同時還能將高性能與快速產品上市進程兼而得之。作為您的合作伙伴,我們始終致力于不斷改進優化設計工具,幫助您充分發揮 AMD 自適應 SoC 和 FPGA 產品解決方案的強大功能。
NEW
歡迎進一步了解
2023.2 版本的新功能或立即下載
快速啟動工作
原文標題:Vivado? 設計套件 2023.2 版本:加速自適應 SoC 和 FPGA 產品設計
文章出處:【微信公眾號:Xilinx賽靈思官微】歡迎添加關注!文章轉載請注明出處。
-
賽靈思
+關注
關注
32文章
1794瀏覽量
131271 -
Xilinx
+關注
關注
71文章
2167瀏覽量
121410
原文標題:Vivado? 設計套件 2023.2 版本:加速自適應 SoC 和 FPGA 產品設計
文章出處:【微信號:賽靈思,微信公眾號:Xilinx賽靈思官微】歡迎添加關注!文章轉載請注明出處。
發布評論請先 登錄
相關推薦
評論