在线观看www成人影院-在线观看www日本免费网站-在线观看www视频-在线观看操-欧美18在线-欧美1级

0
  • 聊天消息
  • 系統消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發帖/加入社區
會員中心
創作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內不再提示

如何在3DICC中基于虛擬原型實現多芯片架構探索

Xpeedic ? 來源:Xpeedic ? 2023-11-20 16:50 ? 次閱讀

前言

Chiplet多芯片系統將多個裸芯片集成在單個封裝中,這對于系統架構的設計來說增加了新的維度和復雜性,多芯片系統的設計貫穿著系統級協同設計分析方法。

在系統定義和規劃時,虛擬原型可以用來分析架構設計決策可能產生的影響,將系統的功能性和非功能性要求轉化為系統的物理硬件屬性,包括裸片的目標工藝、面積大小以及不同組成芯片的組裝要求等。根據不同的解決方案,選擇不同的chiplets和堆疊架構,進行早期的分析驅動的架構探索和優化迭代,包括電氣可靠性、散熱、良率分析、應力分析等等。從而可以基于目標系統的指標定義,確定系統的瓶頸所在——性能、功耗、存儲容量/帶寬、面積/體積、成本以及上市時間等,逐步建立和完善各類分析模型,使得整個系統最終定型。

芯和半導體的3DICCompiler(以下簡稱“3DICC”)設計平臺,全面支持chiplet多芯片系統2.5D/3D集成設計和仿真本文介紹如何在3DICC設計平臺實現基于虛擬原型實現多芯片架構探索。整個流程包含chiplets虛擬原型和頂層創建、布局堆疊規劃、Bump/TSV設計規劃、PG網絡規劃和系統早期EMIR&Thermal分析等。

案例介紹

dde17524-877f-11ee-939d-92fbcf53809c.png

ddfc51be-877f-11ee-939d-92fbcf53809c.png

圖1

多芯片系統3D架構探索、布局、分析和迭代

1. Chiplets虛擬原型和頂層創建

創建chiplets虛擬原型,包含長寬尺寸和信號接口規劃。

de075d2a-877f-11ee-939d-92fbcf53809c.png

de14976a-877f-11ee-939d-92fbcf53809c.png

圖 2

虛擬芯片原型創建

創建虛擬頂層網表,建立芯片間互連關系,包含多芯片系統的所有實例和互連,但不會產生用于生產制造的實際GDS。

de23373e-877f-11ee-939d-92fbcf53809c.png

de3cb9ca-877f-11ee-939d-92fbcf53809c.png

圖3

虛擬頂層網表創建

2. 布局堆疊規劃

Chiplet多芯片系統架構和布局規劃有諸多因素需要考量,如chiplets和IP選擇、接口協議和類型、裸片是并排放置還是垂直堆疊等等,選擇的確定取決于目標應用在功耗、性能、功能、成本和散熱等方面的要求。

3DICC對于系統的架構布局支持多種芯片堆疊方式,如face-to-face、face-to-back等,在布局探索過程中,這些都可以從2D和3D的視圖進行交互式設計,快捷直觀。

de427658-877f-11ee-939d-92fbcf53809c.png

de5a14c0-877f-11ee-939d-92fbcf53809c.png

圖4

堆疊布局探索

3.Bump/TSV設計規劃

在chiplets的架構探索和設計階段,需要完成系統級Floorplan和各個層次的bump planning。

對于ubump、TSV、C4 bump的設計,3DICC支持多種規劃方式,包括CSV、Excel表格以及圖形界面陣列設計等,可以根據實際的設計條件和需求,選擇適合的方式進行。例如:

Die1:已有Excel表格類型IO信息,導入文件自動創建。

de6d6de0-877f-11ee-939d-92fbcf53809c.png

圖 5

導入excel格式的bump map

Die2:已有CSV格式IO信息,導入文件自動創建。

de8a47bc-877f-11ee-939d-92fbcf53809c.png

圖6

FanOut設計頂層創建

Die3:只有IO信號列表,可以設定區域和pattern創建,也可以由工具基于信號接口關系自動分布創建。

deaf68f8-877f-11ee-939d-92fbcf53809c.png

圖7

設定區域和pattern創建bump陣列

dec94a5c-877f-11ee-939d-92fbcf53809c.png

圖8

工具自動分布創建bump陣列

4.PG網絡規劃和系統早期EMIR&Thermal分析

3DICC可以快速建立不同類型和pattern的PG網絡,用于支持原型階段的EMIR和Thermal建模分析。這些結果為PG網絡、bump/TSV陣列、芯片熱功耗、芯片堆疊方式等設計選擇確定提供了必要的數據支持,推進架構探索設計迭代優化。

def41ff2-877f-11ee-939d-92fbcf53809c.png

圖9

PG網絡實現

df1058fc-877f-11ee-939d-92fbcf53809c.png

df296a5e-877f-11ee-939d-92fbcf53809c.png

圖10

EMIR&Thermal分析示例

總結

與單片系統相比,chiplet多芯片系統在架構定義階段,必須通過功能架構、物理架構的協同假設和優化,從整個系統的角度進行設計和驗證,問題越早發現,就越有可能做出有影響力的改變來優化整個系統。通常來說,有價值的設計數據通常要到設計流程的后期才能獲得,而借助虛擬原型技術,開發者可以更好地掌控功耗和性能,同時仍可以在設計過程中做出修正和優化,從而規劃出系統的理想藍圖。

3DIC Compiler提供的基于虛擬原型實現多芯片架構探索,對于多芯片系統的可行性、可優化性和可實現性等方面提供了有效且高效的功能支持。

審核編輯:湯梓紅

聲明:本文內容及配圖由入駐作者撰寫或者入駐合作網站授權轉載。文章觀點僅代表作者本人,不代表電子發燒友網立場。文章及其配圖僅供工程師學習之用,如有內容侵權或者其他違規問題,請聯系本站處理。 舉報投訴
  • 芯片
    +關注

    關注

    456

    文章

    51019

    瀏覽量

    425372
  • 封裝
    +關注

    關注

    127

    文章

    7962

    瀏覽量

    143163
  • 仿真
    +關注

    關注

    50

    文章

    4111

    瀏覽量

    133786
  • chiplet
    +關注

    關注

    6

    文章

    434

    瀏覽量

    12609
  • 芯和半導體
    +關注

    關注

    0

    文章

    108

    瀏覽量

    31450

原文標題:【應用案例】如何在 3DICC 中基于虛擬原型實現多芯片架構探索

文章出處:【微信號:Xpeedic,微信公眾號:Xpeedic】歡迎添加關注!文章轉載請注明出處。

收藏 人收藏

    評論

    相關推薦

    如何基于3DICC實現InFO布局布線設計

    InFO (Integrated-FanOut-Wafer-Level-Package)能夠提供芯片垂直堆疊封裝的能力,它通過RDL層,將芯片的IO連接扇出擴展到Die的投影面積之外,增加了
    的頭像 發表于 03-30 09:42 ?3142次閱讀
    如何基于<b class='flag-5'>3DICC</b><b class='flag-5'>實現</b>InFO布局布線設計

    鴻蒙跨端實踐-JS虛擬機架構實現

    類似的框架,我們需要自行實現以確保核心基礎能力的完整。 鴻蒙虛擬機的開發經歷了從最初 ArkTs2V8 到 JSVM + Roma新架構方案 。在此過程,我們
    的頭像 發表于 09-30 14:42 ?2467次閱讀
    鴻蒙跨端實踐-JS<b class='flag-5'>虛擬機架構</b><b class='flag-5'>實現</b>

    高頻RFID芯片的FPGA原型驗證平臺設計及驗證

    的RFID系統,用FPGA原型驗證平臺替代上述的電子標簽芯片(Tag),使用上層的應用軟件開發驗證激勵。通過閱讀器與FPGA原型驗證平臺進行通信來實現對FPGA
    發表于 05-29 08:03

    通道RF到位開發平臺可實現相控陣的快速原型設計

    實現通用的原型開發環境。功能包括:開發平臺展示了跨轉換器IC和跨板的通道同步。在客戶面前先在評估板環境驗證通道性能,而不是僅僅為了同時
    發表于 08-21 14:24

    請問虛擬系統原型有什么作用?

    虛擬系統原型是什么?虛擬系統原型有什么作用?
    發表于 04-27 06:41

    何在嵌入式系統或快速原型構建板上實現即交即用式部署?

    何在嵌入式系統或快速原型構建板上實現即交即用式部署?
    發表于 11-22 07:25

    何在visual studio上實現USB虛擬串口功能?

    何在visual studio上實現USB虛擬串口功能?
    發表于 12-07 06:26

    STM32實現虛擬串口功能

    STM32實現虛擬串口功能廢話不多說直接上代碼,Gitlab下載鏈接。USB虛擬串口用的是正點原子開發板探索者,芯片STM32F407ZGT
    發表于 02-22 06:04

    ARM GIC(八)GICv3架構的變化

    ,加入了LPI中斷類型,來實現消息中斷。并且提供了ITS,來實現中斷的轉換。四、變化四:SGI處理對于SGI的處理,有如下的變化。五、總結gicv3/v4,
    發表于 04-07 10:59

    將 Virtualizer 虛擬原型和 HAPS 系列基于 FPGA 的原型無縫集成

    如今,設計人員使用兩種相對獨立的方法進行 SoC 原型驗證:以事務級模型為基礎的虛擬原型驗證和基于 FPGA 的原型驗證。 虛擬
    發表于 02-08 14:32 ?394次閱讀

    介紹虛擬機器原型及應用

    機電一體化基礎---虛擬機器原型概述及其商業價值視頻教程
    的頭像 發表于 06-25 02:11 ?1873次閱讀
    介紹<b class='flag-5'>虛擬</b>機器<b class='flag-5'>原型</b>及應用

    何在ADIsimRF建模級元件

    本視頻,我們將介紹如何在ADIsimRF建模級元件。
    的頭像 發表于 08-23 06:03 ?2120次閱讀

    帶有Android的四核ARM虛擬原型

      虛擬原型基于 Synopsys 模型庫和 ARM 的快速模型。用戶可以使用自定義 SystemC TLM-??2.0 兼容模型擴展虛擬原型
    的頭像 發表于 06-19 10:14 ?1089次閱讀
    帶有Android的四核ARM<b class='flag-5'>虛擬</b><b class='flag-5'>原型</b>

    大算力時代,虛擬原型解決方案如何保證SoC架構和性能不掉隊?

    ? ? 原文標題:大算力時代,虛擬原型解決方案如何保證SoC架構和性能不掉隊? 文章出處:【微信公眾號:新思科技】歡迎添加關注!文章轉載請注明出處。
    的頭像 發表于 11-10 18:40 ?591次閱讀

    何在 3DICC 基于虛擬原型實現芯片架構探索

    何在 3DICC 基于虛擬原型實現
    的頭像 發表于 11-23 09:04 ?495次閱讀
    如<b class='flag-5'>何在</b> <b class='flag-5'>3DICC</b> <b class='flag-5'>中</b>基于<b class='flag-5'>虛擬</b><b class='flag-5'>原型</b><b class='flag-5'>實現</b><b class='flag-5'>多</b><b class='flag-5'>芯片</b><b class='flag-5'>架構</b><b class='flag-5'>探索</b>
    主站蜘蛛池模板: 久久香蕉综合精品国产| 一区二区三区免费在线| 在线视频资源| 天天夜天天干| 日本污全彩肉肉无遮挡彩色| 欧美特黄一免在线观看| 黄色理伦| 天天爽夜夜爽人人爽一区二区| 午夜免费视频观看在线播放| 国产又色| 伊人久久影视| 人人插人人干| 在线观看视频播放| 性配久久久| 亚洲一区在线观看视频| 鲁丝一区二区三区| 亚洲福利片| 欧美一卡二卡科技有限公司| 97人人揉人人捏人人添| 李老汉的性生生活1全部| 在线播放真实国产乱子伦| 性欧美日韩| 欧美网站免费| 高清一级做a爱免费视| 电影一区二区三区| 天天综合天天添夜夜添狠狠添| 可以看黄色的网站| 91av免费在线观看| 一级做a爰片久久毛片毛片| 色播欧美| 国产农村妇女毛片精品久久久| 国产免费久久精品| 天天色天天色天天色| 99精品视频在线播放2| 91破处视频| 精品久久久久久国产免费了| 男人j进入女人j视频大全| 五月婷婷在线免费观看| 久久精品99| 色偷偷尼玛图亚洲综合| 免费欧美黄色|