在线观看www成人影院-在线观看www日本免费网站-在线观看www视频-在线观看操-欧美18在线-欧美1级

0
  • 聊天消息
  • 系統消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發帖/加入社區
會員中心
創作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內不再提示

晶圓廠拼的不只是先進邏輯工藝節點,異構集成技術不可小覷

E4Life ? 來源:電子發燒友網 ? 作者:周凱揚 ? 2023-11-21 00:13 ? 次閱讀

電子發燒友網報道(文/周凱揚)對于任何先進晶圓廠來說,逐漸放緩的制造工藝進步已經開始對其業務造成部分影響。即便是頭部客戶,也會追求相對成熟的工藝來減少設計和制造成本。為了不讓芯片性能停滯不前,絕大多數廠商會選擇異構集成的方式,借助先進封裝技術實現“超越摩爾”。諸如臺積電、英特爾等廠商,也都紛紛推出了3DFabric、Foveros之類的技術,而三星也不甘落后,一并追求突破半導體技術的極限。

為了進一步發揮其先進封裝技術優勢,三星于去年年底在其半導體業務部門內成立了先進封裝(AVP)業務團隊。作為一家同時具備內存、邏輯代工和封裝業務的廠商,三星在異構集成上已經有了多年的經驗,尤其是邏輯與內存的異構集成。

I-Cube

以絕大多數服務器芯片面臨的帶寬問題為例,三星針對不同的帶寬需求,提供了完備的解決方案。比如針對需要1TB/s的超大帶寬場景,三星提供了邏輯電路垂直堆疊的架構。而針對需要超大內存帶寬的場景,比如196GB/s到1TB/s的帶寬范圍內,三星則提供了邏輯電路與HBM堆疊至硅中介層上的方案,I-CubeS。

且根據HBM die的配置分布,三星已經推出了I-Cube2、I-Cube4、I-Cube8三大方案,更為復雜的I-Cube12也已經在研發過程中,預計明年第四季度成功驗證,2025年實現量產。這也是越來越多服務器、AI芯片所選的方案,I-Cube與HBM3的搭配提供了相對GDDR6更高的容量和帶寬。

wKgZomVbMZGARk9lAAExLMSY-2U991.png
三星Cube異構集成技術 / 三星


除此之外,三星也在研究HBM與邏輯電路直接垂直堆疊的方案,這類HBM無需緩存die,而是將緩存die集成到邏輯die中,進一步提高能效降低延遲。有趣的是,最近韓媒也爆出消息,SK海力士將與英偉達聯合研究GPU直接堆疊HBM4的設計,不過其最終封裝可能會由臺積電來接手。

針對60-196GB/s內存帶寬區間的應用,比如頭戴AR/VR等設備,三星的計劃是進一步提高其能效和降低延遲。為此,三星正在進行LLW DRAM這一低延遲寬IO產品的研發,用于替代傳統的LPDDR內存。其異構集成結構是將邏輯電路和LLW內存垂直堆疊在重布線層(RDL)上,根據三星給出的數據,相比傳統的FBGA封裝LPDDR內存,其I/O數、帶寬都將成倍增長,而相比硅中介層的方案又可以節省20%的封裝成本。

X-Cube

至于全3D的邏輯異構集成方案X-Cube,則是通過微凸塊或更先進的銅鍵合技術,將兩塊垂直堆疊的邏輯裸片連接起來。其實早在HBM的垂直堆疊上,三星就已經用上了微凸塊連接技術,且自2016年就實現了大規模量產。

然而面對更為復雜的邏輯die垂直堆疊,則需要對其設計進一步改進,從而避免電源完整性、信號完整性以及熱設計上帶來的新問題。所以三星也在研究相關的集成硅電容、散熱增強設計等,來解決這些異構集成實現過程中的頑疾。

三星代工業務的發展負責人Moonsoo Kang表示,他們預計將在明年開始量產微凸塊類型的X-Cube產品,而2026年才會開始量產銅鍵合的X-Cube產品??梢钥闯觯谂_積電和英特爾廠商都已經規劃好下一代先進封裝路線圖的前提下,三星也在加快步伐推進新技術的落地,這樣才能給其半導體業務帶來更多的競爭優勢。

寫在最后

與依然在緩步推進的邏輯工藝不同,異構集成這類先進封裝技術最終是起到降低設計成本,提高芯片設計效率并優化PPA的目的,更像是對摩爾定律的一個橫向擴展。而作為晶圓廠,在鉆研這類技術的同時,也必須與EDA、Chiplet、PCB等領域的廠商達成深入合作,才有可能把這類業務推向更多的芯片設計公司

聲明:本文內容及配圖由入駐作者撰寫或者入駐合作網站授權轉載。文章觀點僅代表作者本人,不代表電子發燒友網立場。文章及其配圖僅供工程師學習之用,如有內容侵權或者其他違規問題,請聯系本站處理。 舉報投訴
  • 晶圓廠
    +關注

    關注

    7

    文章

    623

    瀏覽量

    37894
收藏 人收藏

    評論

    相關推薦

    2024中國大陸晶圓廠(Fab)詳細匯總

    上海中芯國際:總部位于上海,在上海擁有多個晶圓廠,涵蓋不同技術節點,是國內領先的晶圓代工企業。中芯國際致力于提供集成電路晶圓代工與技術服務,
    的頭像 發表于 12-31 14:40 ?325次閱讀
    2024中國大陸<b class='flag-5'>晶圓廠</b>(Fab)詳細匯總

    先進封裝技術-17硅橋技術(下)

    混合鍵合技術(下) 先進封裝技術(Semiconductor Advanced Packaging) - 3 Chiplet 異構集成(上
    的頭像 發表于 12-24 10:59 ?329次閱讀
    <b class='flag-5'>先進</b>封裝<b class='flag-5'>技術</b>-17硅橋<b class='flag-5'>技術</b>(下)

    先進封裝技術-16硅橋技術(上)

    混合鍵合技術(下) 先進封裝技術(Semiconductor Advanced Packaging) - 3 Chiplet 異構集成(上
    的頭像 發表于 12-24 10:57 ?299次閱讀
    <b class='flag-5'>先進</b>封裝<b class='flag-5'>技術</b>-16硅橋<b class='flag-5'>技術</b>(上)

    人工智能應用中的異構集成技術

    型的芯片(chiplet)組合到統一封裝中,提供更好的性能、更低的互連延遲和更高的能源效率,這些對于數據密集型人工智能工作負載都非常重要[1]。 現有異構集成技術 圖1展示了異構
    的頭像 發表于 12-10 10:21 ?285次閱讀
    人工智能應用中的<b class='flag-5'>異構</b><b class='flag-5'>集成</b><b class='flag-5'>技術</b>

    先進封裝技術-7扇出型板級封裝(FOPLP)

    混合鍵合技術(下) 先進封裝技術(Semiconductor Advanced Packaging) - 3 Chiplet 異構集成(上
    的頭像 發表于 12-06 11:43 ?704次閱讀
    <b class='flag-5'>先進</b>封裝<b class='flag-5'>技術</b>-7扇出型板級封裝(FOPLP)

    先進封裝技術- 6扇出型晶圓級封裝(FOWLP)

    混合鍵合技術(下) 先進封裝技術(Semiconductor Advanced Packaging) - 3 Chiplet 異構集成(上
    的頭像 發表于 12-06 11:37 ?611次閱讀
    <b class='flag-5'>先進</b>封裝<b class='flag-5'>技術</b>- 6扇出型晶圓級封裝(FOWLP)

    晶合集成28納米邏輯工藝通過驗證

    近日,晶合集成在新工藝研發領域取得了重要突破。在2024年第三季度,晶合集成成功通過了28納米邏輯芯片的功能性驗證,并順利點亮了TV,標志著其28納米制程
    的頭像 發表于 10-10 17:10 ?541次閱讀

    不只是前端,后端、產品和測試也需要了解的瀏覽器知識(二)

    繼上篇《 不只是前端,后端、產品和測試也需要了解的瀏覽器知識(一)》介紹了瀏覽器的基本情況、發展歷史以及市場占有率。 本篇文章將介紹瀏覽器基本原理。 在掌握基本原理后,通過技術深入,在研發
    的頭像 發表于 08-12 14:32 ?359次閱讀
    <b class='flag-5'>不只是</b>前端,后端、產品和測試也需要了解的瀏覽器知識(二)

    為什么45納米至130納米的工藝節點如此重要呢?

    如今,一顆芯片可以集成數十億個晶體管,晶體管排列越緊密,所需的工藝節點就越小,某些制造工藝已經達到 5 納米甚至更小的節點。
    的頭像 發表于 04-11 15:02 ?664次閱讀
    為什么45納米至130納米的<b class='flag-5'>工藝</b><b class='flag-5'>節點</b>如此重要呢?

    日月光應邀出席SEMICON China異構集成(先進封裝)國際會議

    為期一周的SEMICON China 活動于上周六在上海落下帷幕,整周活動開展得如火如荼, 特別是上周二(3月19日)舉辦的異構集成(先進封裝)國際會議(HIIC)上,眾多業內專家云集一堂,共同探討
    的頭像 發表于 03-27 14:46 ?422次閱讀

    激光焊如何提高汽車制造工藝

    隨著激光焊的技術成熟及推廣,激光焊也逐步成為汽車行業降低坯料制造成本,提高生產效率,優化模具生產工藝的一項重要技術。激光
    的頭像 發表于 03-26 09:55 ?445次閱讀
    激光<b class='flag-5'>拼</b>焊如何提高汽車制造<b class='flag-5'>工藝</b>?

    Cadence與Intel代工廠合作通過EMIB封裝技術實現異構集成

    Cadence 與 Intel 代工廠合作開發并驗證了一項集成先進封裝流程。該流程能利用嵌入式多晶?;ミB橋接(EMIB)技術來應對異構集成
    的頭像 發表于 03-11 11:48 ?832次閱讀

    一文解析異構集成技術中的封裝天線

    為適應異構集成技術的應用背景,封裝天線的實現技術也應有所變化,利用封裝工藝的優點以實現更佳的性能。
    發表于 02-29 11:11 ?1456次閱讀
    一文解析<b class='flag-5'>異構</b><b class='flag-5'>集成</b><b class='flag-5'>技術</b>中的封裝天線

    全球知名晶圓廠的產能、制程、工藝平臺對比

    臺積電:13座晶圓廠(6/8/12英寸),產能1420萬片/年(12英寸),主要覆蓋工藝節點(0.5μm~3nm),工藝平臺覆蓋邏輯、混合信
    的頭像 發表于 02-27 17:08 ?776次閱讀
    全球知名<b class='flag-5'>晶圓廠</b>的產能、制程、<b class='flag-5'>工藝</b>平臺對比

    華芯邦科技開創異構集成新紀元,Chiplet異構集成技術衍生HIM異構集成模塊賦能孔科微電子新賽道

    華芯邦科技將chiplet技術應用于HIM異構集成模塊中伴隨著集成電路和微電子技術不斷升級,行業也進入了新的發展周期。HIM
    的頭像 發表于 01-18 15:20 ?614次閱讀
    主站蜘蛛池模板: 国产手机在线看片| 成人毛片一区二区三区| 免费深夜视频| 奇米影视777四色米奇影院| 日日拍夜夜嗷嗷叫狠狠| 欧美另类图片亚洲偷| 久久国产乱子伦精品免费一| 国产精品久久久久久久久久免费| 成人午夜免费剧场| 国产操视频| 黄蓉h肉辣文大全| 亚洲最大的成人网| 婷婷久久综合| 欧美色图色就是色| 国产做a爰片久久毛片a| seba51久久精品| 神马影院午夜在线| 国内精品久久久久影院免费| 欧美性色综合网| 男同小黄文| 天堂在线国产| 免费观看色视频| jiuma和我啪啪| 欧美黄色免费| 欧美性猛交xxxx免费看久久| 久久在线免费观看| 天堂在线免费视频| 久久国产精品99精品国产987 | 欧美成人性色区| 轻点太大了好深好爽h文| 亚洲高清色| 免费黄色在线观看| 9999毛片免费看| 国产三级日本三级日产三级66| 一区二区三区亚洲视频| 午夜两性色视频免费网站| 老司机成人精品视频lsj| 一级片在线观看免费| 国产精品波多野结衣| 好爽好深太大了再快一点| 日本三级hd高清电影|