近日,【新思科技技術日】硬件加速驗證解決方案專場成都站和西安站順利舉行,來自國內領先的系統級公司、芯片設計公司以及高校的250多名開發者們積極參與。新思科技的資深專家們通過技術專題演講、實體Demo操作展示以及現場技術交流互動等多種形式,分享了新思科技在硬件加速驗證領域的全新技術和解決方案,及其在生態合作伙伴中的成功案例。
新思科技中國區副總經理朱勇先生在“芯片、軟件和AI共同驅動數字轉型”的主旨演講中表示,隨著AI高速增長,芯片迅速普及、軟件定義系統加速發展,萬物智能時代正在加速到來。我們很幸運身處于這個飛速發展的時代中,面臨著無限機遇,也遇到了全新的挑戰。作為科技創新的最底層發動機,新思科技芯片到系統設計解決方案將全方位助力開發者應對從架構探索、設計、驗證仿真、簽核以及芯片生命周期管理等復雜挑戰,加速產品創新從而賦能各行各業加速發展自身的“新質生產力”。
從用于AI工作負載的大型單片SoC到復雜的Multi-Die系統,芯片設計規模越來越大,復雜度也原來越高,同時芯片的上市時間壓力持續增加,這些都對軟件和硬件驗證提出了更大的挑戰——門的數量擴展到數十億級別,開發者尋找芯片與軟件缺陷和故障的根本原因,所需的容量也急劇增加。與此同時,產品上市時間壓力持續增加,速度和容量成為對驗證系統的兩大關鍵要求。
為此,新思科技的硬件專家們分別以AI產品、智能汽車芯片、先進存儲系統等具體應用領域為例,深入展示新思科技硬件加速解決方案如何賦能不同領域的合作伙伴加速創新;并通過Demo展示了在真實物理場景中如何進行軟件功耗優化、加速軟件開發、軟硬件協同驗證-硬件仿真、軟硬件驗證-原型驗證等。
新思科技ZeBu EP2是新思科技ZeBu EP系列仿真與原型驗證統一系統的最新版本,可為AI工作負載提供全球速度領先的仿真與原型驗證平臺,是軟件開發、軟件/硬件驗證和功耗/性能分析的理想選擇。
新思科技HAPS-100 A12系統是新思科技容量和密度最高的基于FPGA的原型驗證系統,具有固定和靈活的互連以及機架友好型設計,尤其適用于需要許多FPGA的大型設計的原型驗證,如多裸晶系統和大型SoC。
當前,芯片設計的復雜性和軟件定義的特性要求驗證系統具有更高的性能和更大的容量,新思科技持續推出全新硬件加速驗解決方案,用于速度更快、容量更大的仿真與原型驗證,助力合作伙伴降低設計風險,確保達成預期的性能。
現場技術交流和互動氣氛熱烈,我們也第一時間收到了開發者們最真實的反饋:超七成開發者對于AI領域最感興趣,同時,他們對于硬件加速驗證解決方案中的軟硬件協同驗證、RTL功能驗證和系統性能驗證方面的功能最為關心。此外,本次技術日中的三個技術Demo展示也受到了開發者們的熱烈肯定,從真實的操作演示出發給開發者的“實戰”技能提升帶來了最具體有效的幫助。
審核編輯:劉清
-
FPGA
+關注
關注
1630文章
21773瀏覽量
604668 -
芯片設計
+關注
關注
15文章
1024瀏覽量
54942 -
存儲系統
+關注
關注
2文章
413瀏覽量
40886 -
新思科技
+關注
關注
5文章
802瀏覽量
50376 -
智能汽車
+關注
關注
30文章
2877瀏覽量
107407
原文標題:智領未來!新思科技硬件加速解決方案技術日成都&西安站成功舉辦
文章出處:【微信號:Synopsys_CN,微信公眾號:新思科技】歡迎添加關注!文章轉載請注明出處。
發布評論請先 登錄
相關推薦
評論