據物理學家組織網報道,研究人員一直在努力降低硅基計算組件的尺度,以滿足日益增長的小規模、低能耗計算需求。這些元件包括晶體管和邏輯電路,它們都被用于通過控制電壓來處理電子設備內的數據。在一項新研究中,韓國、日本和英國科學家組成的科研小組僅用5個晶體管就制造出一個半加器,它是 所有邏輯電路中最小的一種。
這也是首次成功制成基于單電子的半加器(HA)。相關研究報告發表在最新一期《應用物理快報》上。
研究人員稱,單電子半加器是單電子晶體管多值邏輯電路家族中最小的運算模塊,所有的邏輯電路都由眾多半加器組合而成。半加器電路是指對兩個輸入數據位進行加法,輸出一個結果位和進位,不產生進位輸入,是實現兩個一位二進制數的加法運算電路。由于具備尺寸小、能耗低和運行速度快等優勢,半加器邏輯單元有望成為下一代太比特級別的納米電子設備,其也將應用于計算機和移動設備的存儲器和中央處理器中。此外,半加器還具有兩個附加的功能:多值和靈活,因而單電子半加器單元將為超高密度和低能耗的超大規模集成提供基礎,這也是未來小型移動IT系統所面臨的最關鍵問題之一。
制造一個傳統的CMOS(互補金屬氧化物半導體)半加器,至少需要20個場效應晶體管;而單電子半加器采用了新的單電子晶體管結構,內含兩個對稱的側柵極,因此科學家僅用3個單電子晶體管和2個場效應晶體管就制造出了一個半加器。另外,CMOS半加器采用的是二進制模式,也就是基于0和1運行;而單電子半加器為多值和靈活模式,能有效提升集成的密度。但這種半加器需在制造中令3個單電子晶體管在庫倫振蕩中處于同一相位,這就需要十分復雜的納米制造過程給予支持,因此單電子半加器此前的制造一直停滯不前。此外,科研人員還證明了只要簡單地改變單電子晶體管的控制柵,就能將半加器模式轉換成減法運算模式。在減法模式中,加法及進位功能將變成不同的借用功能。
雖然目前這一技術仍需在10K(零下263.15攝氏度)的低溫情況下運行,但科研人員對未來依舊充滿信心,他們目前已成功制成了室溫下可運行的硅單電子晶體管復合開關。而以這些晶體管作為基礎元件,將為實現室溫下可運行的單電子多值半加器帶來新的希望。
聲明:本文內容及配圖由入駐作者撰寫或者入駐合作網站授權轉載。文章觀點僅代表作者本人,不代表電子發燒友網立場。文章及其配圖僅供工程師學習之用,如有內容侵權或者其他違規問題,請聯系本站處理。
舉報投訴
相關推薦
、GPU、內存控制器等核心部件均大量使用邏輯電路芯片實現復雜的運算和控制功能。
通信設備:路由器、交換機、基站等通信設備中的信號處理、數據轉發等功能依賴于高性能的邏輯電路芯片。
消費
發表于 09-30 10:47
電子發燒友網站提供《使用最小封裝解決方案優化離散邏輯電路設計的電路板空間.pdf》資料免費下載
發表于 09-11 09:52
?0次下載
時序邏輯電路確實具有記憶功能 。這一特性是時序邏輯電路與組合邏輯電路的本質區別之一。
發表于 08-29 10:31
?757次閱讀
狀態信息和當前的輸入信號來產生輸出。 具體來說,時序邏輯電路中的存儲電路通常由觸發器(Flip-flops)組成,觸發器是時序邏輯電路的基本
發表于 08-28 14:12
?521次閱讀
時序邏輯電路是數字電路中的一種重要類型,它不僅在計算機、通信、控制等領域有著廣泛的應用,而且對于理解和設計現代電子系統具有重要意義。 1. 時序邏輯電路的基本概念 時序
發表于 08-28 11:45
?1957次閱讀
組合邏輯電路是一種基本的數字電路,它由邏輯門組成,用于實現各種邏輯功能。組合邏輯電路的結構特點主要包括以下幾個方面: 無記憶功能 :組合
發表于 08-11 11:14
?1079次閱讀
當前的輸入信號,還取決于電路的歷史狀態。與組合邏輯電路不同,組合邏輯電路的輸出僅取決于當前的輸入信號,而時序邏輯電路的輸出則受到電路內部狀態
發表于 07-30 15:02
?1232次閱讀
在數字電子學中,邏輯電路和時序邏輯電路是兩種基本的電路類型。它們在處理數字信號和實現數字系統時起著關鍵作用。邏輯電路主要用于實現基本的
發表于 07-30 15:00
?880次閱讀
: 基本邏輯門 基本邏輯門是構成組合邏輯電路的基礎,包括與門(AND)、或門(OR)、非門(NOT)、異或門(XOR)和同或門(XNOR)等。 1.1 與門(AND) 與門是一種多輸入單
發表于 07-30 14:41
?1784次閱讀
在數字世界中,邏輯電路是實現數據處理、傳輸和控制的核心組件。它們通過邏輯門和觸發器等元件,實現了各種復雜數字電路的設計。本文將為您介紹邏輯電路
發表于 05-24 15:54
?1786次閱讀
決定。它們沒有儲存器或時鐘元件,因此輸出僅取決于當前輸入的狀態。組合邏輯電路不存儲任何信息,也沒有內部狀態。典型的組合邏輯電路包括門電路、多路選擇器
發表于 03-26 16:12
?3822次閱讀
時序邏輯電路的輸出與輸入信號以及內部存儲器狀態有關。時序邏輯電路是一類特殊的數字電路,其輸出信號的值不僅取決于當前的輸入信號,還取決于過去的輸入信號以及內部存儲
發表于 02-06 14:30
?2765次閱讀
時序邏輯電路是一種能夠存儲信息并根據時鐘信號按照特定順序執行操作的電路。它是計算機硬件中非常重要的一部分,用于實現存儲器、時序控制器等功能。與之相對的是組合
發表于 02-06 11:18
?1w次閱讀
組合邏輯電路和時序邏輯電路是數字電路中兩種重要的邏輯電路類型,它們主要區別在于其輸出信號的依賴關系和對時間的敏感性。
發表于 02-04 16:00
?4613次閱讀
當邏輯電路由多個邏輯門組成且不含存儲電路,對于給定的輸入變量組合將產生確定的輸出,則這種邏輯電路稱為組合邏輯電路。
發表于 02-04 11:46
?1783次閱讀
評論