本文詳解綜合實現和出bit文件。各Block都搭建完成后,選中這個bd右鍵,Generate Output Products主要是把IP參數和連接信息update到project中,同時也會檢查錯誤。(一般synth也會更新,但是有目標的update下更放心)
沒有錯誤的話,再右鍵Create HDL Wrapper,給整個bd加個hdl的殼。(因為綜合工具不處理原理圖bd,所以再次倒騰回hdl的code模式)
我的project會報這個警告。是BRAM的連接端口不匹配,我自己的IP中BRAM類型是OTHER,可以自己雙擊BRAM_Port端口把MasterType類型改成BRAM_CTRL,就不報warning了。
先Run Synthesis,在Run Implementation,最終Generate Bitstream。建議一步一步來,工程大,電腦配置又不頂尖的話,耗時會非常長。一步步來,逐步把錯誤消了。
上面的Simulation和Debug是兩個比較重要的調試環節,后面章節單獨介紹。
-
bit
+關注
關注
0文章
48瀏覽量
32165 -
Vivado
+關注
關注
19文章
819瀏覽量
67305
發布評論請先 登錄
相關推薦
探索Vivado HLS設計流,Vivado HLS高層次綜合設計
如何在Vitis中把設置信息傳遞到底層的Vivado

關于Vivado生成的.ll和.bit文件問題
xilinx EDF已經綜合過的網表文件怎樣添加到Vivado工程中?
Vivado中綜合,實現,編程和調試工程可能會出現的問題及解決方案
使用Vivado 2016.3中IBERT調試的好處及步驟
設置Vivado壓縮BIT文件的兩種方法
Vivado的安裝生成bit文件及燒錄FPGA的簡要流程教程免費下載
Vivado綜合引擎的增量綜合流程
Vivado生成bit流失敗,怎么解決?

Vivado布線和生成bit參數設置

評論