在线观看www成人影院-在线观看www日本免费网站-在线观看www视频-在线观看操-欧美18在线-欧美1级

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

dds系統(tǒng)的那些原理和知識

0BFC_eet_china ? 來源:互聯(lián)網(wǎng) ? 作者:佚名 ? 2017-11-14 10:00 ? 次閱讀

DDS架構(gòu)基本原理

隨著數(shù)字技術(shù)在儀器儀表通信系統(tǒng)中的廣泛使用,可從參考頻率源產(chǎn)生多個頻率的數(shù)字控制方法誕生了,即直接數(shù)字頻率合成(DDS)。其基本架構(gòu)如圖1所示。該簡化模型采用一個穩(wěn)定時(shí)鐘來驅(qū)動存儲正弦波(或其它任意波形)一個或多個整數(shù)周期的可編程只讀存儲器(PROM)。隨著地址計(jì)數(shù)器逐步執(zhí)行每個存儲器位置,每個位置相應(yīng)的信號數(shù)字幅度會驅(qū)動DAC,進(jìn)而產(chǎn)生模擬輸出信號。最終模擬輸出信號的頻譜純度主要取決于DAC。相位噪聲主要來自參考時(shí)鐘。

DDS是一種采樣數(shù)據(jù)系統(tǒng),因此必須考慮所有與采樣相關(guān)的問題,包括量化噪聲、混疊、濾波等。例如,DAC輸出頻率的高階諧波會折回奈奎斯特帶寬,因而不可濾波,而基于PLL的合成器的高階諧波則可以濾波。此外,還有其它幾種因素需要考慮,稍后將會討論。

圖1:直接數(shù)字頻率合成系統(tǒng)的基本原理

這種簡單DDS系統(tǒng)的基本問題在于,最終輸出頻率只能通過改變參考時(shí)鐘頻率或?qū)ROM重新編程來實(shí)現(xiàn),非常不靈活。實(shí)際DDS系統(tǒng)采用更加靈活有效的方式來實(shí)現(xiàn)這一功能,即采用名為數(shù)控振蕩器(NCO)的數(shù)字硬件。圖2所示為該系統(tǒng)的框圖。

圖2:靈活的DDS系統(tǒng)

系統(tǒng)的核心是相位累加器,其內(nèi)容會在每個時(shí)鐘周期更新。相位累加器每次更新時(shí),存儲在△相位寄存器中的數(shù)字字M就會累加至相位寄存器中的數(shù)字。假設(shè)△相位寄存器中的數(shù)字為00...01,相位累加器中的初始內(nèi)容為00...00。相位累加器每個時(shí)鐘周期都會按00...01更新。如果累加器為32位寬,則在相位累加器返回至00...00前需要232(超過40億)個時(shí)鐘周期,周期會不斷重復(fù)。

相位累加器的截?cái)噍敵鲇米髡?或余弦)查找表的地址。查找表中的每個地址均對應(yīng)正弦波的從0°到360°的一個相位點(diǎn)。查找表包括一個完整正弦波周期的相應(yīng)數(shù)字幅度信息。(實(shí)際上,只需要90°的數(shù)據(jù),因?yàn)閮蓚€MSB中包含了正交數(shù)據(jù))。因此,查找表可將相位累加器的相位信息映射至數(shù)字幅度字,進(jìn)而驅(qū)動DAC。圖3用圖形化的“相位輪”顯示了這一情況。

考慮n = 32,M = 1的情況。相位累加器會逐步執(zhí)行232個可能的輸出中的每一個,直至溢出并重新開始。相應(yīng)的輸出正弦波頻率等于輸入時(shí)鐘頻率232分頻。若M=2,相位累加器寄存器就會以兩倍的速度“滾動”計(jì)算,輸出頻率也會增加一倍。以上內(nèi)容可總結(jié)如下:

圖3:數(shù)字相位輪

n位相位累加器(大多數(shù)DDS系統(tǒng)中,n的范圍通常為24至32)存在2n個可能的相位點(diǎn)。△相位寄存器中的數(shù)字字M代表相位累加器每個時(shí)鐘周期增加的數(shù)量。如果時(shí)鐘頻率為fc,則輸出正弦波頻率計(jì)算公式為:

該公式稱為DDS“調(diào)諧公式”。注意,系統(tǒng)的頻率分辨率等于fc/2n。n = 32時(shí),分辨率超過40億分之一!在實(shí)際DDS系統(tǒng)中,溢出相位寄存器的位不會進(jìn)入查找表,而是會被截?cái)?,只留下?3至15個MSB。這樣可以減小查找表的大小,而且不會影響頻率分辨率。相位截?cái)嘀粫o最終輸出增加少量可接受的相位噪聲。(參見圖4)。

圖4:計(jì)算得出的輸出頻譜顯示15位相位截?cái)鄷r(shí)90 dB SFDR

DAC的分辨率通常比查找表的寬度少2至4位。即便是完美的N位DAC,也會增加輸出的量化噪聲。圖4顯示的是32位相位累加器15位相位截?cái)鄷r(shí)計(jì)算得出的輸出頻譜。選擇M值后,輸出頻率會從0.25倍時(shí)鐘頻率開始稍有偏移。注意,相位截?cái)嗪陀邢轉(zhuǎn)AC分辨率產(chǎn)生的雜散都至少比滿量程輸出低90 dB。這一性能遠(yuǎn)遠(yuǎn)超出了任何商用12位DAC,足以滿足大多數(shù)應(yīng)用的需求。

上述基本DDS系統(tǒng)極為靈活,且具有高分辨率。只需改變M寄存器的內(nèi)容,頻率就可以立即改變,不會出現(xiàn)相位不連續(xù)。但是,實(shí)際DDS系統(tǒng)首先需要執(zhí)行串行或字節(jié)加載序列,以將新的頻率字載入內(nèi)部緩沖寄存器,然后再載入M寄存器。這樣就可以盡可能減少封裝引腳數(shù)。新的頻率字載入緩沖寄存器后,并行輸出△相位寄存器就會同步操作,從而同時(shí)改變所有位。加載△相位緩沖寄存器所需的時(shí)鐘周期數(shù)決定了輸出頻率的最大改變速率。

DDS系統(tǒng)中的混疊

簡單DDS系統(tǒng)中可能會產(chǎn)生一種重要的輸出頻率范圍限制。奈奎斯特準(zhǔn)則表明,時(shí)鐘頻率(采樣速率)必須至少為輸出頻率的兩倍。實(shí)際最高輸出頻率限制在約1/3時(shí)鐘頻率范圍內(nèi)。圖5所示為DDS系統(tǒng)中的DAC輸出,其中輸出頻率為30 MHz,時(shí)鐘頻率為100 MHz。如圖所示,重構(gòu)DAC后必須跟隨一個抗混疊濾波器,以消除較低的圖像頻率(100 – 30 = 70 MHz)。

圖5:DDS系統(tǒng)中的混疊

注意,DAC輸出(濾波前)的幅度響應(yīng)跟隨著一個sin(x)/x響應(yīng),在時(shí)鐘頻率及其整數(shù)倍時(shí),該值為零。歸一化輸出幅度A(fO)的精確計(jì)算公式如下:

其中,fO為輸出頻率,fc為時(shí)鐘頻率。

出現(xiàn)該滾降的原因是由于DAC輸出并非一系列零寬脈沖(和最佳重新采樣器中一樣),而是一系列矩形脈沖,寬度等于更新速率的倒數(shù)。sin(x)/x響應(yīng)的幅度比奈奎斯特頻率低3.92 dB(DAC更新速率的1/2)。實(shí)際上,抗混疊濾波器的傳遞函數(shù)可用來補(bǔ)償sin(x)/x滾降,使整體頻率響應(yīng)相對平坦,達(dá)到最大輸出DAC頻率(一般為1/3更新速率)。

另一個重要的考慮因素在于,和基于PLL的系統(tǒng)不同,DDS系統(tǒng)中的基本輸出頻率高階諧波會因混疊而折回至基帶。這些諧波無法通過抗混疊濾波器去除。例如,如果時(shí)鐘頻率為100 MHz,輸出頻率為30 MHz,則30 MHz的第二個諧波會出現(xiàn)在60 MHz(帶外),但也會出現(xiàn)在100 – 60 = 40 MHz(混疊成分)。同樣,第三個諧波(90 MHz)會出現(xiàn)在帶內(nèi),頻率為100 – 90 = 10 MHz,第四個諧波出現(xiàn)在120 – 100 MHz = 20 MHz。高階諧波也會落在奈奎斯特帶寬內(nèi)(直流至fc/2)。前4個諧波的位置如圖所示。

用作ADC時(shí)鐘驅(qū)動器的DDS系統(tǒng)

DDS系統(tǒng)(如AD9850)可以提供產(chǎn)生ADC采樣時(shí)鐘的出色方法,尤其適合ADC采樣頻率必須受到軟件控制,且鎖定至系統(tǒng)時(shí)鐘的情況(參見圖6)。DAC輸出電流IOUT驅(qū)動200 Ω、42 MHz的低通濾波器,源和負(fù)載阻抗端接,等效負(fù)載為100 Ω。濾波器可以消除42 MHz以上的雜散頻率成分。經(jīng)過濾波的輸出可以驅(qū)動AD9850內(nèi)部比較器的一個輸入端。DAC補(bǔ)償輸出電流可以驅(qū)動100 Ω的負(fù)載。位于兩個輸出之間的100 kΩ電阻分壓器輸出經(jīng)過去耦,可以產(chǎn)生參考電壓以供內(nèi)部比較器使用。

比較器輸出有2 ns的上升和下降時(shí)間,可以產(chǎn)生與TTL/CMOS邏輯電平兼容方波。比較器輸出邊緣的抖動小于20 ps rms。輸出和補(bǔ)償輸出均可按要求提供。

圖6:將DDS系統(tǒng)用作ADC時(shí)鐘驅(qū)動器

在圖6所示的電路中,40 MSPS ADC時(shí)鐘的總輸出均方根抖動為50 ps rms,由此產(chǎn)生的信噪比下降在寬動態(tài)范圍應(yīng)用中必須加以考慮。

DDS系統(tǒng)中的幅度調(diào)制

DDS系統(tǒng)中的幅度調(diào)制可以通過在查找表和DAC輸入之間放置數(shù)字乘法器來實(shí)現(xiàn),如圖7所示。調(diào)制DAC輸出幅度的另一種方法是改變DAC的參考電壓。在AD9850中,內(nèi)部參考控制放大器的帶寬約為1 MHz。這種方法在輸出幅度變化相對較小的情況下非常有效,只要輸出信號不超過+1 V的規(guī)格即可。

圖7:DDS系統(tǒng)中的幅度調(diào)制

DDS系統(tǒng)中的無雜散動態(tài)范圍考慮

在大多數(shù)DDS應(yīng)用中,首要考慮因素是DAC輸出的頻譜純度。遺憾的是,該性能的測量、預(yù)測和分析十分復(fù)雜,涉及大量相互作用的因素。

即便是理想的N位DAC,也會在DDS系統(tǒng)中產(chǎn)生諧波。這些諧波的幅度主要取決于輸出頻率與時(shí)鐘頻率的比值。原因在于,DAC量化噪聲的頻譜成分會隨著該比值的變化而變化,雖然其理論均方根值仍等于q/√12(其中q是LSB的權(quán)重)。“量化噪聲表現(xiàn)為白噪聲,在奈奎斯特帶寬內(nèi)均勻分布”這條假設(shè)在DDS系統(tǒng)中并不適用(這條假設(shè)在ADC系統(tǒng)中更為適用,因?yàn)锳DC會給信號增加一定的噪聲,從而“擾動”量化誤差或使其隨機(jī)化。但是,依然存在一定的相關(guān)性)。例如,如果DAC輸出頻率精確設(shè)置為時(shí)鐘頻率的約數(shù),則量化噪聲會集中在輸出頻率的倍數(shù),也就是說,主要取決于信號。如果輸出頻率稍有失調(diào),量化噪聲會變得更加隨機(jī),從而改進(jìn)有效SFDR。

圖8說明了上述情況,其中4096 (4k)點(diǎn)FFT基于理想12位DAC中數(shù)字化生成的數(shù)據(jù)計(jì)算得出。左側(cè)圖表(A)中,所選的時(shí)鐘頻率和輸出頻率的比值恰好等于40,獲得的SFDR約為77 dBc。右側(cè)圖表中,比例稍有失調(diào),有效SFDR增至94 dBc。在這一理想情況下,只是略微改變了頻率比,SFDR就改變了17 dB。

圖8:采用4096點(diǎn)FFT時(shí),時(shí)鐘與輸出頻率比值對理論12位DAC SFDR的影響

因此,通過仔細(xì)選擇時(shí)鐘與輸出頻率,就可以獲得最佳SFDR。但是,在有些應(yīng)用中,這點(diǎn)可能難以實(shí)現(xiàn)。在基于ADC的系統(tǒng)中,增加少量的隨機(jī)噪聲至輸入就可能使量化誤差隨機(jī)化,并且減少這種效應(yīng)。DDS系統(tǒng)中也可以實(shí)現(xiàn)同樣的效果,如圖9所示。偽隨機(jī)數(shù)字噪聲發(fā)生器輸出先增加至DDS正弦幅度字,然后再載入DAC。數(shù)字噪聲的幅度設(shè)置為1/2 LSB左右。這樣就能實(shí)現(xiàn)隨機(jī)化過程,代價(jià)是整體輸出本底噪聲會略微增加。但是,在大多數(shù)DDS系統(tǒng)中,有足夠的靈活性可以選擇不同的頻率比,因此不需要擾動。

圖9:向DDS系統(tǒng)注入數(shù)字?jǐn)_動以使量化噪聲隨機(jī)化并提高SFDR

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報(bào)投訴
  • adc
    adc
    +關(guān)注

    關(guān)注

    98

    文章

    6514

    瀏覽量

    545054
  • pll
    pll
    +關(guān)注

    關(guān)注

    6

    文章

    777

    瀏覽量

    135207
  • DDS
    DDS
    +關(guān)注

    關(guān)注

    21

    文章

    634

    瀏覽量

    152744
  • 時(shí)鐘驅(qū)動器

    關(guān)注

    0

    文章

    33

    瀏覽量

    13862

原文標(biāo)題:一文看懂DDS原理、混疊、幅度調(diào)制

文章出處:【微信號:eet-china,微信公眾號:電子工程專輯】歡迎添加關(guān)注!文章轉(zhuǎn)載請注明出處。

收藏 人收藏

    評論

    相關(guān)推薦

    DDS協(xié)議測試解決方案之中間件的作用#DDS

    DDS
    北匯信息POLELINK
    發(fā)布于 :2023年05月12日 13:05:42

    【小梅哥帶你做項(xiàng)目】基于DDS技術(shù)的信號發(fā)生器系統(tǒng)

    各位FPGA用戶大家好,為了給本版塊營造更良好的學(xué)習(xí)氛圍,現(xiàn)特邀請我們的版主小梅哥帶我們一起做項(xiàng)目【基于DDS技術(shù)的信號發(fā)生器系統(tǒng)】 歡迎大家一起跟帖交流學(xué)習(xí)!題目:設(shè)計(jì)一個基于DDS技術(shù)的信號
    發(fā)表于 12-09 16:31

    利用FPGA怎么設(shè)計(jì)DDS系統(tǒng)

    隨著現(xiàn)代電子技術(shù)的不斷發(fā)展,在通信系統(tǒng)中往往需要在一定頻率范圍內(nèi)提供一系列穩(wěn)定和準(zhǔn)確的頻率信號,一般的振蕩器己不能滿足要求,這就需要頻率合成技術(shù)。直接數(shù)字頻率合成(Direct Digital
    發(fā)表于 10-22 06:52

    DDS的工作原理是什么?如何去設(shè)計(jì)DDS?

    DDS的工作原理是什么?基于DSP Builder和DDS設(shè)計(jì)基于FPGA的DDS設(shè)計(jì)
    發(fā)表于 05-06 06:27

    什么是DDS?DDS的工作原理是什么

    什么是DDS?DDS的工作原理是什么?怎么做出一個DDS模塊呢?
    發(fā)表于 01-26 06:31

    DDS的結(jié)構(gòu)和在系統(tǒng)設(shè)計(jì)中的優(yōu)勢以及D A轉(zhuǎn)換器在DDS中的

    DDS的結(jié)構(gòu)和在系統(tǒng)設(shè)計(jì)中的優(yōu)勢以及D A轉(zhuǎn)換器在DDS中的應(yīng)用:
    發(fā)表于 06-10 11:11 ?34次下載
    <b class='flag-5'>DDS</b>的結(jié)構(gòu)和在<b class='flag-5'>系統(tǒng)</b>設(shè)計(jì)中的優(yōu)勢以及D A轉(zhuǎn)換器在<b class='flag-5'>DDS</b>中的

    DDS在SIMULINK中的仿真設(shè)計(jì)

    簡單介紹了直接數(shù)字頻率合成(DDS) 技術(shù)和Simulink 仿真系統(tǒng)的特點(diǎn)及背景,闡述了DDS 的基本工作原理并對它的主要雜散進(jìn)行了分析;在Simulink 環(huán)境下建立了DDS 的動
    發(fā)表于 07-06 17:22 ?33次下載

    DDS,什么是DDS,DDS的結(jié)構(gòu)

    DDS,什么是DDS,DDS的結(jié)構(gòu) DDS概述 直接數(shù)字式頻率綜合器DDS(Direct Digital Synthesizer),
    發(fā)表于 09-03 08:42 ?4581次閱讀
    <b class='flag-5'>DDS</b>,什么是<b class='flag-5'>DDS</b>,<b class='flag-5'>DDS</b>的結(jié)構(gòu)

    DDS是什么意思,DDS結(jié)構(gòu),DDS原理是什么

    DDS是什么意思,DDS結(jié)構(gòu),DDS原理是什么 什么叫DDS 直接數(shù)字式頻率合成器DDS(Direct Digital Synthesi
    發(fā)表于 03-08 16:56 ?4.7w次閱讀

    直接數(shù)字合成(DDS),直接數(shù)字合成(DDS)是什么意思

    直接數(shù)字合成(DDS),直接數(shù)字合成(DDS)是什么意思 直接數(shù)字合成(DDS)的概念 1971年,美國學(xué)者J.Tierncy,
    發(fā)表于 03-23 11:06 ?2488次閱讀

    一種基于DDS技術(shù)的新型激光測距系統(tǒng)的設(shè)計(jì)

    一種基于DDS技術(shù)的新型激光測距系統(tǒng)的設(shè)計(jì)
    發(fā)表于 01-02 19:33 ?22次下載

    基于DSP和DDS技術(shù)的氣體濃度檢測系統(tǒng)

    基于DSP和DDS技術(shù)的氣體濃度檢測系統(tǒng)
    發(fā)表于 10-19 14:48 ?17次下載
    基于DSP和<b class='flag-5'>DDS</b>技術(shù)的氣體濃度檢測<b class='flag-5'>系統(tǒng)</b>

    通過FPGA與并行處理技術(shù)實(shí)現(xiàn)DDS系統(tǒng)時(shí)鐘電路

    不同的應(yīng)用領(lǐng)域,對DDS的性能有不同的要求。當(dāng)把DDS用做雷達(dá)系統(tǒng)中的本振信號源時(shí),對寄生信號抑制的要求可能比較高,如要求在60dB或70dB以上。當(dāng)把DDS用于雷達(dá)干擾
    的頭像 發(fā)表于 10-07 11:14 ?7618次閱讀
    通過FPGA與并行處理技術(shù)實(shí)現(xiàn)<b class='flag-5'>DDS</b><b class='flag-5'>系統(tǒng)</b>時(shí)鐘電路

    SOME/IP與DDS對比及DDS測試策略和方案探討

    本文對DDS以及基于DDS的SOA系統(tǒng)的測試策略進(jìn)行探討,并介紹DDS測試方案。
    的頭像 發(fā)表于 08-04 14:52 ?2258次閱讀
    SOME/IP與<b class='flag-5'>DDS</b>對比及<b class='flag-5'>DDS</b>測試策略和方案探討

    DDS在ROS2中的應(yīng)用

    DDS在ROS2中的應(yīng)用 DDS在ROS2系統(tǒng)中的位置至關(guān)重要,所有上層建設(shè)都建立在DDS之上。在這個ROS2的架構(gòu)圖中,藍(lán)色和紅色部分就是DDS
    的頭像 發(fā)表于 11-24 17:54 ?961次閱讀
    <b class='flag-5'>DDS</b>在ROS2中的應(yīng)用
    主站蜘蛛池模板: 一区二区福利| 美女扒尿口给男人桶到爽 | 日韩系列| 日韩写真在线| 欧美色乱| 狠狠色噜噜狠狠狠狠米奇7777| 国产亚洲精品自在久久77| 日本高清视频色wwwwww色| 色色免费| 欧美黄色片 一级片| 精品三级视频| 男人的天堂在线免费视频| 免费黄色毛片| 痴女中文字幕在线视频| 一级特黄高清完整大片| 天天爱天天操| 51精品视频免费国产专区| 免费看大黄| 欲色啪| 中文字幕一区二区三区在线播放 | 天天激情站| 国产破苞合集 magnet| avtt香蕉| 一级黄色大全| 精品国产麻豆免费人成网站| 一区二区三区福利| 中国日韩欧美中文日韩欧美色| 无遮挡一级毛片| 亚洲www网站| 欧洲妇女成人淫片aaa视频| 色综合天天综合网国产成人网| 欧美日韩一区不卡| vr亚洲成年网址在线观看| 人人人干| 永久黄网站色视频免费观看99| 永久看日本大片免费| 欧美feer| 窝窝午夜看片| 欧美成人鲁丝片在线观看| 一道精品视频一区二区三区男同| 伊人久久综合成人亚洲|