在线观看www成人影院-在线观看www日本免费网站-在线观看www视频-在线观看操-欧美18在线-欧美1级

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

FPGA設(shè)計(jì)的十五條原則詳細(xì)解析

h1654155971.7688 ? 2017-12-19 17:19 ? 次閱讀

1、硬件設(shè)計(jì)基本原則

(1)速度與面積平衡和互換原則:一個(gè)設(shè)計(jì)如果時(shí)序余量較大,所能跑的頻率遠(yuǎn)高于設(shè)計(jì)要求,能可以通過模塊復(fù)用來減少整個(gè)設(shè)計(jì)消耗的芯片面積,這就是用速度優(yōu)勢(shì)換面積的節(jié)約;反之,如果一個(gè)設(shè)計(jì)的時(shí)序要求很高,普通方法達(dá)不到設(shè)計(jì)頻率,那么可以通過數(shù)據(jù)流串并轉(zhuǎn)換,并行復(fù)制多個(gè)操作模塊,對(duì)整個(gè)設(shè)計(jì)采用“乒乓操作”和“串并轉(zhuǎn)換”的思想進(jìn)行處理,在芯片輸出模塊處再對(duì)數(shù)據(jù)進(jìn)行“并串轉(zhuǎn)換”。從而實(shí)現(xiàn)了用面積復(fù)制換取速度的提高。(2)硬件原則:理解HDL本質(zhì)(3)系統(tǒng)原則:整體把握(4)同步設(shè)計(jì)原則:設(shè)計(jì)時(shí)序穩(wěn)定的基本原則

2、Verilog作為一種HDL語言,對(duì)系統(tǒng)行為的建模方式是分層次的。比較重要的層次有系統(tǒng)級(jí)(system)、算法級(jí)(Algorithm)、寄存器傳輸級(jí)(RTL)、邏輯級(jí)(Logic)、門級(jí)(Gate)、電路開關(guān)級(jí)(Switch)。
3、實(shí)際工作中,除了描述仿真測(cè)試激勵(lì)(Testbench)時(shí)使用for循環(huán)語句外,極少在RTL級(jí)編碼中使用for循環(huán),這是因?yàn)閒or循環(huán)會(huì)被綜合器展開為所有變量情況的執(zhí)行語句,每個(gè)變量獨(dú)立占用寄存器資源,不能有效的復(fù)用硬件邏輯資源,造成巨大的浪費(fèi)。一般常用case語句代替。
4、if…else…和case在嵌套描述時(shí)是有很大區(qū)別的,if…else…是有優(yōu)先級(jí)的,一般來說,第一個(gè)if的優(yōu)先級(jí)最高,最后一個(gè)else的優(yōu)先級(jí)最低。而case語句是平行語句,它是沒有優(yōu)先級(jí)的,而建立優(yōu)先級(jí)結(jié)構(gòu)需要耗費(fèi)大量的邏輯資源,所以能用case的地方就不要用if…else…語句。補(bǔ)充:1.也可以用if…; if…; if…;描述不帶優(yōu)先級(jí)的“平行”語句。
5、FPGA一般觸發(fā)器資源比較豐富,而CPLD組合邏輯資源更豐富。
6、FPGA和CPLD的組成:FPGA基本有可編程I/O單元、基本可編程邏輯單元、嵌入式RAM、豐富的布線資源、底層嵌入功能單元和內(nèi)嵌專用硬核等6部分組成。CPLD的結(jié)構(gòu)相對(duì)比較簡(jiǎn)單,主要由可編程I/O單元、基本邏輯單元、布線池和其他輔助功能模塊組成。7、Block RAM:3種塊RAM結(jié)構(gòu),M512 RAM(512bit)、M4K RAM(4Kbit)、M-RAM(64Kbit).M512 RAM:適合做一些小的Buffer、FIFO、DPRAM、SPRAM、ROM等;M4K RAM: 適用于一般的需求M-RAM: 適合做大塊數(shù)據(jù)的緩沖區(qū)。Xlinx 和 Lattice FPGA的LUT可以靈活配置成小的RAM、ROM、FIFO等存儲(chǔ)結(jié)構(gòu),這種技術(shù)被稱為分布式RAM。補(bǔ)充:但是在一般的設(shè)計(jì)中,不提倡用FPGA/CPLD的片內(nèi)資源配置成大量的存儲(chǔ)器,這是處于成本的考慮。所以盡量采用外接存儲(chǔ)器。
8、善用芯片內(nèi)部的PLL或DLL資源完成時(shí)鐘的分頻、倍頻率、移相等操作,不僅簡(jiǎn)化了設(shè)計(jì),并且能有效地提高系統(tǒng)的精度和工作穩(wěn)定性。
9、異步電路和同步時(shí)序電路的區(qū)別異步電路:電路核心邏輯有用組合電路實(shí)現(xiàn);異步時(shí)序電路的最大缺點(diǎn)是容易產(chǎn)生毛刺;不利于器件移植;不利于靜態(tài)時(shí)序分析(STA)、驗(yàn)證設(shè)計(jì)時(shí)序性能。
同步時(shí)序電路:電路核心邏輯是用各種觸發(fā)器實(shí)現(xiàn);電路主要信號(hào)、輸出信號(hào)等都是在某個(gè)時(shí)鐘沿驅(qū)動(dòng)觸發(fā)器產(chǎn)生的;同步時(shí)序電路可以很好的避免毛刺;利于器件移植;利于靜態(tài)時(shí)序分析(STA)、驗(yàn)證設(shè)計(jì)時(shí)序性能。
10、同步設(shè)計(jì)中,穩(wěn)定可靠的數(shù)據(jù)采樣必須遵從以下兩個(gè)基本原則:(1)在有效時(shí)鐘沿到達(dá)前,數(shù)據(jù)輸入至少已經(jīng)穩(wěn)定了采樣寄存器的Setup時(shí)間之久,這條原則簡(jiǎn)稱滿足Setup時(shí)間原則;(2)在有效時(shí)鐘沿到達(dá)后,數(shù)據(jù)輸入至少還將穩(wěn)定保持采樣寄存器的Hold時(shí)鐘之久,這條原則簡(jiǎn)稱滿足Hold時(shí)間原則。
11、同步時(shí)序設(shè)計(jì)注意事項(xiàng):異步時(shí)鐘域的數(shù)據(jù)轉(zhuǎn)換。組合邏輯電路的設(shè)計(jì)方法。同步時(shí)序電路的時(shí)鐘設(shè)計(jì)。同步時(shí)序電路的延遲。同步時(shí)序電路的延遲最常用的設(shè)計(jì)方法是用分頻或者倍頻的時(shí)鐘或者同步計(jì)數(shù)器完成所需的延遲,對(duì)比較大的和特殊定時(shí)要求的延時(shí),一般用高速時(shí)鐘產(chǎn)生一個(gè)計(jì)數(shù)器,根據(jù)計(jì)數(shù)產(chǎn)生延遲;對(duì)于比較小的延遲,可以用D觸發(fā)器打一下,這樣不僅可以使信號(hào)延時(shí)了一個(gè)時(shí)鐘周期,而且完成了信號(hào)與時(shí)鐘的初次同步。在輸入信號(hào)采樣和增加時(shí)序約束余量中使用。另外,還有用行為級(jí)方法描述延遲,如“#5 a<=4’0101;”這種常用于仿真測(cè)試激勵(lì),但是在電路綜合時(shí)會(huì)被忽略,并不能起到延遲作用。Verilog 定義的reg型,不一定綜合成寄存器。在Verilog代碼中最常用的兩種數(shù)據(jù)類型是wire和reg型,一般來說,wire型指定的數(shù)據(jù)和網(wǎng)線通過組合邏輯實(shí)現(xiàn),而reg型指定的數(shù)據(jù)不一定就是用寄存器實(shí)現(xiàn)。12、常用設(shè)計(jì)思想與技巧(1)乒乓操作;(2)串并轉(zhuǎn)換;(3)流水線操作;(4)異步時(shí)鐘域數(shù)據(jù)同步。是指如何在兩個(gè)時(shí)鐘不同步的數(shù)據(jù)域之間可靠地進(jìn)行數(shù)據(jù)交換的問題。數(shù)據(jù)時(shí)鐘域不同步主要有兩種情況:兩個(gè)域的時(shí)鐘頻率相同,但是相差不固定,或者相差固定但是不可測(cè),簡(jiǎn)稱為同頻異相問題。兩個(gè)時(shí)鐘頻率根本不同,簡(jiǎn)稱異頻問題。兩種不推薦的異步時(shí)鐘域操作方法:一種是通過增加Buffer或者其他門延時(shí)來調(diào)整采樣;另一種是盲目使用時(shí)鐘正負(fù)沿調(diào)整數(shù)據(jù)采樣。
13、模塊劃分基本原則:(1)對(duì)每個(gè)同步時(shí)序設(shè)計(jì)的子模塊的輸出使用寄存器(用寄存器分割同步時(shí)序模塊原則)。(2)將相關(guān)邏輯和可以復(fù)用的邏輯劃分在同一模塊內(nèi)(呼應(yīng)系統(tǒng)原則)。(3)將不同優(yōu)化目標(biāo)的邏輯分開。(4)將送約束的邏輯歸到同一模塊。(5)將存儲(chǔ)邏輯獨(dú)立劃分成模塊。(6)合適的模塊規(guī)模。(7)頂層模塊最好不進(jìn)行邏輯設(shè)計(jì)。
14、組合邏輯的注意事項(xiàng)(1)避免組合邏輯反饋環(huán)路(容易毛刺、振蕩、時(shí)序違規(guī)等)。解決:A、牢記任何反饋回路必須包含寄存器;B、檢查綜合、實(shí)現(xiàn)報(bào)告的warning信息,發(fā)現(xiàn)反饋回路(combinational loops)后進(jìn)行相應(yīng)修改。(2)替換延遲鏈。解決:用倍頻、分頻或者同步計(jì)數(shù)器完成。(3)替換異步脈沖產(chǎn)生單元(毛刺生成器)。解決:用同步時(shí)序設(shè)計(jì)脈沖電路。(4)慎用鎖存器。解決:A、使用完備的if…else語句;B、檢查設(shè)計(jì)中是否含有組合邏輯反饋環(huán)路;C、對(duì)每個(gè)輸入條件,設(shè)計(jì)輸出操作,對(duì)case語句設(shè)置default操作。特別是在狀態(tài)機(jī)設(shè)計(jì)中,最好有一個(gè)default的狀態(tài)轉(zhuǎn)移,而且每個(gè)狀態(tài)最好也有一個(gè)default的操作。D、如果使用case語句時(shí),特別是在設(shè)計(jì)狀態(tài)機(jī)時(shí),盡量附加綜合約束屬性,綜合為完全條件case語句。小技巧:仔細(xì)檢查綜合器的綜合報(bào)告,目前大多數(shù)的綜合器對(duì)所綜合出的latch都會(huì)報(bào)“warning”,通過綜合報(bào)告可以較為方便地找出無意中生成的latch。
15、時(shí)鐘設(shè)計(jì)的注意事項(xiàng)(1)同步時(shí)序電路推薦的時(shí)鐘設(shè)計(jì)方法:時(shí)鐘經(jīng)全局時(shí)鐘輸入引腳輸入,通過FPGA內(nèi)部專用的PLL或DLL進(jìn)行分頻/倍頻、移相等調(diào)整與運(yùn)算,然后經(jīng)FPGA內(nèi)部全局時(shí)鐘布線資源驅(qū)動(dòng)到達(dá)芯片內(nèi)所有寄存器和其他模塊的時(shí)鐘輸入端。FPGA設(shè)計(jì)者的5項(xiàng)基本功:仿真、綜合、時(shí)序分析、調(diào)試、驗(yàn)證。對(duì)于FPGA設(shè)計(jì)者來說,練好這5項(xiàng)基本功,與用好相應(yīng)的EDA工具是同一過程,對(duì)應(yīng)關(guān)系如下:
1. 仿真:Modelsim, Quartus II(Simulator Tool)
2. 綜合:Quartus II (Compiler Tool, RTL Viewer, Technology Map Viewer, Chip Planner)
3. 時(shí)序:Quartus II (TimeQuest Timing Analyzer, Technology Map Viewer, Chip Planner)
4. 調(diào)試:Quartus II (SignalTap II Logic Analyzer, Virtual JTAG, Assignment Editor)
5. 驗(yàn)證:Modelsim, Quartus II(Test Bench Template Writer)掌握HDL語言雖然不是FPGA設(shè)計(jì)的全部,但是HDL語言對(duì)FPGA設(shè)計(jì)的影響貫穿于整個(gè)FPGA設(shè)計(jì)流程中,與FPGA設(shè)計(jì)的5項(xiàng)基本功是相輔相成的。對(duì)于FPGA設(shè)計(jì)者來說,用好“HDL語言的可綜合子集”可以完成FPGA設(shè)計(jì)50%的工作——設(shè)計(jì)編碼。練好仿真、綜合、時(shí)序分析這3項(xiàng)基本功,對(duì)于學(xué)習(xí)“HDL語言的可綜合子集”有如下幫助:
1. 通過仿真,可以觀察HDL語言在FPGA中的邏輯行為。
2. 通過綜合,可以觀察HDL語言在FPGA中的物理實(shí)現(xiàn)形式。
3. 通過時(shí)序分析,可以分析HDL語言在FPGA中的物理實(shí)現(xiàn)特性。對(duì)于FPGA設(shè)計(jì)者來說,用好“HDL語言的驗(yàn)證子集”,可以完成FPGA設(shè)計(jì)另外50%的工作——調(diào)試驗(yàn)證。
1. 搭建驗(yàn)證環(huán)境,通過仿真的手段可以檢驗(yàn)FPGA設(shè)計(jì)的正確性。
2. 全面的仿真驗(yàn)證可以減少FPGA硬件調(diào)試的工作量。
3. 把硬件調(diào)試與仿真驗(yàn)證方法結(jié)合起來,用調(diào)試解決仿真未驗(yàn)證的問題,用仿真保證已經(jīng)解決的問題不在調(diào)試中再現(xiàn),可以建立一個(gè)回歸驗(yàn)證流程,有助于FPGA設(shè)計(jì)項(xiàng)目的維護(hù)。FPGA設(shè)計(jì)者的這5項(xiàng)基本功不是孤立的,必須結(jié)合使用,才能完成一個(gè)完整的FPGA設(shè)計(jì)流程。反過來說,通過完成一個(gè)完整的設(shè)計(jì)流程,才能最有效地練習(xí)這5項(xiàng)基本功。對(duì)這5項(xiàng)基本功有了初步認(rèn)識(shí),就可以逐個(gè)深入學(xué)習(xí)一些,然后把學(xué)到的知識(shí)再次用于完整的設(shè)計(jì)流程。如此反復(fù),就可以逐步提高設(shè)計(jì)水平。采用這樣的循序漸進(jìn)、螺旋式上升的方法,只要通過培訓(xùn)入了門,就可以自學(xué)自練,自我提高。市面上出售的有關(guān)FPGA設(shè)計(jì)的書籍為了保證結(jié)構(gòu)的完整性,對(duì)FPGA設(shè)計(jì)的每一個(gè)方面分開介紹,每一方面雖然深入,但是由于缺少其他相關(guān)方面的支持,讀者很難付諸實(shí)踐,只有通讀完全書才能對(duì)FPGA設(shè)計(jì)獲得一個(gè)整體的認(rèn)識(shí)。這樣的書籍,作為工程培訓(xùn)指導(dǎo)書不行,可以作為某一個(gè)方面進(jìn)階的參考書。對(duì)于新入職的員工來說,他們往往對(duì)FPGA的整體設(shè)計(jì)流程有了初步認(rèn)識(shí),5項(xiàng)基本功的某幾個(gè)方面可能很扎實(shí)。但是由于某個(gè)或某幾個(gè)方面能力的欠缺,限制了他們獨(dú)自完成整個(gè)設(shè)計(jì)流程的能力。入職培訓(xùn)的目的就是幫助他們掌握整體設(shè)計(jì)流程,培養(yǎng)自我獲取信息的能力,通過幾個(gè)設(shè)計(jì)流程來回的訓(xùn)練,形成自我促進(jìn)、自我發(fā)展的良性循環(huán)。在這一過程中,隨著對(duì)工作涉及的知識(shí)的廣度和深度的認(rèn)識(shí)逐步清晰,新員工的自信心也會(huì)逐步增強(qiáng),對(duì)個(gè)人的發(fā)展方向也會(huì)逐步明確,才能積極主動(dòng)地參與到工程項(xiàng)目中來。


聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
  • FPGA
    +關(guān)注

    關(guān)注

    1629

    文章

    21736

    瀏覽量

    603387
  • FPGA設(shè)計(jì)
    +關(guān)注

    關(guān)注

    9

    文章

    428

    瀏覽量

    26517

原文標(biāo)題:FPGA設(shè)計(jì)總結(jié)十五條

文章出處:【微信號(hào):weixin21ic,微信公眾號(hào):21ic電子網(wǎng)】歡迎添加關(guān)注!文章轉(zhuǎn)載請(qǐng)注明出處。

收藏 人收藏

    評(píng)論

    相關(guān)推薦

    可靠性設(shè)計(jì)原則1000

    本帖最后由 eehome 于 2013-1-5 09:52 編輯 可靠性設(shè)計(jì)原則1000.
    發(fā)表于 08-04 11:15

    【我是電子發(fā)燒友】FPGA設(shè)計(jì)總結(jié)十五

    1、硬件設(shè)計(jì)基本原則(1) 速度與面積平衡和互換原則:一個(gè)設(shè)計(jì)如果時(shí)序余量較大,所能跑的頻率遠(yuǎn)高于設(shè)計(jì)要求,能可以通過模塊復(fù)用來減少整個(gè)設(shè)計(jì)消耗的芯片面積,這就是用速度優(yōu)勢(shì)換面積的節(jié)約;反之,如果一
    發(fā)表于 06-19 16:11

    FPGA設(shè)計(jì)總結(jié)十五

    FPGA設(shè)計(jì)總結(jié)十五 1、硬件設(shè)計(jì)基本原則(1)速度與面積平衡和互換原則:一個(gè)設(shè)計(jì)如果時(shí)序余量較大,所能跑的頻率遠(yuǎn)高于設(shè)計(jì)要求,能可以通過
    發(fā)表于 09-01 10:44

    FPGA設(shè)計(jì)總結(jié)十五

    1、硬件設(shè)計(jì)基本原則(1)速度與面積平衡和互換原則:一個(gè)設(shè)計(jì)如果時(shí)序余量較大,所能跑的頻率遠(yuǎn)高于設(shè)計(jì)要求,能可以通過模塊復(fù)用來減少整個(gè)設(shè)計(jì)消耗的芯片面積,這就是用速度優(yōu)勢(shì)換面積的節(jié)約;反之,如果一個(gè)
    發(fā)表于 12-20 08:22

    Photos框架詳細(xì)解析

    Photos框架詳細(xì)解析(一) —— 基本概覽
    發(fā)表于 05-06 12:34

    FPGA設(shè)計(jì)的驗(yàn)證技術(shù)及應(yīng)用原則是什么

    時(shí)序仿真的重要性是什么傳統(tǒng)的FPGA驗(yàn)證方法是什么FPGA設(shè)計(jì)的驗(yàn)證技術(shù)及應(yīng)用原則是什么
    發(fā)表于 05-08 09:05

    FPGA時(shí)鐘的設(shè)計(jì)原則有哪些

    (12)FPGA時(shí)鐘設(shè)計(jì)原則1.1 目錄1)目錄2)FPGA簡(jiǎn)介3)Verilog HDL簡(jiǎn)介4)FPGA時(shí)鐘設(shè)計(jì)原則5)結(jié)語1.2
    發(fā)表于 02-23 07:08

    FPGA設(shè)計(jì)的指導(dǎo)原則

    FPGA設(shè)計(jì)的指導(dǎo)原則:這里“面積”指一個(gè)設(shè)計(jì)消耗FPGA/CPLD 的邏輯資源的數(shù)量,對(duì)于FPGA 可以用所消耗的觸發(fā)器(FF)和查找表(LUT)來衡量,更一般的衡量方式可以用設(shè)計(jì)所
    發(fā)表于 01-11 09:01 ?107次下載

    FPGA芯片選擇策略和原則

    FPGA芯片選擇策略和原則 由于FPGA具備設(shè)計(jì)靈活、可以重復(fù)編程的優(yōu)點(diǎn),因此在電子產(chǎn)品設(shè)計(jì)領(lǐng)域得到了越來越廣泛的應(yīng)用。在工程項(xiàng)目或者產(chǎn)品設(shè)計(jì)
    發(fā)表于 02-09 09:13 ?3198次閱讀

    100FPGA經(jīng)驗(yàn)

    100FPGA經(jīng)驗(yàn) 非常值得收藏 100FPGA經(jīng)驗(yàn) 非常值得收藏
    發(fā)表于 11-11 17:01 ?23次下載

    FPGA設(shè)計(jì)的指導(dǎo)原則

    FPGA的基本設(shè)計(jì)原則,基本設(shè)計(jì)思想,基本操作技巧,常用模塊。如果大家有意識(shí)的用這些原則方法指導(dǎo)日后的的工作,那么會(huì)達(dá)到事半功倍
    發(fā)表于 02-18 11:53 ?1次下載

    FPGA電路必須遵循的原則和技巧

    在調(diào)試FPGA電路時(shí)要遵循必須的原則和技巧,才能降低調(diào)試時(shí)間,防止誤操作損壞電路。通常情況下,能夠參考以下步驟執(zhí)行 FPGA硬件系統(tǒng)的調(diào)試。
    發(fā)表于 02-11 16:18 ?740次閱讀
    <b class='flag-5'>FPGA</b>電路必須遵循的<b class='flag-5'>原則</b>和技巧

    FPGA的指導(dǎo)性原則詳細(xì)資料說明

    這一部分主要介紹 FPGA/CPLD設(shè)計(jì)的指導(dǎo)性原則,如FPGA設(shè)計(jì)的基本原則、基本設(shè)計(jì)思想、基本操作技巧、常用模塊等。 FPGA/CPLD
    發(fā)表于 01-20 15:17 ?26次下載
    <b class='flag-5'>FPGA</b>的指導(dǎo)性<b class='flag-5'>原則</b><b class='flag-5'>詳細(xì)</b>資料說明

    (12)FPGA時(shí)鐘設(shè)計(jì)原則

    (12)FPGA時(shí)鐘設(shè)計(jì)原則1.1 目錄1)目錄2)FPGA簡(jiǎn)介3)Verilog HDL簡(jiǎn)介4)FPGA時(shí)鐘設(shè)計(jì)原則5)結(jié)語1.2
    發(fā)表于 12-29 19:41 ?17次下載
    (12)<b class='flag-5'>FPGA</b>時(shí)鐘設(shè)計(jì)<b class='flag-5'>原則</b>

    FPGA速度-面積互換原則設(shè)計(jì)

    速度-面積互換原則是貫穿FPGA設(shè)計(jì)的重要原則:速度是指工程穩(wěn)定運(yùn)行所能達(dá)到的最高時(shí)鐘頻率,通常決定了FPGA內(nèi)部寄存器的運(yùn)行時(shí)序;面積是指工程運(yùn)行所消耗的資源數(shù)量,通常包括觸發(fā)器
    的頭像 發(fā)表于 06-09 09:36 ?1743次閱讀
    <b class='flag-5'>FPGA</b>速度-面積互換<b class='flag-5'>原則</b>設(shè)計(jì)
    主站蜘蛛池模板: 亚洲视频一区在线| 综合网视频| 天天做夜夜爱| 欧美tube6最新69| 午夜视频色| 久九色| 国产三级在线视频观看| 99精品国产高清自在线看超| 福利视频网址| 亚洲成人自拍| 国产情侣真实露脸在线最新| 天天干天天爽| 2018天天操夜夜操| 亚洲第一色视频| 超级碰碰青草久热国产| 51午夜| 日韩三| 国产清纯白嫩大学生正在播放| 久操视频免费看| 一卡二卡卡四卡无人区中文| 色多多免费视频| 国产三级在线观看免费| 成人一级网站| 手机在线黄色网址| 天天射狠狠干| 国产精品久久免费观看| 色噜噜狠狠狠综合曰曰曰| 国产青草| 欧美色丁香| 欧美一级鲁丝片| 久热首页| 香蕉视频在线免费播放| 一级特黄a 大片免费| 色啦啦影院| 欧美四虎| 国产美女影院| xxx久久| 国产精品三级| 成人影院在线观看视频| 色视频免费在线观看| 天天操天天操天天操香蕉|