隨著大型SoC(系統級芯片)的設計復雜度和制造難度不斷攀升,芯片行業正面臨前所未有的挑戰。英偉達公司的Blackwell芯片B200,作為業界的一個典型代表,其晶體管數量相比上一代H100芯片提升了近3倍,算力提升了6倍,這背后離不開Chiplet(小芯片)設計方案的引入。Chiplet技術,作為“后摩爾定律時代”提升芯片性能的關鍵解決方案之一,正逐漸受到業界的廣泛關注。
Chiplet技術通過先進封裝方法,將不同工藝或功能的芯片進行異構集成,使得SoC的功能可以在不同的工藝節點上實現。然而,在Chiplet產業發展的初期,由于缺乏統一的標準,各家的Chiplet設計需要“定制互連”,這大大降低了設計效率,并阻礙了技術的積累。為了解決這個問題,UCIe(Universal Chiplet Interconnect Express)標準應運而生。
UCIe標準旨在推行開放的Die-to-Die(芯粒與芯粒間)互連標準,以開放的高級接口總線為基礎,實現芯片封裝內功能單元的即插即用。自2022年3月由英特爾、AMD、Arm等十家公司聯合推出以來,UCIe標準已經經歷了從1.0到1.1再到2.0的多次更新,逐步完善了Die-to-Die互連標準,增強了Chiplet和先進封裝融合的可靠性、可測性,并強化了互連的靈活性。
近日,新思科技公司正式發布了全球領先的40G UCIe IP解決方案,這是業界首個完整的UCIe IP全面解決方案。該解決方案包括UCIe控制器IP、UCIe PHY IP和UCIe驗證IP(VIP),每引腳運行速度高達40 Gbps,可實現異構和同構芯片之間的12.9Tbps/mm帶寬密度,滿足設計人員對更大帶寬、更高能效的需求。
新思科技的40G UCIe IP解決方案不僅符合最新的UCIe 2.0規范,還提供了比規范更高的帶寬性能。此外,該解決方案還集成了信號完整性監控器和全面的測試和芯片生命周期管理(SLM)功能,能夠增強Multi-Die系統封裝的可靠性。同時,新思科技還提供了額外的信號完整性和電源完整性服務,以及豐富的IP組合和強大的生態優勢,幫助設計人員打造更具競爭力的Multi-Die系統。
隨著UCIe規范的逐漸完善和Chiplet技術的普及,芯片設計行業正迎來一場深刻的變革。新思科技的40G UCIe IP解決方案作為這場變革的先鋒,將為數據中心、人工智能、高端消費電子和智能汽車等領域的設計人員提供高性能、高可靠性的SoC解決方案,助力他們在產業智能化升級中搶得先機。
-
soc
+關注
關注
38文章
4265瀏覽量
220319 -
chiplet
+關注
關注
6文章
442瀏覽量
12721 -
UCIe
+關注
關注
0文章
48瀏覽量
1725
發布評論請先 登錄
相關推薦
新思科技全新40G UCIe IP解決方案助力Multi-Die設計
蓄電池放電技術革新:引領能源存儲新時代
乾瞻科技UCIe IP設計定案,實現高速傳輸技術突破
乾瞻科技宣布最新UCIe IP設計定案,推動高速傳輸技術突破
利用Multi-Die設計的AI數據中心芯片對40G UCIe IP的需求

Alpahwave Semi推出全球首個64Gbps UCIe D2D互聯IP子系統
晟聯科UCIe+SerDes方案塑造高性能計算(HPC)新未來

奇異摩爾32GT/s Kiwi Link Die-to-Die IP全面上市

評論