SLG47011為常用的模數轉換和混合信號功能提供小型、低功耗解決方案。與可配置邏輯結合使用的靈活數據采集系統提供了一種以最低成本實現各種功能的方法。用戶可以通過對一次性可編程(OTP)非易失性存儲器(NVM)進行編程來創建電路設計,以配置互連邏輯、宏單元和IO引腳。
*附件:SLG47011 數據手冊.pdf
特性
14位1Msps SAR ADC
- 采樣多達四個模擬通道
- 14/12/10/8位可選分辨率
- 輸出選項:并行、I C、SPI
可編程增益放大器
- 1x至64x增益選擇
- 差分、單端模式
MathCore
- 乘法器、加法器、減法器、移位器選項
四個獨立的數據緩沖器
- 緩沖長度最多為8個16位字
- 過采樣模式(提高ADC分辨率)
- 移動平均模式
- 計數器捕獲模式
4096字x 12位存儲表宏單元
- 全量程模式或雙量程模式
- ADC數據線性化或任何y = F(x)函數
- ADDR到數據/存儲模式
- 采樣多達四個獨立通道
- 靜態或動態閾值
- 每個通道的遲滯選項
PWM宏單元
- 12位分辨率
- 動態占空比變化(高達4096占空比值)
寬度轉換器宏單元
- 12位并行數據輸出
- 可選12個1位、3個4位、2個6位輸出
12位333ksps數模轉換器
可選電流源
集成基準電壓源(V
裁判員)高速模擬比較器
- 可配置遲滯和基準電壓
十八個組合功能宏單元
- 兩個2位LUT或DFF/鎖存宏單元
- 八個3位LUT或DFF/帶置位/復位的鎖存器
- 六個可選的DFF/鎖存或3位lut或移位寄存器
- 兩個4位LUT或DFF/帶置位/復位宏單元的鎖存器
十四個多功能宏單元
- 10個可選DFF/鎖存器或3位lut+12位延遲/計數器
- 兩個可選DFF/鎖存器或4位LUT + 16位延遲/計數器/FSM
- 一個可選DFF/鎖存器或3位lut+12位延遲/計數器/FSM
- 12位存儲器控制遞增/遞減計數器
帶邊沿檢測器輸出的可編程延遲
去毛刺濾波器或邊緣檢測器
雙振蕩器(OSC)
- 2kHz/10kHz振蕩器
- 20MHz/40MHz振蕩器
模擬溫度傳感器
帶CRC的上電復位(POR)
回讀保護(讀鎖)
電源:1.71V至3.6V
工作溫度范圍:-40℃至85℃
符合RoHS標準/無鹵素
可用封裝:16引腳STQFN:2.0毫米x 2.0mm毫米x 0.55mm毫米,0.4毫米間距
應用
AnalogPAK SLG47011評估板
SLG47011V-EVB評估板用于展示的卓越性能SLG47011V可編程混合信號矩陣是一種小型低功耗器件,用于模數轉換和混合信號功能。
評估板是一款緊湊易用的硬件工具,為設計仿真、編程和實時測試提供SLG47011V IC硬件支持。評估板由控制轉到配置軟件中樞通過仿真和IC編程。
- 用于仿真/編程SLG47011V芯片的連接器格林帕克高級開發板, GreenPAK Lite開發板,以及GreenPAK串行調試器
- 模擬輸入端子板與引腳接頭復制
- 模擬輸入的模擬濾波器
- 安裝SMA連接器進行精密測量的能力
- 用于其他(數字)GPIOs的連接器
- 板載3.3V LDO(可通過跳線選擇)
- 板載1.8V基準電壓源(可通過跳線選擇)
- 接地連接器
發布評論請先 登錄
相關推薦
評論