在线观看www成人影院-在线观看www日本免费网站-在线观看www视频-在线观看操-欧美18在线-欧美1级

0
  • 聊天消息
  • 系統消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發帖/加入社區
會員中心
創作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內不再提示

時鐘信號和地址同時到達接收端,仿真具體波形分析

貿澤電子設計圈 ? 來源:互聯網 ? 作者:佚名 ? 2018-03-05 09:08 ? 次閱讀

布線在設計中占有舉足輕重的地位,設計成功的關鍵就是要保證系統有充足的時序裕量。要保證系統的時序,線長匹配又是一個重要的環節。我們來回顧一下,布線,線長匹配的基本原則是:地址,控制/命令信號時鐘做等長。數據信號與DQS做等長。為啥要做等長?大家會說是要讓同組信號同時到達接收端,好讓接收芯片能夠同時處理這些信號。那么,時鐘信號和地址同時到達接收端,波形的對應關系是什么樣的呢?我們通過仿真來看一下具體波形。

建立如下通道,分別模擬3的地址信號與時鐘信號。

圖1 地址/時鐘仿真示意圖

為方便計算,我們假設DDR的時鐘頻率為500MHz,這樣對應的地址信號的速率就應該是500Mbps,這里大家應該明白,雖然DDR是雙倍速率,但對于地址/控制信號來說,依然是單倍速率的。下面來看看波形,在地址與時鐘完全等長的情況下,地址與數據端的接收波形如下圖2,紅色代表地址信號,綠色代表時鐘信號。

圖2 時鐘信號與地址信號波形

上面的波形我們似乎看不出時鐘與地址之間的時序關系是什么樣的,我們把它放在一個眼圖中,時序關系就很明確了。這里粗略的計算下建立時間與保持時間。如下圖

圖3 時鐘信號與地址信號波形

由上圖3.我們可以知道,該地址信號的建立時間大約為891ps,保持時間為881ps。這是在時鐘與地址信號完全等長情況下的波形。如果地址與時鐘不等長,信號又是什么樣的呢?仿真中,我們讓地址線比時鐘線慢200ps,得到的與眼圖如下:

圖4 時鐘信號與地址信號波形

由上圖可知,在地址信號比時鐘信號長的情況下,保持時間為684ps,建立越為1.1ns。可見,相對于地址線與時鐘線等長來說,地址線比時鐘線長會使地址信號的建立時間更短。同理,如果時鐘線比地址線長,則建立時間會變長,而保持時間會變短。那么雙倍速率的數據信號又是怎樣的?下面通過具體的仿真實例來看一下。

圖5 DQ 與 DQS仿真示意

仿真通道如上圖所示,驅動端和接收端為某芯片公司的IBIS模型,仿真波形如下:

圖6 DQ與DQS仿真波形

我們將DQS和DQ信號同時生成眼圖,在一個窗口下觀測,結果如下:

圖7 DQ與DQS眼圖

如上圖所示,大家可能發現了,如果按照原始對應關系,數據信號的邊沿和時鐘信號的邊沿是對齊的,如果是這樣,時鐘信號怎樣完成對數據信號的采樣呢?實際上并不是這樣的。以上仿真只是簡單的將兩波形放在了一起,因為DQ和DQS的傳輸通道長度是一樣的,所以他們的邊沿是對齊的。實際工作的時候,主控芯片會有一個調節機制。一般數據信號會比DQS提前四分之一周期被釋放出來,實際上,在顆粒端接收到的波形對應關系應該是這樣的:

圖8 平移后的眼圖

通過主控芯片的調節之后,DQS的邊沿就和DQ信號位的中心對齊了,這樣就能保證數據在傳輸到接收端有足夠的建立時間與保持時間。和上面分析時鐘與地址信號一樣,如果DQ與DQS之間等長做的不好,DQS的時鐘邊沿就不會保持在DQ的中間位置,這樣建立時間或者保持時間的裕量就會變小。

先簡單的來看一張圖

圖9 延時偏差對時序的影響

上圖中,T_vb與T_va表示的是主控芯片在輸出數據時時鐘與數據之間的時序參數。在理想情況下,時鐘邊沿和數據電平的中心是對齊的,由于時鐘和數據傳輸通道不等長,使得時鐘邊沿沒有和數據脈沖的中間位置對其,使得建立時間的裕量變小。在理解了這些基礎問題之后,我們需要做的就是將這些時間參數轉化為線長。

下面我們通過具體實例來看看時序的計算,下圖是Freescale MPC8572 DDR主控芯片手冊,這張圖片定義了從芯片出來的時候,DQS與DQ之間的相位關系。

圖10 MPC8572時序圖

圖11 MPC8572時序參數

顆粒端為美光DDR,該芯片的時序圖以及時序參數如下圖所示,這張圖片則定義了顆粒端芯片識別信號所需要的建立時間與保持時間。

圖12 DDR顆粒時序圖以及時序參數

我們用T_pcbskew來表示DQ與DQS之間的延時偏差,如果想要得到足夠的時序裕量,則延時偏差要滿足以下關系:

T_pcbskew《T_vb-T_setup

T_pcbskew》T_hold-T_va

代入數據,有:

T_vb-T_setup=375-215=160ps

T_hold-T_va=-160ps

這樣,如果傳輸線的速度按照6mil/ps來計算,T_pcbskew為+/-960mil。大家會發現裕量很大,當然這只是最理想情況,沒有考慮時鐘抖動以及數據信號的抖動,以及串擾、碼間干擾帶來的影響,如果把這些因素都考慮進來,留給我們布線偏差的裕量就比較小了。

綜上所述,時序控制的目的就是要保證數據在接收端有充足的建立時間與保持時間,明白了這一點,我們在線長匹配這個問題上就能做到胸有成竹,游刃有余了。

聲明:本文內容及配圖由入駐作者撰寫或者入駐合作網站授權轉載。文章觀點僅代表作者本人,不代表電子發燒友網立場。文章及其配圖僅供工程師學習之用,如有內容侵權或者其他違規問題,請聯系本站處理。 舉報投訴
  • 時鐘頻率
    +關注

    關注

    0

    文章

    50

    瀏覽量

    20345
  • 信號仿真
    +關注

    關注

    0

    文章

    12

    瀏覽量

    8596
  • 時鐘信號
    +關注

    關注

    4

    文章

    448

    瀏覽量

    28568

原文標題:控制DDR線長匹配來保證時序,在PCB設計時應該這么做!

文章出處:【微信號:Mouser-Community,微信公眾號:貿澤電子設計圈】歡迎添加關注!文章轉載請注明出處。

收藏 人收藏

    評論

    相關推薦

    仿真反射詳解:接收信號與測試點信號的區別

    Ω差分傳輸線。 ? ? ? 2.傳輸的為我們之前模擬的DDR3信號,由三次諧波構成。 ? ? ? 3.測試點位置離接收距離為500mil。 ? ? ? 好的,現在開始讓我們分析,首先
    的頭像 發表于 04-19 11:58 ?4286次閱讀
    <b class='flag-5'>仿真</b>反射詳解:<b class='flag-5'>接收</b><b class='flag-5'>端</b><b class='flag-5'>信號</b>與測試點<b class='flag-5'>信號</b>的區別

    信號完整性仿真:DDR3/4/5系列地址信號端接優化對比

    導讀:DDR5協議發布已經有一段時間了,其中的變化還是比較大的,地址信號采取了ODT的端接形式,本篇文章為大家仿真一下DDR5地址信號
    發表于 12-01 10:24 ?1683次閱讀

    基于信號完整性分析的高速PCB設計

    的 HY57V651610/SO,時鐘頻率達到75 MHz以上。因此,必須考慮由于信號頻率過高引起的信號完整性問題。選擇了功能強大的Cad-ence設計軟件,它將原理圖設計、PCB Layout、高速
    發表于 01-07 11:30

    基于Protel 99的PCB信號完整性分析設計

       摘 要:從信號完整性分析設計規則、完整性分析仿真器、波形分析器等三個方面說明了如何利用Pr
    發表于 08-27 16:13

    pcb設計中的DDR布線

    等長。數據信號與DQS做等長。為啥要做等長?大家會說是要讓同組信號同時到達接收,好讓
    發表于 09-19 16:21

    DDR線長匹配與時序

    時鐘做等長。數據信號與DQS做等長。為啥要做等長?大家會說是要讓同組信號同時到達接收
    發表于 09-20 10:29

    PCB設計怎么控制DDR線長匹配來保證時序

    做等長。數據信號與DQS做等長。為啥要做等長?大家會說是要讓同組信號同時到達接收,好讓
    發表于 09-20 10:59

    AD9224加上12.5MHz的時鐘后,在輸入信號會出現毛刺,不加時鐘信號輸入信號波形是光滑的,這是為什么呢?

    AD9224加上12.5MHz的時鐘后,在輸入信號會出現毛刺,不加時鐘信號輸入
    發表于 12-08 07:34

    基于公共數據結構的EDA仿真波形分析技術

    基于公共數據結構的EDA仿真波形分析技術:現有的EDA仿真工具缺乏對仿真數據的分析處理功能,影響
    發表于 10-23 16:49 ?21次下載

    電基于公共數據結構的EDA仿真波形分析技術

    電基于公共數據結構的EDA仿真波形分析技術 摘要: 現有的EDA仿真工具缺乏對仿真數據的分析
    發表于 12-07 13:54 ?12次下載

    信號完整性的仿真分析

    介紹引起信號完整性問題的主要因素, 利用。進行信號仿真的步驟, 給出了的信號仿真的時比結果, 并以該信號
    發表于 11-30 11:09 ?0次下載
    <b class='flag-5'>信號</b>完整性的<b class='flag-5'>仿真</b><b class='flag-5'>分析</b>

    超聲導波任意波形激勵技術(ANSYS仿真分析

    卻不高。本文利用超聲導波換能器和時間反轉法,通過ANSYS有限元仿真分析,獲得了任意波形的激勵信號,提高了接收
    發表于 11-11 18:11 ?24次下載

    一文看懂DDR布線背后的大學問

    /命令信號時鐘做等長。數據信號與DQS做等長。為啥要做等長?大家會說是要讓同組信號同時到達
    發表于 11-28 11:34 ?0次下載
    一文看懂DDR布線背后的大學問

    在PCB設計時應該怎么做?控制DDR線長匹配來保證時序

    /命令信號時鐘做等長。數據信號與DQS做等長。為啥要做等長?大家會說是要讓同組信號同時到達
    發表于 03-23 10:05 ?1574次閱讀
    在PCB設計時應該怎么做?控制DDR線長匹配來保證時序

    PCB設計:時鐘地址/控制信號波形之間的位置關系

    參考。 接觸到時序概念,是從學習DDR布線開始的。作者以前只知道一個差分對里面的兩根線需要等長,等長的原因是保證P和N兩根線上傳輸的信號同時到達接收
    的頭像 發表于 04-13 17:28 ?5823次閱讀
    PCB設計:<b class='flag-5'>時鐘</b>與<b class='flag-5'>地址</b>/控制<b class='flag-5'>信號</b><b class='flag-5'>波形</b>之間的位置關系
    主站蜘蛛池模板: 51成人网| 久久久久久久久久免免费精品| 婷婷丁香社区| 久久综合狠狠综合久久| 亚洲精品理论| 天天做天天干| 欧美黄色免费网站| 好爽好紧好大的免费视频国产| 欧美日本一道免费一区三区| 亚洲人成亚洲人成在线观看| 天堂在线观看中文字幕| 欧美专区一区二区三区| 黄色一及毛片| 亚洲午夜在线视频| 国产性videostv另类极品| 天天做人人爱夜夜爽2020毛片| 国产男人女人做性全过程视频| 午夜100| 成人午夜在线观看国产| 69堂在线观看国产成人| 日韩欧美一区二区三区视频| 狠狠做深爱婷婷综合一区| 夜夜干天天操| 亚洲欧美视频在线观看| 婷婷春色| 亚洲午夜精品一区二区| 性感美女福利视频| 色图综合网| 天天做天天爱夜夜爽毛片毛片| 日本不卡专区| 激情综合网五月婷婷| jlzzjlzzjlzz日本亚洲| 色香首页| 手机看片1024在线观看| 影院成人区精品一区二区婷婷丽春院影视| 黄色免费看视频| 欧美黄免在线播放| 欧美一级欧美一级高清| 狠狠干狠狠操| 有一婷婷色| xxx86日本人|